I2C 的速度
I2C 是一種低速、串行總線,有 SDA(串行數(shù)據(jù)線) 和 SCL(串行時鐘線) 兩條信號線,半雙工通信。通信速度如下:
? Bidirectional bus:
Standard-mode (Sm), 100 kbit/s
Fast-mode (Fm), 400 kbit/s
Fast-mode Plus (Fm+),1 Mbit/s
High-speed mode (Hs-mode),3.4 Mbit/s.
? Unidirectional bus:
Ultra Fast-mode (UFm),5 Mbit/s
速度由 SCL 決定,不同模式對上升沿的要求不一樣,上升沿由上拉電阻和等效電容決定(RC)。
I2C 是一種多主從架構(gòu)總線
I2C 的讀寫均由 master 端發(fā)起。
I2C 通信的每一個 byte(8bits)都需要 slaver 端的回應(yīng) ACK/NACK 作為回應(yīng)。
多 master 端需要引入仲裁機制。
slaver 端通過設(shè)備地址區(qū)分,有 7bits 和 10 bits 等地址,還有一種 8bits 地址,實際上是 7bits + 讀寫位?!酒渲?位地址 = 種類型號(4bit)+ 尋址碼(3bit)】
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
I2C總線器件應(yīng)用第一節(jié) I2C總線器件應(yīng)用概述I2C總線工作原理
發(fā)表于 08-13 17:34
?0次下載
i2c總線的特點:2 I2C 總線使設(shè)計人員和廠商都得益.. 3
2.1 設(shè)計人員的得益.. 4
2.2 廠商的得益. 5
發(fā)表于 08-05 09:05
?26次下載
I2C總線規(guī)范與I2C器件C51讀寫程序:本文簡要介紹了I2C總線,并給出了
發(fā)表于 08-22 17:51
?93次下載
什么是i2c總線 下載請點擊: i2c總線協(xié)議中文版
發(fā)表于 11-05 09:26
?2924次閱讀
并口模擬I2C總線的設(shè)計
試驗?zāi)康模赫J(rèn)識計算機并口和I2C總線,用計算
發(fā)表于 09-11 10:31
?4217次閱讀
I2C總線定義 I2C(Inter-Integrated Circuit)總線是一種由PHILIPS公司開發(fā)的兩線式串行總線,用于連接微控
發(fā)表于 06-30 11:09
?3840次閱讀
在電路設(shè)計中,I2C總線是比較常用的兩線式串行通信方式,大多數(shù)的CPU都擅長于并口操作,不具備直接操作I2C總線接口的能力。為了使不具備I2C
發(fā)表于 02-12 16:11
?95次下載
SPI總線及I2C總線工作原理,本內(nèi)容詳細(xì)介紹了SPI總線和I2C總線的工作原理和比較
發(fā)表于 12-08 16:55
?0次下載
I2c總線,基于51的I2c總線,程序?qū)W習(xí)??靵硐螺d學(xué)習(xí)吧
發(fā)表于 01-13 11:49
?34次下載
單片機i2c總線操作;單片機i2c總線操作;單片機i2c總線操作;
發(fā)表于 05-17 11:09
?35次下載
I2C總線控制器為微控制器或微處理器提供控制I2C總線的接口,它控制所有I2C總線的特殊序列、協(xié)
發(fā)表于 11-24 14:16
?7285次閱讀
在電子設(shè)計開發(fā)中I2C大家已經(jīng)很熟悉了,每一種電子產(chǎn)品小到電子開關(guān),大到衛(wèi)星通信都會利用的I2C總線。據(jù)統(tǒng)計I2C在電子產(chǎn)品中占據(jù)了93%的份額,幾乎任何一種電路都要使用。
發(fā)表于 08-26 14:08
?1.8w次閱讀
I2C 和 I3C 關(guān)于功耗和傳輸速率的對比: I3C 使用推挽功能的雙線串行接口,速度可達(dá) 12.5 MHz I3C 同一
發(fā)表于 07-22 16:24
?1909次閱讀
I2C串行總線協(xié)議是什么?I2C總線有哪些優(yōu)點? I2C(Inter-Integrated Circuit)是一種串行
發(fā)表于 09-12 11:18
?1681次閱讀
I2C總線上的上拉電阻范圍是多少?
回答: 總線電容是走線部分、連接部分、管腳部分的電容的總和。總線電容限制了上拉電阻(Rp) 的最大
發(fā)表于 12-25 09:19
?1750次閱讀
評論