0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-07-15 16:55 ? 次閱讀

點(diǎn)擊上方藍(lán)字關(guān)注我們

e21860b4-22ec-11ee-962d-dac502259ad0.png ?

摘要:傳統(tǒng)的Flash讀寫(xiě)是通過(guò)CPU軟件編程實(shí)現(xiàn),其讀寫(xiě)速度較慢,且占用CPU資源,另外由于Flash芯片本身功能指令較多,使得對(duì)芯片進(jìn)行直接操作變得非常困難。

本文提出一個(gè)基于FPGA的SPI Flash讀寫(xiě)硬件實(shí)現(xiàn)方案,該方案利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫(xiě)、擦除、刷新及預(yù)充電等操作,同時(shí)編寫(xiě)的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。SPI Flash控制器采用VHDL語(yǔ)言進(jìn)行編寫(xiě),在Modelsim 6.5g上通過(guò)功能仿真,并且在XUPV5-LX110TFPGA開(kāi)發(fā)板上通過(guò)硬件測(cè)試,實(shí)現(xiàn)結(jié)果表明方案的可行性。

1.引言

Flash是一種具有電可擦除的可編程ROM,按接口可以分為兩大類(lèi):并行Flash和串行Flash.并行Flash存儲(chǔ)量大,速度快;而串行Flash存儲(chǔ)量相對(duì)較小,但體積小,連線簡(jiǎn)單,可減小電路面積,節(jié)約成本。SPI Flash是內(nèi)嵌SPI總線接口的串行Flash,它比起傳統(tǒng)的并行總線接口Flash,節(jié)省了很多的I/O口資源,從而為系統(tǒng)功能的擴(kuò)展提供了更多的可能。

隨著SPI Flash越來(lái)越多地應(yīng)用到各種領(lǐng)域,其傳統(tǒng)讀寫(xiě)方式中讀寫(xiě)速度不夠快、占用CPU資源以及操作不夠簡(jiǎn)便靈活的缺點(diǎn)表現(xiàn)得更為突出,如何解決以上問(wèn)題成為大家關(guān)注的焦點(diǎn)。利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫(xiě)、擦除、刷新及預(yù)充電等操作,且不占用CPU資源,同時(shí)編寫(xiě)的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。因此提出了一種基于FPGA的SPI Flash控制器的設(shè)計(jì)方案,并用VHDL實(shí)現(xiàn)。編寫(xiě)的SPI Flash控制器IP核在Modelsim 6.5g上進(jìn)行了功能仿真,在FPGA開(kāi)發(fā)板上進(jìn)行了測(cè)試驗(yàn)證,可作為功能模塊應(yīng)用于SOC芯片設(shè)計(jì)。

2.SPI Flash控制器設(shè)計(jì)

2.1 SPI Flash芯片選擇

本方案SPI Flash芯片采用GigaDevice公司的GD25Q系列,GD25Q系列SPI Flash包括4Mbit的GD25Q40,2M bit的GD25Q20,1M bit的GD25Q10以及521K bit的GD25Q512,這里將采用512K bit的GD25Q512.圖1為GD25Q系列SPIFlash(SOP8封裝)引腳排列圖。其中VCC和VSS分別為電源和地,其他6個(gè)引腳均可直接與F P G A的I / O引腳相連;寫(xiě)保護(hù)引腳W P #和HOLD#掛起引腳用于數(shù)據(jù)保護(hù)和空閑模式的低功耗運(yùn)行,若不使用可將其置為高電平;CS#為片選信號(hào),低電平時(shí)表示器件被選中,反之工作在待機(jī)狀態(tài);SO為串行數(shù)據(jù)輸出,數(shù)據(jù)在時(shí)鐘的下降沿輸出到Flash器件;SI為串行數(shù)據(jù)輸入,包括傳輸指令、地址和輸入數(shù)據(jù),輸入信號(hào)在時(shí)鐘的上升沿鎖存到Flash器件中。SCLK為串行時(shí)鐘,由FPGA提供。

e2281dec-22ec-11ee-962d-dac502259ad0.jpg

2.2 SPI Flash指令操作

GDQ25系列SPI Flash指令較多,所有指令都是8位,操作時(shí)先將片選信號(hào)CS#拉低選中器件,然后輸入8位操作指令字節(jié),串行數(shù)據(jù)在片選信號(hào)CS#拉低后的個(gè)時(shí)鐘的上升沿被采樣,SPI Flash啟動(dòng)內(nèi)部控制邏輯,自動(dòng)完成相應(yīng)操作。有些操作在輸入指令后需要輸入地址字節(jié)和偽字節(jié),操作完成后再將片選信號(hào)拉高。

2.3 SPI Flash控制器設(shè)計(jì)原理

SPI Flash控制器必須能夠產(chǎn)生SPI Flash芯片執(zhí)行各操作(如寫(xiě)使能、刷新、預(yù)充電、讀芯片ID、讀取狀態(tài)寄存器、寫(xiě)狀態(tài)寄存器、扇區(qū)擦除、塊擦除、整體擦除、讀取數(shù)據(jù)、快速讀取數(shù)據(jù)、頁(yè)面編程)時(shí)所需指令時(shí)序,用戶(hù)只需要輸入對(duì)應(yīng)操作的8位指令值及對(duì)應(yīng)的操作地址值,SPI接口與SPI Flash的數(shù)據(jù)傳輸將由SPI Flash控制器內(nèi)部狀態(tài)機(jī)控制執(zhí)行。

3.SPI Flash控制器實(shí)現(xiàn)

3.1 SPI Flash測(cè)試系統(tǒng)

本文設(shè)計(jì)的SPI Flash測(cè)試系統(tǒng)由用戶(hù)端、FPGA和SPI Flash構(gòu)成,系統(tǒng)框圖如圖2所示,其中FPGA選用Xilinx公司Virtex5系列芯片(Virtex-5 XC5VLX110T),SPI Flash芯片采用GigaDevice公司的GD25Q系列512K bit容量的GD25Q512.

e2410ff0-22ec-11ee-962d-dac502259ad0.jpg

SPI Flash控制器由VHDL編寫(xiě),主要為SPIFlash芯片提供串行時(shí)鐘,將從用戶(hù)端輸入的數(shù)據(jù)(包括指令字節(jié)、地址字節(jié)和數(shù)據(jù)字節(jié))寄存起來(lái)并在串行時(shí)鐘的控制下通過(guò)spi_dout信號(hào)線逐位輸出到SPI Flash芯片中,同樣將從SPI Flash芯片中讀出的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù)送給用戶(hù)端。此外,SPI Flash控制器還必須在用戶(hù)通過(guò)sel、addr以及wr組合發(fā)出的操作命令下產(chǎn)生一系列的控制信號(hào),并在這些控制信號(hào)的作用下根據(jù)狀態(tài)機(jī)的轉(zhuǎn)換方向進(jìn)行動(dòng)作并且輸出相應(yīng)的結(jié)果。

3.2 SPI Flash控制器控制狀態(tài)機(jī)

由于SPI Flash操作命令較多,并且很多操作命令之間存在相同的操作步驟,所以利用狀態(tài)機(jī)進(jìn)行控制能夠準(zhǔn)確有條理地完成對(duì)SPI Flash的操作。分析GDQ25系列SPI Flashdatasheet,可將SPI Flash控制器的工作狀態(tài)劃分為空閑狀態(tài)(IDLE)、傳輸指令狀態(tài)(TxCMD)、傳輸高字節(jié)地址狀態(tài)(TxADD_H)、傳輸中間字節(jié)地址狀態(tài)(TxADD_M)、傳輸?shù)妥止?jié)地址狀態(tài)(TxADD_L)、傳輸偽字節(jié)狀態(tài)(TxDummy)、傳輸數(shù)據(jù)狀態(tài)(TxDATA)和接收數(shù)據(jù)狀態(tài)(RxDATA)。除此以外,由于所有接收到的指令值都寄存在指令寄存器內(nèi),當(dāng)一條指令執(zhí)行完畢時(shí)需要將指令寄存器清空,以便接收下一條用戶(hù)指令,所以設(shè)定一個(gè)清除指令狀態(tài)(CLR_CMD)作為每一操作完成后的收尾狀態(tài)。當(dāng)狀態(tài)機(jī)進(jìn)入CLR_CMD狀態(tài)后,表示當(dāng)前操作已經(jīng)完成,正將指令寄存器指令值清空;當(dāng)狀態(tài)機(jī)進(jìn)入IDLE狀態(tài)時(shí),用戶(hù)可輸入下一操作指令,對(duì)SPI Flash進(jìn)行下一操作??紤]到SPI Flash的響應(yīng)時(shí)間,在以上工作狀態(tài)中間插入了一些等待狀態(tài)(WAIT)。

4.SPI Flash控制器驗(yàn)證

SPI Flash控制器IP核在Modelsim 6.5g上能夠通過(guò)功能仿真,下面分析一下SPI Flash頁(yè)面編程操作及數(shù)據(jù)讀取操作的功能仿真。

4.1 頁(yè)面編程操作

頁(yè)面編程操作仿真波形如圖3所示,圖中截取輸入00H和01H數(shù)據(jù)的波形,多可連續(xù)輸入一頁(yè)256字節(jié)數(shù)據(jù)。當(dāng)用戶(hù)輸入頁(yè)面編程指令02H,狀態(tài)機(jī)進(jìn)入txcmd狀態(tài),頁(yè)編程指令02H通過(guò)spi_dout傳輸給SPI Flash.當(dāng)tx_bit_cnt計(jì)數(shù)到8時(shí),指令傳輸完畢,狀態(tài)機(jī)在等待后進(jìn)入txadd_h狀態(tài),同時(shí)tx_bit_cnt被清零,需寫(xiě)入數(shù)據(jù)的對(duì)應(yīng)存儲(chǔ)空間的起始地址高字節(jié)值89H被傳輸。當(dāng)tx_bit_cnt計(jì)數(shù)到8時(shí),高字節(jié)地址值89H被傳輸完畢,狀態(tài)機(jī)在等待后進(jìn)入txadd_m狀態(tài),同時(shí)tx_bit_cnt被清零,同上,地址中間字節(jié)67H和45H被傳輸。當(dāng)add_h、add_m和add_l寄存器的值依次傳輸完畢,狀態(tài)機(jī)進(jìn)入wait6狀態(tài),等待用戶(hù)輸入需寫(xiě)入SPI Flash的數(shù)據(jù)。當(dāng)用戶(hù)設(shè)定{sel,addr,wr}為10001b,狀態(tài)機(jī)進(jìn)入txdata狀態(tài),同時(shí)tx_new_data被置高,表示要傳輸新寫(xiě)入的數(shù)據(jù)。在txdata狀態(tài)下,控制器將傳輸寫(xiě)入的第1字節(jié)數(shù)據(jù)00H,當(dāng)tx_bit_cnt計(jì)數(shù)到8時(shí),第1字節(jié)數(shù)據(jù)00H被傳輸完畢,tx_new_data被拉低,tx_empty被拉高,表示當(dāng)前沒(méi)有可傳輸?shù)臄?shù)據(jù),狀態(tài)機(jī)進(jìn)入wait6狀態(tài),等待新數(shù)據(jù)寫(xiě)入。直到用戶(hù)再次設(shè)定{sel,addr,wr}為10001b,狀態(tài)機(jī)再次進(jìn)入txdata狀態(tài),同時(shí)tx_new_data被置高,表示寫(xiě)入的第2字節(jié)數(shù)據(jù)01H將要傳輸。當(dāng)tx_bit_cnt計(jì)數(shù)到8,第2字節(jié)數(shù)據(jù)傳輸完畢,tx_new_data被拉低,tx_empty被拉高,狀態(tài)機(jī)進(jìn)入wait6狀態(tài)。由于GDQ25系列SPI Flash頁(yè)面編程多可寫(xiě)入256字節(jié)數(shù)據(jù),所以用戶(hù)在寫(xiě)入數(shù)據(jù)時(shí),應(yīng)注意多寫(xiě)入256次數(shù)據(jù),否則超過(guò)的數(shù)據(jù)將覆蓋開(kāi)始的數(shù)據(jù)。當(dāng)狀態(tài)機(jī)處于wait6狀態(tài)而用戶(hù)想結(jié)束頁(yè)面編程時(shí),可向控制器輸入NOP指令強(qiáng)制結(jié)束當(dāng)前頁(yè)面編程操作。狀態(tài)機(jī)在接收到NOP指令后將進(jìn)入clr_cmd狀態(tài)和idle空閑態(tài),等待下一條指令的到來(lái)。當(dāng)頁(yè)面編程操作還沒(méi)結(jié)束時(shí),busy將一直被置高。

e25fc5da-22ec-11ee-962d-dac502259ad0.jpg

4.2 數(shù)據(jù)讀取操作

讀數(shù)據(jù)指令仿真波形如圖4所示。當(dāng)用戶(hù)輸入讀數(shù)據(jù)指令03H,狀態(tài)機(jī)進(jìn)入txcmd狀態(tài),讀數(shù)據(jù)指令通過(guò)spi_dout傳輸給SPI Flash.

e27d6928-22ec-11ee-962d-dac502259ad0.jpg

當(dāng)tx_bit_cnt計(jì)數(shù)到8時(shí),指令傳輸完畢,狀態(tài)機(jī)等待后進(jìn)入txadd_h狀態(tài),傳輸要讀出數(shù)據(jù)所在存儲(chǔ)空間起始地址的高字節(jié),同時(shí)tx_bit_cnt清零,以為下一個(gè)傳輸作準(zhǔn)備。地址高字節(jié)寄存器add_h數(shù)值56H通過(guò)spi_dout傳輸給SPI Flash,當(dāng)tx_bit_cnt計(jì)數(shù)到8時(shí),狀態(tài)機(jī)進(jìn)入txadd_m狀態(tài),傳輸?shù)刂分虚g字節(jié),同理,控制器在狀態(tài)txadd_m和狀態(tài)txadd_l狀態(tài)下完成傳輸?shù)刂分虚g字節(jié)34H和地址低字節(jié)12H.當(dāng)24位地址傳輸完畢,狀態(tài)機(jī)在等待后進(jìn)入rxdata狀態(tài),接收從spi_din輸入的字節(jié)數(shù)據(jù)01H.當(dāng)rx_bit_cnt計(jì)數(shù)到8時(shí),控制器完成第1字節(jié)數(shù)據(jù)的接收,rx_data顯示為01H,狀態(tài)機(jī)狀態(tài)轉(zhuǎn)換為wait8狀態(tài),等待用戶(hù)設(shè)定{sel,addr,wr}以接收第2字節(jié)。當(dāng)用戶(hù)設(shè)定{sel,addr,wr}為10000b時(shí),狀態(tài)機(jī)再次進(jìn)入rxdata狀態(tài),接收從spi_din輸入的第2字節(jié)數(shù)據(jù)02H,同時(shí)rx_ready被拉低,rx_empty被拉高,rd_data被拉高,表示將要讀出新輸入的數(shù)據(jù)。當(dāng)rx_bit_cnt計(jì)數(shù)到8時(shí),第2字節(jié)數(shù)據(jù)接收完畢,rx_ready被拉高,rx_empty為低,rd_data顯示新接收的字節(jié)數(shù)據(jù)02H,狀態(tài)機(jī)經(jīng)等待后重新進(jìn)入wait8狀態(tài),等待用戶(hù)再次設(shè)定{sel,addr,wr}值,接收第3字節(jié)數(shù)據(jù)值,同理,可讀出SPI Flash內(nèi)部所有數(shù)據(jù)。

當(dāng)狀態(tài)機(jī)處于wait8狀態(tài)而用戶(hù)想退出讀數(shù)據(jù)操作時(shí),可向控制器輸入NOP指令強(qiáng)制結(jié)束當(dāng)前讀數(shù)據(jù)操作。狀態(tài)機(jī)在接收到NOP指令后將進(jìn)入clr_cmd狀態(tài)和idle空閑態(tài),等待下一條指令的到來(lái)。當(dāng)讀數(shù)據(jù)操作還沒(méi)結(jié)束時(shí),busy將一直置高。

5.結(jié)語(yǔ)

目前SPI Flash控制器IP核已經(jīng)在XUPV5-LX110T FPGA開(kāi)發(fā)板上通過(guò)硬件測(cè)試,并且將作為功能模塊應(yīng)用于SOC芯片設(shè)計(jì)。實(shí)踐證明,基于FPGA的SPI Flash控制器能夠簡(jiǎn)化SPI Flash讀寫(xiě)操作流程,從而提高SPI Flash的讀寫(xiě)速度,而操作時(shí)不占用CPU資源的特點(diǎn),將使SPIFlash的讀寫(xiě)更有優(yōu)勢(shì)

e29f1c08-22ec-11ee-962d-dac502259ad0.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來(lái)襲!你的選擇開(kāi)啟你的高薪之路!7月12號(hào)北京中心開(kāi)課、歡迎咨詢(xún)! 解析高速ADCDAC與FPGA的配合使用 FPGA管腳調(diào)整的注意事項(xiàng)

e2aeab14-22ec-11ee-962d-dac502259ad0.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

e2ce52de-22ec-11ee-962d-dac502259ad0.jpge2e0b0be-22ec-11ee-962d-dac502259ad0.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611622

原文標(biāo)題:基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    詳解Zynq中的SPI控制器

    本文簡(jiǎn)單介紹Zynq中的SPI控制器。本文將“master”稱(chēng)為“主機(jī)”;將“slave”稱(chēng)為“從機(jī)”;將“slave slect”從機(jī)選擇簡(jiǎn)稱(chēng)為SS。
    的頭像 發(fā)表于 03-31 10:35 ?226次閱讀
    詳解Zynq中的<b class='flag-5'>SPI</b><b class='flag-5'>控制器</b>

    工程機(jī)械控制器如何選型?控制器選型指南 #控制器 #車(chē)載控制器 #整車(chē)控制器 #控制器選型

    控制器
    長(zhǎng)沙碩博電子科技股份有限公司
    發(fā)布于 :2025年03月14日 10:54:24

    DLPC3478控制器不讀取SPI0 FLAH,怎么解決?

    DLPC3478控制器不讀取SPI0 FLAH,SPI0 FLASH的PCLK沒(méi)有任何信號(hào),系統(tǒng)加載不起來(lái)。
    發(fā)表于 02-19 06:47

    fpga上實(shí)現(xiàn)NAND控制器的問(wèn)題請(qǐng)教

    各位大佬好, 我目前正在使用xilinx 7系列fpga進(jìn)行基于onfi4.0標(biāo)準(zhǔn)nv-ddr3接口的nand flash控制器的開(kāi)發(fā)。目前在物理層接口上,特別是從nand讀取數(shù)據(jù)時(shí),調(diào)試存在
    發(fā)表于 02-06 15:02

    ADS8363用FPGA做了一個(gè)SPI接口控制器,用示波器觀察SDO無(wú)信號(hào)輸出是怎么回事?

    FPGA做了一個(gè)SPI接口控制器,用示波器觀察,CS,convst/rd,SDI,BUSY,CLK到片腳信號(hào)正常,但SDO無(wú)信號(hào)輸出? 有誰(shuí)知道SDI數(shù)據(jù)應(yīng)在SPI CLK時(shí)鐘的上
    發(fā)表于 01-24 06:56

    EE-231:帶SHARC處理SPI Flash在線編程

    電子發(fā)燒友網(wǎng)站提供《EE-231:帶SHARC處理SPI Flash在線編程.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 15:31 ?0次下載
    EE-231:帶SHARC處理<b class='flag-5'>器</b>的<b class='flag-5'>SPI</b> <b class='flag-5'>Flash</b>在線編程

    通過(guò)FPGA的產(chǎn)生SPI控制器訪問(wèn)PCB上若干片DAC8734,有的成功有的失敗,為什么?

    你好,我的設(shè)計(jì)中有通過(guò)FPGA的產(chǎn)生SPI控制器訪問(wèn)PCB上若干片DAC8734,但是只有部分成功,部分訪問(wèn)失敗。個(gè)人覺(jué)得是芯片內(nèi)部問(wèn)題,希望TI專(zhuān)家能幫忙定位一下。下圖是時(shí)序圖: 訪問(wèn)異常的時(shí)序
    發(fā)表于 12-05 08:29

    FPGA 與微控制器優(yōu)缺點(diǎn)比較

    在現(xiàn)代電子設(shè)計(jì)領(lǐng)域,FPGA和微控制器(MCU)是兩種常用的計(jì)算平臺(tái)。它們各自具有獨(dú)特的優(yōu)勢(shì)和局限性,適用于不同的應(yīng)用場(chǎng)景。 性能 FPGA FPGA是一種可編程的硬件,由大量的邏輯單
    的頭像 發(fā)表于 12-02 09:58 ?972次閱讀

    DS1302芯片與FPGA之間SPI通信原理

    本文通過(guò)以DS1302芯片為基礎(chǔ),介紹該芯片與FPGA之間SPI通信原理,詳細(xì)描述硬件設(shè)計(jì)原理及FPGA SPI接口驅(qū)動(dòng)設(shè)計(jì)。
    的頭像 發(fā)表于 10-24 14:16 ?1071次閱讀
    DS1302芯片與<b class='flag-5'>FPGA</b>之間<b class='flag-5'>SPI</b>通信原理

    物聯(lián)網(wǎng)行業(yè)存儲(chǔ)方案詳解_SPI NOR Flash

    SPI NOR FLASH存儲(chǔ)在初始響應(yīng)和啟動(dòng)時(shí)提供高可靠性,并具有低時(shí)延。這一特性對(duì)于物聯(lián)網(wǎng)設(shè)備至關(guān)重要,因?yàn)槲锫?lián)網(wǎng)設(shè)備通常需要快速啟動(dòng)并穩(wěn)定運(yùn)行,以確保數(shù)據(jù)的實(shí)時(shí)傳輸和處理。 2、直接執(zhí)行代碼的能力
    的頭像 發(fā)表于 09-24 14:39 ?763次閱讀
    物聯(lián)網(wǎng)行業(yè)存儲(chǔ)<b class='flag-5'>方案</b>詳解_<b class='flag-5'>SPI</b> NOR <b class='flag-5'>Flash</b>

    SIT2515帶SPI接口的獨(dú)立局域網(wǎng)(CAN)控制器中文手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《SIT2515帶SPI接口的獨(dú)立局域網(wǎng)(CAN)控制器中文手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-02 14:23 ?0次下載

    MCP2515帶SPI接口的獨(dú)立CAN控制器數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《MCP2515帶SPI接口的獨(dú)立CAN控制器數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-02 14:22 ?4次下載

    基于FPGASPI Flash控制器設(shè)計(jì)方案

    Flash控制器設(shè)計(jì)方案,并用VHDL實(shí)現(xiàn)。編寫(xiě)的SPI Flash控制器IP核在Model
    發(fā)表于 06-03 10:13

    基于FPGA的內(nèi)存128M flash芯片控制器設(shè)計(jì)

    今天給大俠帶來(lái)基于FPGA的內(nèi)存128M flash芯片控制器設(shè)計(jì),話(huà)不多說(shuō),上貨。 設(shè)計(jì)原理及思路 FLASH閃存 閃存的英文名稱(chēng)是\"F
    發(fā)表于 05-23 16:07

    智能單燈控制器,路燈單燈控制器,助力智慧路燈桿解決方案

    控制器
    計(jì)訊物聯(lián)
    發(fā)布于 :2024年05月08日 14:44:52

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品