0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析高速ADC和DAC與FPGA的配合使用

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-07-13 12:00 ? 次閱讀

點擊上方藍(lán)字關(guān)注我們

92064f80-2131-11ee-962d-dac502259ad0.png921add4c-2131-11ee-962d-dac502259ad0.png

許多數(shù)字處理系統(tǒng)都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實現(xiàn)并行和流水線算法。因此,通常情況下,F(xiàn)PGA都要和高性能的ADCDAC進行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內(nèi)建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。通常情況下,這些轉(zhuǎn)換器的采樣率都達到了GHz的級別。對工程師團隊來說,除了混合信號電路板布局之外,理解和使用這些高性能的設(shè)備也是一個挑戰(zhàn)。

這些e2v數(shù)據(jù)轉(zhuǎn)換器具有帶寬寬、性能好的特點—數(shù)據(jù)手冊上通常稱為模擬全功率帶寬—即使是在高奈奎斯特區(qū)。(這種能力是不多見的。)正是因為有著優(yōu)異的轉(zhuǎn)換性能,才可以使用直接上轉(zhuǎn)換和下轉(zhuǎn)換,這樣可以減少部件數(shù)量、降低功耗以及節(jié)省成本。

在高頻時,奈奎斯特采樣率(每個周期兩次采樣)是無法維持的。一個例子就是使用一個2.5GHz采樣率的ADC去采樣一個3GHz全功率帶寬的模擬輸入。根據(jù)奈奎斯特準(zhǔn)則,高于1.25GHz的信號將會被混疊回奈奎斯特區(qū),這些混疊圖像是基礎(chǔ)信號的諧波分量,因此和非混疊信號一樣,包含了同樣的信息。

相反的,如果你在使用DAC,進行直接轉(zhuǎn)換時,你需要確定在上奈奎斯特區(qū)你想要使用的諧波。然而,對于DAC,在更高的頻率下,你需要對DAC的衰減進行SINC補償。因此,很常見的是通過仔細(xì)選擇輸入組件、阻抗平衡器、交流耦合電容以及通過設(shè)計前端模擬預(yù)濾波器等等去優(yōu)化一個ADC或者DAC,使其能在一個奈奎斯特區(qū)中工作。

92326f52-2131-11ee-962d-dac502259ad0.jpg
奈奎斯特區(qū)和混疊,1、3和4區(qū)中顯示的是2區(qū)一個信號的鏡像,基礎(chǔ)信號(Fa)和諧波或者諧波含量的鏡像

可以使用下面的算法來確定諧波或者諧波含量合成頻率位置:

Fharm=N ×Ffund

IF (Fharm=Odd Nyquist Zone)

Floc=Fharm Mod Ffund

Else

Floc=Ffund-(Fharm Mod Ffund)

End

這里N是感興趣的諧波的整數(shù)。

例如,采樣率為2500MHz,基礎(chǔ)頻率是1807MHz,將會在奈奎斯特區(qū)有一個693MHz的諧波分量。

前面對頻譜做了一些解釋,另一個重要因素是這些設(shè)備和FPGA采用什么方式連接。許多高性能的數(shù)據(jù)轉(zhuǎn)換器使用一個工作在較低數(shù)據(jù)速率的多路復(fù)用器來實現(xiàn)轉(zhuǎn)換器的采樣率-一般都是下圖所示的使用FS/4或者FS/2,圖中顯示的是轉(zhuǎn)換器的數(shù)據(jù)流在4條并行的10-bit總線(A, B, C, and D)上的分布:

92599adc-2131-11ee-962d-dac502259ad0.jpg

轉(zhuǎn)換器的數(shù)據(jù)流在4條并行的10-bit總線(A, B, C, and D)上的分布

通常情況下,這些數(shù)字接口采用的是并行LVDS總線,這樣它們會占用許多的FPGA I/O管腳,但是,并行接口的延遲,并且由于它們使用差分信號傳遞方式,也可以降低輻射噪聲,這在高性能系統(tǒng)中是非常重要的。

收到FPGA發(fā)出的4個數(shù)據(jù)流,你可能想知道在FPGA內(nèi)部是如何處理數(shù)據(jù)的,在許多應(yīng)用中,包括通信處理器和射電天文,都使用的一個常用的方法是使用組合或者分離的FFT結(jié)構(gòu),如下面兩個圖所示:

927a2bda-2131-11ee-962d-dac502259ad0.jpg

使用4個128點的FFT流水線,加上旋轉(zhuǎn)因子和1個并行4點FFT,組合成512點的FFT

92a2dc1a-2131-11ee-962d-dac502259ad0.jpg

分離512點FFT,與組合FFT相反。與組合FFT不同的是,在前兩個階段,對高速輸入有一個重組的操作

因為這些真實的數(shù)據(jù)樣本,你將需要尋找一個優(yōu)化的方法以便于在FFT結(jié)構(gòu)中對這些數(shù)據(jù)進行處理,高效的、大FFT的實現(xiàn)是一個復(fù)雜的研究領(lǐng)域,但是在FFT之前,許多應(yīng)用使用加權(quán)疊接相加(WOLA)結(jié)構(gòu)來改善頻譜泄漏。下面兩個圖顯示了使用一個矩形窗口的普通FFT和使用WOLA的FFT的行為對比:

92c458fe-2131-11ee-962d-dac502259ad0.jpg

使用普通FFT矩形窗口的相鄰信道

92e89fc0-2131-11ee-962d-dac502259ad0.jpg

使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

然后,根據(jù)應(yīng)用的需求,對這些合成的FFT數(shù)據(jù)進行后處理。

930daa9a-2131-11ee-962d-dac502259ad0.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! FPGA芯片在編程器燒錄器里的應(yīng)用 FPGA管腳調(diào)整的注意事項

9325ee8e-2131-11ee-962d-dac502259ad0.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

934c3a8a-2131-11ee-962d-dac502259ad0.jpg935fcd48-2131-11ee-962d-dac502259ad0.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標(biāo)題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611621

原文標(biāo)題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速數(shù)據(jù)采集卡設(shè)計方案:886-基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    FPGA。 對主機接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數(shù)據(jù)采集和傳輸。 二、產(chǎn)品特性: ?● ?基于Zynq RFSoC系列FPGA,支持8路最高5G
    的頭像 發(fā)表于 04-08 10:34 ?246次閱讀
    <b class='flag-5'>高速</b>數(shù)據(jù)采集卡設(shè)計方案:886-基于RFSOC的8路5G <b class='flag-5'>ADC</b>和8路9G的<b class='flag-5'>DAC</b> PCIe卡

    如何使用FPGA驅(qū)動并行ADCDAC芯片,使用不同編碼方式的ADCDAC時的注意事項

    ADCDACFPGA與外部信號的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號,因此使
    的頭像 發(fā)表于 03-14 13:54 ?737次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動并行<b class='flag-5'>ADC</b>和<b class='flag-5'>DAC</b>芯片,使用不同編碼方式的<b class='flag-5'>ADC</b>與<b class='flag-5'>DAC</b>時的注意事項

    JESD204B有專用于ADC/DACFPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DACFPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    如何用單片ADCDAC去匹配改善電路呢?

    我看了很多貴公司關(guān)于ADCDAC改善的電路,比如在ADC采樣前加電容電阻,DAC輸出再加些電路什么的。那如果我用一些單片機或FPGA等片
    發(fā)表于 02-06 08:25

    AN-283: Σ-Δ型ADCDAC[中文版]

    電子發(fā)燒友網(wǎng)站提供《AN-283: Σ-Δ型ADCDAC[中文版].pdf》資料免費下載
    發(fā)表于 01-13 14:22 ?0次下載
    AN-283: Σ-Δ型<b class='flag-5'>ADC</b>和<b class='flag-5'>DAC</b>[中文版]

    高速ADC、DAC與處理器之間是怎么通信的呢?

    一般低速的ADC、DAC通過串行通信接口,比如SPI與處理器/DSP通信,但高速ADC、DAC與處理器之間是怎么通信的呢
    發(fā)表于 01-10 08:30

    SPEA—ADCDAC測試簡介

    如今,有大量應(yīng)用都依賴于數(shù)模轉(zhuǎn)換器(DAC)和模數(shù)轉(zhuǎn)換器(ADC)。它們在信號處理中非常重要,因為它們構(gòu)建了數(shù)字系統(tǒng)和模擬系統(tǒng)之間的橋梁。通過使數(shù)字電路能夠與模擬組件交互,ADCDAC
    的頭像 發(fā)表于 12-31 17:21 ?975次閱讀
    SPEA—<b class='flag-5'>ADC</b>與<b class='flag-5'>DAC</b>測試簡介

    DAC5682zEVM是否可以直接通過ADC-HSMC板卡與ALTERA的FPGA開發(fā)相連?

    DAC5682zEVM是否可以直接通過TI的ADC-HSMC板卡與ALTERA的FPGA開發(fā)相連(FPGA板HSMC接口與電壓都匹配條件下),能否提供控制程序或者邏輯
    發(fā)表于 12-31 06:03

    如何設(shè)計ADCDAC的基準(zhǔn)源,以及基準(zhǔn)源如何影響ADCDAC那些性能?

    如何設(shè)計ADCDAC的基準(zhǔn)源,以及基準(zhǔn)源如何影響ADCDAC那些性能?有沒有相關(guān)的資料參考?
    發(fā)表于 12-17 06:27

    如何根據(jù)ADCDAC的PSRR值,來確定ADCDAC供電的電源的紋波和噪聲?

    如何根據(jù)ADCDAC的PSRR值,來確定ADCDAC供電的電源紋波和噪聲?
    發(fā)表于 12-17 06:20

    本人研一,做DFB激光穩(wěn)頻,目前只差FPGA ADC DAC做一個反饋系統(tǒng)

    我目前要做的是DFB激光器的穩(wěn)頻。目前差一個數(shù)字電路的穩(wěn)頻系統(tǒng),我打算用FPGA來實現(xiàn)。要求:一個ADC(內(nèi)置或者外接的模塊)八通道以上,來采集8路電壓信號,通過主控處理,再由2路輸出的DAC來控制
    發(fā)表于 12-01 21:48

    DAC8740H配合DAC8750使用,連續(xù)工作幾分鐘后DAC8740損壞,怎么回事?

    求大神指導(dǎo),DAC8740H配合DAC8750使用,剛開始hart功能正常,連續(xù)工作幾分鐘后,DAC8740損壞,電源和地之間的電阻由K歐級別降為1.2歐姆左右,不明就里
    發(fā)表于 11-13 06:33

    高速ADCFPGA的LVDS數(shù)據(jù)接口中避免時序誤差的設(shè)計考慮

    電子發(fā)燒友網(wǎng)站提供《高速ADCFPGA的LVDS數(shù)據(jù)接口中避免時序誤差的設(shè)計考慮.pdf》資料免費下載
    發(fā)表于 10-15 09:50 ?6次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與<b class='flag-5'>FPGA</b>的LVDS數(shù)據(jù)接口中避免時序誤差的設(shè)計考慮

    FPGA高速收發(fā)器的來源

    本文主要講解的是FPGA高速收發(fā)器的來源,著重從三個方面解析,可能部分理解會存在有錯誤,想要不一致的可以來評論區(qū)交流哦。
    的頭像 發(fā)表于 07-18 11:13 ?700次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>高速</b>收發(fā)器的來源

    FPGA高速接口應(yīng)用注意事項

    長期穩(wěn)定運行的關(guān)鍵。 FPGA的電源管理需要確保在高速開關(guān)時電源噪聲不會對數(shù)據(jù)傳輸造成影響。 在PCB設(shè)計中,FPGA高速DAC的電源接法
    發(fā)表于 05-27 16:02