0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SPARC:用于先進邏輯和 DRAM 的全新沉積技術

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-12 11:19 ? 次閱讀

芯片已經(jīng)無處不在:從手機和汽車到人工智能的云服務器,所有這些的每一次更新?lián)Q代都在變得更快速、更智能、更強大。創(chuàng)建更先進的芯片通常涉及縮小晶體管和其他組件并將它們更緊密地封裝在一起。然而,隨著芯片特征變得更小,現(xiàn)有材料可能無法在所需厚度下實現(xiàn)相同性能,從而可能需要新的材料。

泛林集團發(fā)明了一種名為SPARC的全新沉積技術,用于制造具有改進電絕緣性能的新型碳化硅薄膜。重要的是,它可以沉積超薄層,并且在高深寬比的結構中保持性能,還不受工藝集成的影響,可以經(jīng)受進一步處理。SPARC將泛林無與倫比的等離子技術與化學和工藝工程相結合,實現(xiàn)了先進邏輯和DRAM集成設計的進一步發(fā)展。

提高邏輯器件性能

SPARC的一個關鍵邏輯應用是FinFET間隔層。如下面的流程所示,間隔膜沉積在前置結構的柵極和鰭上。薄膜必須遵循現(xiàn)有結構的精確輪廓,并保持厚度一致(結構均勻性)。它還必須對下面的層具有出色的附著力,且沒有針孔或其他缺陷。此外,除了在柵極側壁的所需位置外,它還必須易于從其他任何地方移除。

1665218429779556.png

薄膜本身就有要求。隨著晶體管按比例縮小,柵極模塊中的電容耦合會增加,從而降低整體晶體管的性能。SPARC碳化物薄膜是電絕緣性能更佳的新型材料的絕佳例子,即所謂的“低k薄膜”,用于最大限度地減少這種耦合。現(xiàn)有的低k薄膜通常很脆弱,無法承受后續(xù)步驟中使用的強烈的化學物質,因而會導致整體芯片性能不佳。

泛林的SPARC技術可提供均勻、堅固的低k薄膜,其厚度和特征內部的成分都是均勻的。SPARC薄膜被輕柔地沉積,沒有直接的等離子體對下面的敏感器件造成損壞,它通過使用由具有遠程等離子體和新型前驅體的獨特反應器產(chǎn)生的自由基來實現(xiàn)。與直接等離子體增強原子層沉積(ALD)薄膜不同,它可以輕松調整薄膜成分,以更好地預防損壞,優(yōu)化干法或濕法刻蝕的選擇性。得到的薄膜很薄、無針孔,并且可以在芯片制造過程的其余環(huán)節(jié)保持正確的硅碳(Si-C)鍵合結構,從而保持其介電性能和堅固。

隨著全包圍柵極(GAA)架構的出現(xiàn),泛林SPARC技術的價值變得愈加明顯。新的內部間隔層應用需要一種材料來降低器件的寄生電容——即降低器件之間的干擾。該薄膜還必須在硅鍺溝道釋放過程中作為外延處理的源極/漏極的保護層。SPARC沉積的薄膜為該應用帶來了關鍵特性,包括低k值,均勻性,高圖形負載,均勻厚度,對硅基、氧化物、碳類型材料的出色刻蝕選擇性,以及器件中的極低泄漏。

1665218423355105.png

同樣有利于DRAM架構

隨著器件的微縮,工程師們不斷努力減少位線和電容器觸點之間的電容,以保持良好的信號/噪聲進行位感應。位線深寬比的增加也使傳統(tǒng)的沉積方法難以成功。位線電容的一個重要組成部分是位線和存儲節(jié)點觸點(SNC)之間的耦合,隨著單位面積封裝越來越多的器件以降低DRAM成本和增加密度,該耦合正在增加。為了減少這種耦合,自1x nm技術節(jié)點以來,SPARC沉積的低k間隔材料至關重要。

1665218414788238.jpg

理想的低k薄膜

使用SPARC或單個前驅體活化自由基腔室技術制造的碳化硅氧化物(SiCO)薄膜具備密度大、堅固耐用、介電常數(shù)低~ 3.5-4.9、泄漏率低、厚度和成分共形性極佳等特點。在250°C至600°C的廣泛溫度范圍內,碳完全交聯(lián),末端甲基極少甚至沒有,與其他薄膜(如SiOC、SiOCN或SiCN)相比,該薄膜具有熱穩(wěn)定性和化學穩(wěn)定性。

在SPARC SiCO系列中,遠程等離子體、獨特的前驅體和工藝空間可實現(xiàn)廣泛的成分調整。此外,這些SPARC SiCO薄膜在稀氫氟酸和熱磷酸等典型濕法化學物質中的WER(濕法刻蝕速率)為零,因此還提供近乎無限的濕法刻蝕選擇性。這些薄膜也是連續(xù)的且無針孔的,厚度低于普通替代的一半。

由于這些特性,SPARC SiCO薄膜在某些間隔物應用中實現(xiàn)厚度最小化,是個很有吸引力的選擇。鑒于其對高深寬比堆棧材料的顯著濕法選擇性或等離子體損傷預防,這些薄膜能夠形成氣隙,減少電容耦合,并保護高深寬比堆棧中容易氧化或損壞的工藝元件。SPARC技術已被領先技術節(jié)點的所有主要邏輯/代工廠和DRAM制造商采用。隨著集成度和性能擴展挑戰(zhàn)的提升以及深寬比的提高,下一個節(jié)點應用程序空間預計將增加。

1665218409431126.jpg
責任編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    40

    文章

    2343

    瀏覽量

    185203
  • SPARC
    +關注

    關注

    0

    文章

    16

    瀏覽量

    9997
  • 云服務器
    +關注

    關注

    0

    文章

    795

    瀏覽量

    13770
收藏 0人收藏

    評論

    相關推薦
    熱點推薦

    集成電路制程設備領域原子層沉積技術解析

    精準的鍍膜厚度控制。隨著邏輯制程演進,原本二維的晶體管架構已經(jīng)被三維的鰭魚式晶體管(FinFET)取代,關鍵尺寸(Critical dimension, CD)也由深次微米進入到目前只有單一數(shù)字的納米大小,對于鍍膜的批覆性與厚度控制都有最嚴苛的要求,這讓原子層沉積
    的頭像 發(fā)表于 02-05 15:23 ?5664次閱讀
    集成電路制程設備領域原子層<b class='flag-5'>沉積</b><b class='flag-5'>技術</b>解析

    全新沉積技術SPARC實現(xiàn)先進邏輯DRAM集成設計

    使用 SPARC 或單個前驅體活化自由基腔室技術制造的碳化硅氧化物 (SiCO) 薄膜具備密度大、堅固耐用、介電常數(shù)低 ~ 3.5-4.9、泄漏率低、厚度和成分共形性極佳等特點。
    發(fā)表于 09-29 14:56 ?1215次閱讀

    抗輻射SPARC處理器在航天應用中有什么優(yōu)勢?

    愛特梅爾公司 (Atmel? Corporation) 發(fā)布用于太空應用的全新抗輻射SPARC? 處理器,在整個溫度和電壓范圍內,AT697之F版本在100 MHz 時達到90 MIPs性能,功耗僅為0.7W。
    發(fā)表于 08-28 08:02

    SPARC結構與實時內核的移植

    窗口寄存器作為SPARC 結構中一個重要的概念在進行基于SPARC 結構的嵌入式實時系統(tǒng)移植時,需要在任務切換函數(shù)中進行與其相關的處理。本文簡單介紹了SPARC 的棧結構、寄存器窗
    發(fā)表于 08-05 16:19 ?21次下載

    Mouser推出全新可編程邏輯技術網(wǎng)站

    Mouser Electronics宣布在Mouser.com上推出其最新的技術網(wǎng)站,專注于可編程邏輯技術。 該全新網(wǎng)站有助于工程師了解有關不同類型可編程
    發(fā)表于 06-14 10:53 ?1030次閱讀

    泛林集團宣布推出一種用于沉積低氟填充鎢薄膜的新型原子層沉積 (ALD) 工藝

    E 系列能夠幫助存儲器芯片制造商應對當前所面臨的諸多關鍵挑戰(zhàn),從而推動3D NAND 及 DRAM 器件尺寸持續(xù)縮小。這一基于泛林業(yè)界領先的存儲器制造產(chǎn)品組合的全新系統(tǒng)正逐步吸引全球市場的關注,在推出后已被全球主要3D NAND和DR
    發(fā)表于 05-24 17:19 ?3098次閱讀

    鈺創(chuàng)科技開發(fā)全新DRAM架構

    DRAM在過去的幾十年里發(fā)展方向單一,以追求高密度存儲器為目標,但臺灣的鈺創(chuàng)科技沒有走傳統(tǒng)路線,而是開發(fā)全新DRAM架構,稱為RPC (Reduced Pin Count) DRAM
    的頭像 發(fā)表于 02-11 09:16 ?4623次閱讀
    鈺創(chuàng)科技開發(fā)<b class='flag-5'>全新</b>的<b class='flag-5'>DRAM</b>架構

    多家DRAM廠商開始評估采用EUV技術量產(chǎn)

    繼臺積電、三星晶圓代工、英特爾等國際大廠在先進邏輯制程導入極紫外光(EUV)微影技術后,同樣面臨制程微縮難度不斷增高的DRAM廠也開始評估采用EUV
    的頭像 發(fā)表于 06-18 17:20 ?2862次閱讀

    三星EUV技術成功應用于DRAM生產(chǎn)

    據(jù)ZDnet報道,三星宣布,已成功將EUV技術用于DRAM的生產(chǎn)中。
    的頭像 發(fā)表于 03-25 16:24 ?3124次閱讀

    MICRON Inside 1α:世界上最先進DRAM技術

    MICRON最近宣布,我們正在發(fā)貨使用全球最先進DRAM工藝制造的存儲芯片。這個過程被神秘地稱為“1α”(1-alpha)。這是什么意思,有多神奇?
    發(fā)表于 09-15 17:00 ?2468次閱讀

    晶片表面沉積氮化硅顆粒的沉積技術

    ; 1000個氮化物顆?!?。然而,它沒有規(guī)定用于Si,N4顆粒的沉積技術。用于在硅測試晶片上沉積Si,N的兩種常用方法是氣溶膠
    發(fā)表于 05-25 17:11 ?1797次閱讀
    晶片表面<b class='flag-5'>沉積</b>氮化硅顆粒的<b class='flag-5'>沉積</b><b class='flag-5'>技術</b>

    SPARC用于先進邏輯DRAM全新沉積技術

    在一起。然而,隨著芯片特征變得更小,現(xiàn)有材料可能無法在所需厚度下實現(xiàn)相同性能,從而可能需要新的材料。 泛林集團發(fā)明了一種名為 SPARC全新沉積技術,
    的頭像 發(fā)表于 10-14 17:12 ?1084次閱讀
    <b class='flag-5'>SPARC</b>:<b class='flag-5'>用于</b><b class='flag-5'>先進</b><b class='flag-5'>邏輯</b>和 <b class='flag-5'>DRAM</b> 的<b class='flag-5'>全新</b><b class='flag-5'>沉積</b><b class='flag-5'>技術</b>

    HKMG工藝在DRAM上的應用

    以往,具備低漏電、高性能特性的先進制程工藝多用于邏輯芯片,特別是PC、服務器和智能手機用CPU,如今,這些工藝開始在以DRAM為代表的存儲器中應用,再加上EUV等
    的頭像 發(fā)表于 11-17 11:10 ?2964次閱讀

    用于Solaris 10和11、x86和SPARC的Avago驅動程序

    電子發(fā)燒友網(wǎng)站提供《適用于Solaris 10和11、x86和SPARC的Avago驅動程序.txt》資料免費下載
    發(fā)表于 08-04 14:38 ?0次下載
    適<b class='flag-5'>用于</b>Solaris 10和11、x86和<b class='flag-5'>SPARC</b>的Avago驅動程序

    選擇性沉積技術介紹

    先進的CEFT晶體管,為了進一步優(yōu)化,一種名為選擇性沉積技術應運而生。這項技術通過精確控制材料在特定區(qū)域內的沉積過程來實現(xiàn)這一目標,并主要
    的頭像 發(fā)表于 12-07 09:45 ?780次閱讀
    選擇性<b class='flag-5'>沉積</b><b class='flag-5'>技術</b>介紹

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品