今天我們要介紹的時(shí)序分析概念是 spice deck 。平時(shí)用得可能比較少,是PT產(chǎn)生的一個(gè)spice信息文件,可以用來和HSPICE做correlation。我們平時(shí)使用PT做得是gate level的時(shí)序分析,如果想做transistor level的時(shí)序分析,那可以采用HSPICE做電路仿真。
但是,如果要完全仿真整個(gè)網(wǎng)表是不大現(xiàn)實(shí)的,因?yàn)橐?guī)模太大,速度難以接受。在PT里面,提供了一種方法,可以采用write_spice_deck命令來產(chǎn)生某一條timing path的spice網(wǎng)表文件,里面包含該條timing path上的resistors, capacitors信息。這對表征新工藝庫的準(zhǔn)確性是很有幫助的。如下圖所示:
使用方法
write_spice_deck
pt_shell> write_spice_deck
-header header.spi \\ spice model信息文件
-output testcase.spi \\
-sub_circuit_file ./subckt.spi \\ spice subcircuit信息文件
[get_timing_paths -from A2 -to buf5/A] timing path
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
-
仿真器
-
時(shí)序分析
-
SPICE仿真
-
時(shí)序分析器
相關(guān)推薦
時(shí)序分析基本概念介紹——Timing Arc
發(fā)表于 01-02 09:29
?2.4w次閱讀
平時(shí)用得可能比較少,是PT產(chǎn)生的一個(gè)spice信息文件,可以用來和HSPICE做correlation。我們平時(shí)使用PT做得是gate level的時(shí)序分析,如果想做transistor level的
發(fā)表于 09-23 16:52
?6627次閱讀
今天要介紹的時(shí)序分析基本概念是lookup table。中文全稱時(shí)序查找表。
發(fā)表于 07-03 14:30
?1539次閱讀
今天我們要介紹的時(shí)序分析概念是 **Operating Condition** 。也就是我們經(jīng)常說的PVT環(huán)境,分別代表fabrication process variations(工
發(fā)表于 07-04 10:57
?2880次閱讀
今天要介紹的時(shí)序分析基本概念是Latency, 時(shí)鐘傳播延遲。主要指從Clock源到時(shí)序組件Clock輸入端的延遲時(shí)間。
發(fā)表于 07-04 15:37
?2453次閱讀
今天我們要介紹的時(shí)序分析基本概念是MMMC分析(MCMM)。全稱是multi-mode, multi-corner, 多模式多端角
發(fā)表于 07-04 15:40
?2645次閱讀
今天要介紹的時(shí)序分析基本概念是skew,我們稱為偏差。
發(fā)表于 07-05 10:29
?3598次閱讀
今天要介紹的時(shí)序分析基本概念是Slew,信號轉(zhuǎn)換時(shí)間,也被稱為transition time。
發(fā)表于 07-05 14:50
?3274次閱讀
今天我們要介紹的時(shí)序分析概念是generate clock。中文名為生成時(shí)鐘。generate clock定義在sdc中,是一個(gè)重要的時(shí)鐘概念
發(fā)表于 07-06 10:34
?2302次閱讀
今天我們要介紹的時(shí)序分析概念是Critical Path。全稱是關(guān)鍵路徑。
發(fā)表于 07-07 11:27
?1321次閱讀
今天我們要介紹的時(shí)序分析基本概念是wire load model. 中文名稱是線負(fù)載模型。是綜合階段用于估算互連線電阻電容的模型。
發(fā)表于 07-07 14:17
?1159次閱讀
今天我們介紹的時(shí)序分析基本概念是Virtual Clock,中文名稱是虛擬時(shí)鐘。
發(fā)表于 07-07 16:52
?1488次閱讀
今天我們要介紹的時(shí)序分析命令是uncertainty,簡稱時(shí)鐘不確定性。
發(fā)表于 07-07 17:23
?3077次閱讀
今天我們要介紹的時(shí)序分析基本概念是ILM, 全稱Interface Logic Model。是一種block的結(jié)構(gòu)模型。
發(fā)表于 07-07 17:26
?2938次閱讀
今天我們要介紹的時(shí)序分析概念是Combinational logic. 中文名組合邏輯單元。這是邏輯單元的基本組成器件。
發(fā)表于 07-10 14:31
?834次閱讀
評論