0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR串擾仿真筆記

冬至子 ? 來源:小Q在layout路上不斷前進 ? 作者:小Q ? 2023-07-03 11:21 ? 次閱讀

什么是dB?

其中dB概念怎么去消耗?其實要說對于dB概念最熟悉的莫過于射頻工程師了,但是要好好把這個講給局外人吸收掉,或許并不是一件特別容易的事,特別是對于常年不接觸,只是偶爾才會碰到的人來說,更是困難。我也想別人一說dB,就能腦海里所有關于dB的內容都蹬蹬的冒出來,所以,我也不敢說自己說的怎么樣,我只是想按照自己的方式來了結這個內容。

首先,dB****是一種純計數(shù)方法,是一種比值,沒有單位。

(感覺這個很基礎吧,如果連這個都不懂,說出來好像很尷尬,所以必須清楚。)

既然是比值,則必然要有對比的對象,就像一個黑夾子的兩端,輸入與輸出的對比:

圖片

在實際中主要用來對比的對象,是電壓電流或者功率。

功率: dB = 10*lg(A/B)

電壓或電流: dB = 20*lg(A/B)

(功率P = U2/R = I2R)

這里我們看到了公式是以10為底的對數(shù),所以,想起了咱們的高中最熟悉的圖如下:

圖片

有沒有很熟悉,其中的x = OUTPUT/INPUT,a=10.

所以dB的曲線趨勢則為上圖的紅色曲線。

記住這幅圖的話,我覺得對于dB的理解還是會有很大的幫助的。

(比如假設你很陌生dB的概念,人家說dB的時候,你一頭霧水,比如人家說減少了1個dB,那是怎么回事呢?這是可以馬上畫個草圖,標一下點,哦,原來是說輸出比輸入少了一些,原來如此,這樣的話,再也不怕別人提dB啦,因為我知道你在說什么。)

其次,為什么用dB ?——簡化。

比如你可以常常聽到工程師說下降了1個dB,假設這時候輸入是1.3V,那么1個dB經過換算,可得輸出為1.45862399059255V,不管是聽的還是說的人,可能相對的更愿意聽到前者而不是后者這么一大串數(shù)據(jù)吧。

再者,為什么是-27dB****或者-29dB?

我們可以換算一下,這里LPDDR的工作電壓為1.2V,換算可得串擾閾值為46~58mV,即串擾容限大致在3.8%4.8%之間,此時如果升電壓為1.3V,則,按同樣的串擾容限進行換算,可接受的串擾閾值為49.862.8mV,可見,在同樣的容限比例下,串擾閾值的空間加大了,因此,我想為什么有時候DDR出現(xiàn)問題,升壓是可以解決部分問題的,但是升壓同樣也將帶來另外的問題,功耗變大,為什么功耗為變大呢?(P= U2/R)

另外,關于信號串擾的閾值,我們可以在李玉山《信號完整性分析》書中得到一些經驗值,5%。實際中,如果無法得到原廠提供的標準,可以以此為基準,當然是越小越好,如果能做到3%左右,我想當下階段基本也都能夠滿足要求的。

然后,回顧串擾一些相關理論,我們知道,一般串擾只考慮其臨邊兩線對齊造成的影響即可,又所謂的三線制串擾。

所以接下來借助仿真工具ADS2015進行仿真。

操作步驟概要:

①導出合適格式的PCB文件。

② ADS導入PCB文件,并進行簡化處理。

③仿真環(huán)境的搭建。

④仿真以及仿真結果的數(shù)據(jù)處理與分析

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    712

    瀏覽量

    65425
  • ADS仿真
    +關注

    關注

    0

    文章

    71

    瀏覽量

    10469
  • 信號串擾
    +關注

    關注

    0

    文章

    15

    瀏覽量

    8598
收藏 人收藏

    評論

    相關推薦

    什么是?如何減少?

    01 . 什么是? ? 是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?6576次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速數(shù)字電路設計問題產生的機理原因

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少
    發(fā)表于 06-13 10:41 ?1847次閱讀
    高速數(shù)字電路設計<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題產生的機理原因

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦合的共同結果啊,從
    的頭像 發(fā)表于 10-25 14:43 ?4474次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習<b class='flag-5'>筆記</b>(1)

    PCB設計與-真實世界的(下)

    作者:一博科技SI工程師陳德恒3. 仿真實例在ADS軟件中構建如下電路: 圖2圖2為微帶線的近端仿真圖,經過Allegro中的Transmission line Calculato
    發(fā)表于 10-21 09:52

    PCB設計與-真實世界的(上)

    尺寸變小,成本要求提高,電路板層數(shù)變少,使得布線密度越來越大,的問題也就越發(fā)嚴重。本文從3W規(guī)則,理論,仿真驗證幾個方面對真實世界中
    發(fā)表于 10-21 09:53

    幾張圖讓你輕松理解DDR

    和上面仿真波形的50ps來比,真的是很微不足道。實際上DDR模塊里的確會有更為嚴重的影響,試想一下,我們在高速串行信號里面5mV的
    發(fā)表于 09-05 11:01

    高速差分過孔產生的情況仿真分析

    可以采用背鉆的方式。圖1:高速差分過孔產生的情況(H》100mil, S=31.5mil )差分過孔間仿真分析下面是對一個板厚為3
    發(fā)表于 08-04 10:16

    DDR跑不到速率后續(xù)來了,相鄰層深度分析!

    ,基本上和該案例的DDR走線的最大并行長度接近,使得這個仿真模型更貼近該案例的真實情況。 分別對兩個模型進行仿真,仿真后得到兩者的
    發(fā)表于 06-06 17:24

    基于Cadence的DDR仿真設計

    通過Cadence軟件建立DDRⅡ信號拓撲結構、仿真信號的、碼間干擾、過沖等與信號質量相關的參數(shù),從仿真波形中可以測量出與信號時序相關的
    發(fā)表于 02-13 15:16 ?52次下載
    基于Cadence的<b class='flag-5'>DDR</b>Ⅱ<b class='flag-5'>仿真</b>設計

    仿真分析

    在實際的設計中,板層特性(如厚度,介質常數(shù)等)以及線長、線寬、線距、信號的上升時間等都會對有所影響。
    的頭像 發(fā)表于 08-14 09:13 ?6280次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>仿真</b>分析

    解決的方法

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少
    的頭像 發(fā)表于 08-14 11:50 ?1.9w次閱讀

    如何減少電路板設計中的

    在電路板設計中無可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少
    發(fā)表于 03-07 13:30 ?3962次閱讀

    淺談溯源,是怎么產生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,
    的頭像 發(fā)表于 03-29 10:26 ?3414次閱讀

    過孔的問題

    在硬件系統(tǒng)設計中,通常我們關注的主要發(fā)生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設計中,高速差分過孔之間也會產生較大的,本文對高速差分過孔之間的產生
    的頭像 發(fā)表于 11-07 11:20 ?1612次閱讀

    pcb上的高速信號需要仿真

    pcb上的高速信號需要仿真嗎? 在數(shù)字電子產品中,高速信號被廣泛應用于芯片內部和芯片間的數(shù)據(jù)傳輸。這些信號通常具有高帶寬,并且需要在特定的時間內準確地傳輸數(shù)據(jù)。然而,在高速信號傳輸?shù)倪^程中,會出
    的頭像 發(fā)表于 09-05 15:42 ?884次閱讀