0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

快速精密DAC與高速DAC:異同

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Antonius ? 2023-06-27 14:32 ? 次閱讀

直流精度是高速DAC和快速精密DAC之間的主要區(qū)別。通常很難解釋這種差異的原因和影響,而且當(dāng)兩種類型的DAC提供相同的分辨率和相同的線性度時。甚至令人失望的是,快速精密DAC在更新速率方面僅觸及了高速DAC的下限。本博客介紹并分析了這兩種類型的DAC的異同。

事實上,快速精密DAC和高速DAC專為不同的應(yīng)用而設(shè)計。圖 1 描述了它們的工作方式。

快速精密DAC旨在提供出色的直流精度,并在代碼之間快速、干凈地轉(zhuǎn)換。信號的“信息”包含在直流值中,優(yōu)點在于變化的速度。信號頻譜范圍從直流到幾十MHz;帶寬越高,DAC越快。然而,更高的帶寬意味著更多的噪聲添加到直流信號中,最終會使LSB無法辨別。

高速DAC設(shè)計用于在數(shù)百MHz寬甚至幾GHz的通帶內(nèi)提供出色的頻譜清潔度。信號信息包含在頻譜中,優(yōu)點是樣本的相干性。信號的頻譜被限制在某個頻段內(nèi),只有該頻段的噪聲是相關(guān)的。只要噪聲密度保持不變,帶寬就可以增長以容納更多信號。

wKgZomSai9yAAHqbAABXeweQs3U489.png

圖1. 快速精密DAC和高速DAC之間的頻譜差異

讓我們探討每種類型的轉(zhuǎn)換器如何面對常見的設(shè)計挑戰(zhàn)。

噪聲

雖然快速精密DAC可用于產(chǎn)生非常干凈的諧波信號,但在許多應(yīng)用中,目標(biāo)是一次性達(dá)到正確的值。如圖2所示,DAC在兩個代碼之間切換的信號具有快速步進(jìn),然后緩慢收斂到所需值,稱為建立時間。為了充分利用DAC的分辨率,當(dāng)輸出達(dá)到穩(wěn)態(tài)時,峰值噪聲電平必須小于1 LSB。

wKgZomSai-KAG-7WAAB1jiBE8hA053.png

圖2.快速精密DAC的建立和收斂。

如前所述,精密DAC將直流的所有噪聲累積到器件的帶寬,其中包括1/f噪聲和寬帶噪聲。更快的DAC需要更多的帶寬才能更快地建立,這意味著更多的噪聲,使得保持LSB的可辨別性變得更加困難。因此,快速精密DAC試圖將總噪聲功率降至最低,而高速DAC則試圖在目標(biāo)頻帶內(nèi)保持較低的噪聲密度,如圖1所示。

如果我們假設(shè)快速精密DAC中的峰值噪聲必須小于1 LSB,則可以得出結(jié)論,對于給定分辨率,峰值噪聲的速度是有限的。我們無法將噪聲降低到本底熱噪聲以下,因此這會限制信號的帶寬。

輸出信號與最終值的收斂最終遵循指數(shù)方法,而不管輸出驅(qū)動器具有單極點或共軛極點。這是一個忽略非線性效應(yīng)的近似值,但了解預(yù)期性能的大致概念很有用?;谶@種方法,我們可以估計在給定時間內(nèi)建立到定義精度所需的帶寬。結(jié)果如圖3所示。例如,如果我們希望AD3552R在0 ns內(nèi)建立至1.100%精度,則需要外部TIA具有3 MHz的10dB帶寬。AD3552R是一款雙通道、33 MUPS精密DAC,采用外部TIA進(jìn)行I/V轉(zhuǎn)換。

wKgaomSai-iAWcjzAABhiw8e7Tg580.png

圖3.1 所需的帶寬圣對電路進(jìn)行排序,以達(dá)到給定的建立時間,并具有指定的精度。

帶寬越大意味著噪聲越多,而且當(dāng)收集的噪聲遠(yuǎn)遠(yuǎn)超過3 dB截止頻率時。如果我們要求該噪聲的峰值必須小于1 LSB,我們可以計算出在給定的建立時間和DAC分辨率下我們可以承受的噪聲密度。這是使LSB可識別的要求。圖4中的曲線假設(shè)沒有1/f噪聲,等效噪聲帶寬(ENBW)對應(yīng)于一階電路。在 0V 范圍內(nèi),建立時間精度為 1.5%。

wKgZomSai--ACaWJAACGar2IRYs437.png

圖4.DAC的最大噪聲密度,以便在給定分辨率下可辨別LSB。

圖4中的水平線表示1 kΩ電阻在25 °C(即4.1 nV/√Hz)時的熱噪聲密度。使用具有精密DAC的低阻值負(fù)載很困難,因為電壓跨度很高,這意味著功率很大。

根據(jù)圖4中的曲線,在16 ns內(nèi)建立至0.1%的100位DAC需要低于5.6 nV/√Hz的噪聲密度,才能在5V范圍內(nèi)識別LSB。相反,如果DAC的噪聲密度為10 nV/√Hz,則為了保持LSB的可辨別性,它只能提供300 ns的建立時間。

圖5顯示了一個帶寬過大的DAC示例。從代碼更改為代碼足夠快,但總數(shù)會導(dǎo)致 LSB 步驟部分重疊。

wKgaomSai_WALdHZAAD3qjtHPWs512.png

圖5.在帶寬過高的DAC中,寬帶噪聲會導(dǎo)致LSB階躍部分重疊。

對于高速DAC,情況有所不同。這些器件設(shè)計用于在相干時間內(nèi)產(chǎn)生帶限和周期性的信號。多音調(diào)制對每個載波帶寬內(nèi)的噪聲很敏感,因此總噪聲無關(guān)緊要。解調(diào)發(fā)生在一定時間內(nèi),因此在此期間對信號和噪聲進(jìn)行平均,因此信號的點值無關(guān)緊要。調(diào)制信號通常是通帶,甚至看不到1/f噪聲??傊?,高速DAC更關(guān)心噪聲密度,而不是總噪聲功率。

建立時間

查看速度/精度權(quán)衡的另一種方法是,在給定帶寬下,信號在1 LSB以內(nèi)所需的時間。具有10 MHz帶寬的DAC的指數(shù)收斂誤差如圖6所示。

如果具有10 MHz帶寬的DAC產(chǎn)生滿量程步進(jìn),則90 ns后的精度僅在1 LSB以內(nèi)8.如果我們希望信號精確到1 LSB16,我們必須等待 180 ns。如果我們希望DAC收斂得更快,我們需要更多的帶寬,這意味著更多的噪聲。在某些時候,增加帶寬是沒有回報的,因為噪聲使LSB無法辨別,從而導(dǎo)致有效位數(shù)的減少。

wKgaomSai_uATWLLAAC3nKJ6esw480.png

圖6.信號在給定分辨率的1 LSB以內(nèi)所需的時間,帶寬為10 MHz,不包括噪聲。

通常不需要高速DAC來產(chǎn)生全階躍響應(yīng),因此數(shù)據(jù)手冊中通常不提供此數(shù)據(jù)。它們主要用于多音調(diào)制,其中信號具有高斯幅度分布和有限的頻譜,因此不需要滿量程轉(zhuǎn)換。高帶寬允許在小信號中快速建立,但滿量程上升時間可能相當(dāng)大。表1顯示了AD3552R和AD9726之間的比較,AD9726是少數(shù)引用這些數(shù)據(jù)的高速DAC之一。AD16是一款400位、<> MHz寬帶DAC。

AD3552R AD9726 單位
更新速率 33 400 MUPS
小信號建立時間 65 10.5 ns
上升時間 (10%-90%) 25 500 ns

表 1.上升時間和建立時間比較

準(zhǔn)確性

精密DAC旨在驅(qū)動電路,其中信號的直流值轉(zhuǎn)換為現(xiàn)實世界中的絕對電平或定位。此外,我們可以要求DAC快速,但最終必須保持精確。這在開環(huán)應(yīng)用中尤其重要,因為開環(huán)應(yīng)用中沒有反饋來執(zhí)行校正或沒有時間進(jìn)行此類操作。作為一次性應(yīng)用,DAC必須以絕對精度產(chǎn)生首次正確信號。

另一方面,高速DAC利用解調(diào)過程,其中信號不是在點上,而是在相干時間內(nèi)。因此,DAC需要產(chǎn)生具有良好精度的信號,但不一定是絕對的。在解調(diào)過程中,目標(biāo)頻帶外的噪聲將被忽略。信號在時域中可能看起來很嘈雜,但在頻域中仍然具有合理的噪聲水平。

圖 7 顯示了這兩個概念的比較。

wKgZomSajAKAAsyUAAC6LuHwRis086.png

圖7.快速精密DAC和高速DAC的精度要求。

結(jié)論

在處理快速精密DAC時,需要在速度和精度之間或帶寬和噪聲之間進(jìn)行權(quán)衡。建立速度越快意味著帶寬越大,從而將更多的噪聲傳輸?shù)捷敵鲂盘栔校罱K使LSB無法辨別。

此外,快速精密DAC需要在單次中再現(xiàn)準(zhǔn)確的信號,而高速DAC產(chǎn)生在較長時間內(nèi)進(jìn)行評估的信號。前者需要低總噪聲和滿量程捷變性,而后者需要低噪聲密度和良好的小信號帶寬。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 驅(qū)動器
    +關(guān)注

    關(guān)注

    52

    文章

    8236

    瀏覽量

    146369
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2294

    瀏覽量

    191066
  • 驅(qū)動電路
    +關(guān)注

    關(guān)注

    153

    文章

    1530

    瀏覽量

    108525
收藏 人收藏

    評論

    相關(guān)推薦

    DAC設(shè)計導(dǎo)入精密10 V工業(yè)應(yīng)用

    。使用帶外部信號調(diào)理的低壓DAC是另一種產(chǎn)生工業(yè)應(yīng)用所需高壓輸出擺幅和范圍的方法。同樣,它也有值得考慮的重要權(quán)衡因素。分立式解決方案的主要優(yōu)勢包括:* LVSS DAC往往具有較高的邏輯集成度和高速邏輯接口
    發(fā)表于 10-16 06:07

    高速DAC的原理是什么?怎么使用?

    高速DAC的原理是什么?怎么使用?
    發(fā)表于 09-27 07:25

    如何快速上手DAC

    關(guān)于DAC的模塊分析在《STM32-一文搞懂DAC》已經(jīng)記過了,這里只記快速使用。1 概述STM32的DAC模塊只存在于大容量產(chǎn)品中,是12位數(shù)字輸入,電壓輸出的數(shù)字/模擬轉(zhuǎn)換器,2個
    發(fā)表于 02-08 07:36

    高速DAC簡化無線設(shè)計

    高速DAC中集成使用數(shù)控振蕩器(NCO)的精密復(fù)雜調(diào)制功能,可進(jìn)行更高中頻(IF)信號合成,這樣就無需在RF鏈中配置鏡像抑制濾波器,或者可降低對該濾波器的要求。
    發(fā)表于 01-29 16:42 ?1108次閱讀

    高速DAC測速和評估研究

    本筆記介紹了ADI公司高速轉(zhuǎn)換器在表征高速數(shù)模轉(zhuǎn)換器DAC的性能所用的測試方法,評估高速DAC時應(yīng)參考本應(yīng)用筆記和相應(yīng)的器件數(shù)據(jù)手冊
    發(fā)表于 11-25 00:02 ?45次下載
    <b class='flag-5'>高速</b><b class='flag-5'>DAC</b>測速和評估研究

    DAC程控放大電路

    DAC程控可調(diào)倍數(shù)放大部分,通過單片機(jī)控制12位高速DAC芯片,利用DAC內(nèi)部精密電阻網(wǎng)絡(luò)作為運放的反饋電阻提高了放大精度,實現(xiàn)1~1 00
    發(fā)表于 04-06 10:03 ?1w次閱讀
    <b class='flag-5'>DAC</b>程控放大電路

    AN-928: 了解高速DAC測試和評估

    AN-928: 了解高速DAC測試和評估
    發(fā)表于 03-20 20:18 ?12次下載
    AN-928: 了解<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>測試和評估

    STM32-快速上手DAC

    關(guān)于DAC的模塊分析在《STM32-一文搞懂DAC》已經(jīng)記過了,這里只記快速使用。1 概述STM32的DAC模塊只存在于大容量產(chǎn)品中,是12位數(shù)字輸入,電壓輸出的數(shù)字/模擬轉(zhuǎn)換器,2個
    發(fā)表于 12-04 19:51 ?3次下載
    STM32-<b class='flag-5'>快速</b>上手<b class='flag-5'>DAC</b>

    精密DAC如何快速為您的精密驅(qū)動信號鏈增加價值

    與傳統(tǒng)精密DAC相比,快速精密DAC最相關(guān)的改進(jìn)是更新時間。更新時間考慮了將數(shù)據(jù)從控制器傳輸?shù)?b class='flag-5'>DAC
    發(fā)表于 02-03 14:57 ?800次閱讀
    <b class='flag-5'>精密</b><b class='flag-5'>DAC</b>如何<b class='flag-5'>快速</b>為您的<b class='flag-5'>精密</b>驅(qū)動信號鏈增加價值

    快速精密DAC高速DAC異同

    快速精密DAC旨在提供出色的直流精度,并在代碼之間快速、干凈地轉(zhuǎn)換。信號的“信息”包含在直流值中,優(yōu)點在于變化的速度。信號頻譜范圍從直流到幾十MHz;帶寬越高,
    發(fā)表于 02-03 15:29 ?1705次閱讀
    <b class='flag-5'>快速</b><b class='flag-5'>精密</b><b class='flag-5'>DAC</b>與<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>:<b class='flag-5'>異同</b>

    精密寬帶寬輸出信號鏈

    快速精密DAC自行制造一類新產(chǎn)品。它們旨在將傳統(tǒng)精密DAC的精度與高速
    發(fā)表于 02-03 15:31 ?344次閱讀
    <b class='flag-5'>精密</b>寬帶寬輸出信號鏈

    精密DAC如何快速為您的精密驅(qū)動信號鏈增加價值

    與傳統(tǒng)精密DAC相比,快速精密DAC最相關(guān)的改進(jìn)是更新時間。更新時間考慮了將數(shù)據(jù)從控制器傳輸?shù)?b class='flag-5'>DAC
    的頭像 發(fā)表于 06-27 14:30 ?1004次閱讀
    <b class='flag-5'>精密</b><b class='flag-5'>DAC</b>如何<b class='flag-5'>快速</b>為您的<b class='flag-5'>精密</b>驅(qū)動信號鏈增加價值

    精密寬帶寬輸出信號鏈

    快速精密DAC自行制造一類新產(chǎn)品。它們旨在將傳統(tǒng)精密DAC的精度與高速
    的頭像 發(fā)表于 06-27 14:35 ?534次閱讀
    <b class='flag-5'>精密</b>寬帶寬輸出信號鏈

    了解高速DAC測試和評估

    電子發(fā)燒友網(wǎng)站提供《了解高速DAC測試和評估.pdf》資料免費下載
    發(fā)表于 11-22 15:07 ?2次下載
    了解<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>測試和評估

    時鐘噪聲對高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時鐘噪聲對高速DAC性能的影響.pdf》資料免費下載
    發(fā)表于 10-17 09:27 ?0次下載
    時鐘噪聲對<b class='flag-5'>高速</b><b class='flag-5'>DAC</b>性能的影響