0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Allegro小技巧 | 如何使用Allegro直接添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則

深圳(耀創(chuàng))電子科技有限公司 ? 2022-05-13 09:28 ? 次閱讀

Allegro的全稱是Cadence Allegro PCB Designer,是Cadence公司推出的一個(gè)完整的、高性能印制電路板設(shè)計(jì)套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計(jì)提供了一個(gè)交互式、約束驅(qū)動(dòng)的設(shè)計(jì)環(huán)境。它允許用戶在設(shè)計(jì)過程的任意階段定義、管理和驗(yàn)證關(guān)鍵的高速信號(hào),并能抓住今天最具挑戰(zhàn)性的設(shè)計(jì)問題。Allegro印制電路板設(shè)計(jì)提高了PCB設(shè)計(jì)效率和縮短設(shè)計(jì)周期,讓您的產(chǎn)品盡快進(jìn)入量產(chǎn)。

20138b9c-ce29-11ec-8521-dac502259ad0.png

接下來我們給大家分享一些關(guān)于Allegro的設(shè)計(jì)小技巧,本次文章介紹如何使用Allegro直接添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則。怎么去添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則,首先講述的是通過直接添加法去添加,直接添加法只適用于點(diǎn)對(duì)點(diǎn)的傳輸模式,中間沒有任何串阻、串容的情況,具體操作如下所示:01打開規(guī)則管理器

打開規(guī)則管理器,執(zhí)行菜單命令Setup-Constraints,在下拉菜單中選擇Constraint Manager,如圖1所示,進(jìn)入到規(guī)則管理器中;

2036ca26-ce29-11ec-8521-dac502259ad0.png

圖1 規(guī)則管理器示意圖

02Relative Propagation Delay

進(jìn)入到規(guī)則管理器之后,在CM左側(cè)的目標(biāo)欄中選擇Net,在Net中選擇相對(duì)傳輸延遲選項(xiàng)Relative Propagation Delay,如圖2所示;

2050101c-ce29-11ec-8521-dac502259ad0.png

圖2 相對(duì)傳輸延遲設(shè)置示意圖

03創(chuàng)建等長(zhǎng)信號(hào)線

選擇需要?jiǎng)?chuàng)建等長(zhǎng)的信號(hào)線,或者是事先將需要?jiǎng)?chuàng)建等長(zhǎng)的信號(hào)線加好Bus,直接全部選中,點(diǎn)擊鼠標(biāo)右鍵,執(zhí)行菜單命令Create-Match Group,創(chuàng)建等長(zhǎng)集合,如圖3所示;

206950c2-ce29-11ec-8521-dac502259ad0.png


圖3 創(chuàng)建等長(zhǎng)集合示意圖

04創(chuàng)建等長(zhǎng)集合

在彈出的界面中,輸入需要?jiǎng)?chuàng)建的等長(zhǎng)集合的名稱,見名知意,如:“MG_DDR_D”,取好名稱之后,點(diǎn)擊按鈕,則等長(zhǎng)的集合就創(chuàng)建完畢了,創(chuàng)建好之后,在誤差那一欄,選中最上面的根目錄,點(diǎn)擊鼠標(biāo)右鍵,點(diǎn)擊Change命令,對(duì)所設(shè)置的等長(zhǎng)集合的誤差進(jìn)行修改即可,如圖4所示;

20813e4e-ce29-11ec-8521-dac502259ad0.png

圖4 誤差設(shè)置示意圖

05添加等長(zhǎng)信號(hào)線規(guī)則

設(shè)置好誤差之后,比如±10mil,點(diǎn)擊OK按鈕,則這一組需要做等長(zhǎng)的信號(hào)線的規(guī)則就添加好了,如圖5所示;

20944dea-ce29-11ec-8521-dac502259ad0.png

圖5 等長(zhǎng)列表示意圖

06設(shè)置目標(biāo)線

等長(zhǎng)添加好以后,選擇一根合適的信號(hào)線,點(diǎn)擊右鍵,設(shè)置為目標(biāo)線,則所有的信號(hào)線就按照這個(gè)線為基準(zhǔn),在誤差范圍進(jìn)行等長(zhǎng)即可,如圖6所示;

20b1291a-ce29-11ec-8521-dac502259ad0.png

圖6 設(shè)置目標(biāo)線意圖

20cfb5b0-ce29-11ec-8521-dac502259ad0.png01總結(jié)

通過上面的學(xué)習(xí)讓我們看到了如何使用Allegro直接添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則。閱讀完這篇文章的小伙伴可以自己去試一試這個(gè)功能。下期給大家分享如何使用Allegro精準(zhǔn)定位刪除Out of data shape銅皮框。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    658

    瀏覽量

    145272
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Allegro助力汽車電氣化和底盤解決方案優(yōu)化在線研討會(huì)

    在這個(gè)快速發(fā)展的汽車行業(yè)中,電氣化和智能化已成為不可逆轉(zhuǎn)的趨勢(shì)。為幫助您更好地了解 Allegro 最新的技術(shù)進(jìn)展和解決方案,Allegro 攜手合作伙伴藍(lán)伯科特別策劃了本場(chǎng)線上研討會(huì)。
    的頭像 發(fā)表于 01-07 13:51 ?86次閱讀

    Allegro元件封裝(焊盤)制作教程

    電子發(fā)燒友網(wǎng)站提供《Allegro元件封裝(焊盤)制作教程.doc》資料免費(fèi)下載
    發(fā)表于 01-02 14:10 ?0次下載

    用Ultra Librarian導(dǎo)出allegro封裝報(bào)錯(cuò)的原因?

    allegro打開顯示
    發(fā)表于 12-24 06:17

    Allegro與TenXer Labs達(dá)成合作

    近日,Allegro 宣布與 TenXer Labs 合作,通過 LiveBench 在線測(cè)試平臺(tái)極大改善組件評(píng)估能力!我們利用 TenXer 先進(jìn)的數(shù)字工具,增強(qiáng)遠(yuǎn)程組件評(píng)估能力,從而縮短設(shè)計(jì)時(shí)間,并能更快捷地將 Allegro 的創(chuàng)新解決方案推向市場(chǎng),為用戶節(jié)省大量成
    的頭像 發(fā)表于 12-11 16:50 ?216次閱讀

    Allegro邀您相約2024年慕尼黑電子展

    您是否正在為汽車、工業(yè)和消費(fèi)類應(yīng)用開發(fā)創(chuàng)新解決方案?Allegro 最新一代傳感器和電源功率控制解決方案經(jīng)過精心設(shè)計(jì),可以滿足您對(duì)效率、性能和可靠性的期望。Allegro 將攜創(chuàng)新解決方案亮相2024 年慕尼黑電子展 – C5.479。
    的頭像 發(fā)表于 11-09 11:01 ?373次閱讀

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評(píng)估每根走線上的阻抗變化情況,對(duì)工程師衡量信號(hào)的質(zhì)量起著關(guān)鍵性的作用。
    發(fā)表于 09-23 17:11 ?4次下載

    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):DFA_BOUND 用于 DFA 規(guī)則設(shè)定

    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):DFA_BOUND 用于 DFA 規(guī)則設(shè)定
    的頭像 發(fā)表于 06-29 08:12 ?905次閱讀
    <b class='flag-5'>Allegro</b> X 23.11 版本更新 I PCB 設(shè)計(jì):DFA_BOUND 用于 DFA <b class='flag-5'>規(guī)則</b>設(shè)定

    Allegro生成光繪文件

    Allegro生成光繪文件
    發(fā)表于 05-06 10:37 ?1次下載

    艾體寶產(chǎn)品 | Allegro網(wǎng)絡(luò)流量分析儀

    艾體寶產(chǎn)品 | Allegro網(wǎng)絡(luò)流量分析儀
    的頭像 發(fā)表于 04-29 08:04 ?502次閱讀
    艾體寶產(chǎn)品 | <b class='flag-5'>Allegro</b>網(wǎng)絡(luò)流量分析儀

    Cadence Allegro16.5教程

    電子發(fā)燒友網(wǎng)站提供《Cadence Allegro16.5教程.pdf》資料免費(fèi)下載
    發(fā)表于 04-17 09:22 ?5次下載

    Allegro16.6光繪生成步驟

    電子發(fā)燒友網(wǎng)站提供《Allegro16.6光繪生成步驟.pdf》資料免費(fèi)下載
    發(fā)表于 03-07 14:22 ?3次下載

    allegro快速入門教程

    電子發(fā)燒友網(wǎng)站提供《allegro快速入門教程.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:32 ?71次下載

    Allegro SPB 16.3 版 PCB 畫板速成教材

    電子發(fā)燒友網(wǎng)站提供《Allegro SPB 16.3 版 PCB 畫板速成教材.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:30 ?15次下載

    allegro教程介紹

    電子發(fā)燒友網(wǎng)站提供《allegro教程介紹.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:28 ?3次下載

    allegro學(xué)習(xí)筆記

    電子發(fā)燒友網(wǎng)站提供《allegro學(xué)習(xí)筆記.zip》資料免費(fèi)下載
    發(fā)表于 02-29 09:14 ?1次下載