Allegro的全稱是Cadence Allegro PCB Designer,是Cadence公司推出的一個(gè)完整的、高性能印制電路板設(shè)計(jì)套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計(jì)提供了一個(gè)交互式、約束驅(qū)動(dòng)的設(shè)計(jì)環(huán)境。它允許用戶在設(shè)計(jì)過程的任意階段定義、管理和驗(yàn)證關(guān)鍵的高速信號(hào),并能抓住今天最具挑戰(zhàn)性的設(shè)計(jì)問題。Allegro印制電路板設(shè)計(jì)提高了PCB設(shè)計(jì)效率和縮短設(shè)計(jì)周期,讓您的產(chǎn)品盡快進(jìn)入量產(chǎn)。
接下來我們給大家分享一些關(guān)于Allegro的設(shè)計(jì)小技巧,本次文章介紹如何使用Allegro直接添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則。怎么去添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則,首先講述的是通過直接添加法去添加,直接添加法只適用于點(diǎn)對(duì)點(diǎn)的傳輸模式,中間沒有任何串阻、串容的情況,具體操作如下所示:01打開規(guī)則管理器
打開規(guī)則管理器,執(zhí)行菜單命令Setup-Constraints,在下拉菜單中選擇Constraint Manager,如圖1所示,進(jìn)入到規(guī)則管理器中;
圖1 規(guī)則管理器示意圖
02Relative Propagation Delay
進(jìn)入到規(guī)則管理器之后,在CM左側(cè)的目標(biāo)欄中選擇Net,在Net中選擇相對(duì)傳輸延遲選項(xiàng)Relative Propagation Delay,如圖2所示;
圖2 相對(duì)傳輸延遲設(shè)置示意圖
03創(chuàng)建等長(zhǎng)信號(hào)線
選擇需要?jiǎng)?chuàng)建等長(zhǎng)的信號(hào)線,或者是事先將需要?jiǎng)?chuàng)建等長(zhǎng)的信號(hào)線加好Bus,直接全部選中,點(diǎn)擊鼠標(biāo)右鍵,執(zhí)行菜單命令Create-Match Group,創(chuàng)建等長(zhǎng)集合,如圖3所示;
圖3 創(chuàng)建等長(zhǎng)集合示意圖
04創(chuàng)建等長(zhǎng)集合
在彈出的界面中,輸入需要?jiǎng)?chuàng)建的等長(zhǎng)集合的名稱,見名知意,如:“MG_DDR_D”,取好名稱之后,點(diǎn)擊按鈕,則等長(zhǎng)的集合就創(chuàng)建完畢了,創(chuàng)建好之后,在誤差那一欄,選中最上面的根目錄,點(diǎn)擊鼠標(biāo)右鍵,點(diǎn)擊Change命令,對(duì)所設(shè)置的等長(zhǎng)集合的誤差進(jìn)行修改即可,如圖4所示;
圖4 誤差設(shè)置示意圖
05添加等長(zhǎng)信號(hào)線規(guī)則
設(shè)置好誤差之后,比如±10mil,點(diǎn)擊OK按鈕,則這一組需要做等長(zhǎng)的信號(hào)線的規(guī)則就添加好了,如圖5所示;
圖5 等長(zhǎng)列表示意圖
06設(shè)置目標(biāo)線
等長(zhǎng)添加好以后,選擇一根合適的信號(hào)線,點(diǎn)擊右鍵,設(shè)置為目標(biāo)線,則所有的信號(hào)線就按照這個(gè)線為基準(zhǔn),在誤差范圍進(jìn)行等長(zhǎng)即可,如圖6所示;
圖6 設(shè)置目標(biāo)線意圖
01總結(jié)
通過上面的學(xué)習(xí)讓我們看到了如何使用Allegro直接添加相對(duì)傳輸延遲的等長(zhǎng)規(guī)則。閱讀完這篇文章的小伙伴可以自己去試一試這個(gè)功能。下期給大家分享如何使用Allegro精準(zhǔn)定位刪除Out of data shape銅皮框。
-
allegro
+關(guān)注
關(guān)注
42文章
658瀏覽量
145272
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論