0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨|集成電路EOS/ESD,如何把控?

廣電計(jì)量 ? 2022-05-25 15:14 ? 次閱讀

50%——在品控界是個(gè)很可怕的數(shù)字,有一對兄弟難題占到了產(chǎn)線不良率的一半江山。

電子器件組裝過程中,EOS(Electrical Over Stress)與 ESD(Electrical Static Discharge)造成的集成電路失效約占現(xiàn)場失效器件總數(shù)的50%,且通常伴隨較高不良率以及潛在可靠性問題,是產(chǎn)線一大殺手。

當(dāng)問題發(fā)生時(shí),應(yīng)該如何查找真因、尋找解決方案,一直以來都是困擾現(xiàn)場工程師、品控工程師的難題。廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,通過多年的行業(yè)積累,總結(jié)出一套相對完整的針對EOS/ESD的分析方法,通過失效分析、模擬驗(yàn)證等手段,可以更好地協(xié)助現(xiàn)場工程師與設(shè)計(jì)工程師提升產(chǎn)線良率及IC的可靠性。

常見問題1:產(chǎn)線失效到底是由EOS還是ESD引起?

我們在做失效分析時(shí),最常聽到客戶的要求是希望知道rootcause是EOS還是ESD,確認(rèn)失效機(jī)理及真因,是改善良率的第一步,也是非常關(guān)鍵的一步。通常,我們區(qū)分EOS還是ESD會(huì)首先通過失效分析手法挖掘IC的物理失效現(xiàn)象,然后從現(xiàn)象上去區(qū)分。

常見ESD物理失效表現(xiàn):襯底擊穿、多晶硅熔融、GOXpin hole、contactmelted、metal melted等(見圖1),常見EOS物理失效表現(xiàn):氧化層、金屬層大面積熔融以及封裝體碳化等現(xiàn)象(見圖2)。

pYYBAGKNjROABDdzAAVHXRw4SBk606.pngpoYBAGKNjRKAJ0QUAAO832hOUiU105.png

圖1:常見ESD物理失效現(xiàn)象

poYBAGKNjRSAXFruABOu2rLJoQU340.png

圖2:常見EOS物理失效現(xiàn)象

常見問題2:為什么EOS和ESD會(huì)造成不同的失效現(xiàn)象?

ESD從廣義上屬于EOS的一種,但是現(xiàn)場應(yīng)用中我們通常把ESD單獨(dú)歸類,除此之外的過電應(yīng)力統(tǒng)歸于EOS。EOS 是指長時(shí)間(幾微秒到幾秒)持續(xù)的過壓或大電流造成的局部過熱導(dǎo)致的失效,其電壓、電流相對ESD較低,但是持續(xù)時(shí)間長能量更高,經(jīng)常有同一功能區(qū)塊多處大面積的burnout現(xiàn)象。ESD 單指在靜電放電過程中瞬間高電壓(通常在幾千或上萬伏特)大電流(1~10A)狀態(tài)下引發(fā)的失效現(xiàn)象,主要特征為放電時(shí)間極短(1~100ns),因此一般呈現(xiàn)為輕微的點(diǎn)狀失效。

表1:EOS/ESD信號特征

poYBAGKNjRGARJfnAADvU4RJ_50668.pngpYYBAGKNjRKAJA5lAAKS3AkDLxc066.png

圖3:EOS/ESD脈沖波形

綜合以上,由于EOS信號相對ESD信號持續(xù)時(shí)間長,能量更強(qiáng),所以通常會(huì)造成芯片大面積的burnout現(xiàn)象,這是EOS不同于ESD現(xiàn)象的主要特征。

常見問題3:什么情況下無法區(qū)分EOS/ESD?

一種情況是短脈沖EOS(持續(xù)時(shí)間幾個(gè)微秒)與ESD的物理損傷十分相似,比如只造成很小面積的金屬熔融,這種情況就很難區(qū)分是EOS還是ESD的能量造成。另一種情況是IC先經(jīng)過了ESD損傷,在后續(xù)功能驗(yàn)證時(shí)大漏電流誘發(fā)了burnout現(xiàn)象,使得IC表面同時(shí)存在EOS和ESD的物理失效特征,尤其常見于PAD旁邊的IO buffer線路上,這種情況下單從物理失效現(xiàn)象是無法判斷初始失效是否由ESD導(dǎo)致。當(dāng)遇到EOS/ESD無法區(qū)分的情況,需要通過模擬實(shí)驗(yàn)進(jìn)一步驗(yàn)證,對IC或系統(tǒng)使用不同模型進(jìn)行EOS/ESD模擬測試(見圖4)testto fail,并針對失效IC進(jìn)行分析。通過對比驗(yàn)證批芯片與實(shí)際失效芯片的物理失效現(xiàn)象(失效線路位置及失效發(fā)生的物理深度),不僅可以用來歸納真因,還可以了解IC或系統(tǒng)在不同條件下的耐受等級,從而進(jìn)一步指導(dǎo)優(yōu)化產(chǎn)線防護(hù)或IC的可靠性設(shè)計(jì)。針對新投產(chǎn)芯片也可以考慮從多維度進(jìn)行EOS/ESD的驗(yàn)證與分析(見圖5),不斷提升IC的可靠性品質(zhì)。

pYYBAGKNjRGAaMF4AACve2Fbgc8099.png

圖4:IC常見EOS模擬驗(yàn)證方式

poYBAGKNjRGAaL4jAADkvuXCUqw096.png

圖5:IC常見EOS/ESD測試項(xiàng)目

綜上所述,當(dāng)產(chǎn)線發(fā)生EOS/ESD失效時(shí),應(yīng)該從哪些方面進(jìn)行分析及改良?我們通常建議客戶參考以下流程進(jìn)行:

1. 針對失效IC進(jìn)行電性及物理失效分析,確認(rèn)其物理失效現(xiàn)象(失效點(diǎn)對應(yīng)的電路位置及失效的物理深度),配合現(xiàn)場失效信息收集,初步推斷EOS/ESD失效模型;

2.針對EOS/ESD無法判斷的情況,對相關(guān)IC或系統(tǒng)進(jìn)行EOS/ESD模擬試驗(yàn),驗(yàn)證其電壓、電流耐受等級,并針對失效芯片執(zhí)行失效分析,對比實(shí)際失效狀況,歸納真因及梳理改善方向;

3.探測現(xiàn)場容易發(fā)生EOS/ESD的位置(例如使用ESD Event Detector或高頻示波器),針對產(chǎn)線應(yīng)用進(jìn)行改良。

表2:IC常見EOS/ESD失效來源

生產(chǎn)人員/設(shè)備/環(huán)境的ESD防護(hù)不佳

使用易感應(yīng)靜電的材料

模塊測試開關(guān)引起的瞬態(tài)/毛刺/短時(shí)脈沖波形干擾

熱插拔引發(fā)的瞬間電壓、電流脈沖

電源供應(yīng)器缺少過電保護(hù)裝置及噪聲濾波裝置

提供超過組件可操作的工作電源

接地點(diǎn)反跳(接地點(diǎn)不足導(dǎo)致電流快速轉(zhuǎn)換引起高電壓)

過多過強(qiáng)的ESD事件引發(fā)EOS

其他設(shè)備的脈沖信號干擾

不正確的上電順序

廣電計(jì)量集成電路失效分析實(shí)驗(yàn)室,配備完善的EOS/ESD/RA等測試設(shè)備及完整的失效分析手法,擁有經(jīng)驗(yàn)豐富的材料及電性能可靠性專家,可以針對IC進(jìn)行全方位的失效分析及可靠性驗(yàn)證方案的設(shè)計(jì)與執(zhí)行。

pYYBAGKNjRKATMiwAAGbTeBC7mg818.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    49

    文章

    2143

    瀏覽量

    173910
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2337

    瀏覽量

    184282
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    129

    瀏覽量

    21312
收藏 人收藏

    評論

    相關(guān)推薦

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護(hù)和增強(qiáng)性能,具體來說包括以下幾個(gè)方面:防止環(huán)境因素?fù)p害:集成電路在工作過程中可能會(huì)受到靜電、
    的頭像 發(fā)表于 02-14 10:28 ?204次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    集成電路電磁兼容性及應(yīng)對措施相關(guān)分析(三)集成電路ESD 測試與分析

    測量對于確定IC的EMC特性是必要的。只有準(zhǔn)確了解IC的EMC特性,才能在生產(chǎn)前采取有效的預(yù)防措施,提高產(chǎn)品的抗ESD能力和EMC性能,避免后期因ESD干擾導(dǎo)致的產(chǎn)品故障和成本增加等問題集成電路
    的頭像 發(fā)表于 12-23 09:53 ?617次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對措施相關(guān)分析(三)<b class='flag-5'>集成電路</b><b class='flag-5'>ESD</b> 測試與分析

    集成電路電磁兼容性及應(yīng)對措施相關(guān)分析(三)—集成電路ESD 測試與分析

    和成本增加等問題 。 三、集成電路ESD 測試與分析 1、測試環(huán)境與電場產(chǎn)生 圖5 使用 ESD 發(fā)生器的測量設(shè)置l 測試環(huán)境,集成電路(IC)被放置在一個(gè)由接地平面、隔離墊圈環(huán)和場源
    的頭像 發(fā)表于 12-20 09:14 ?370次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對措施相關(guān)分析(三)—<b class='flag-5'>集成電路</b><b class='flag-5'>ESD</b> 測試與分析

    集成電路電磁兼容性及應(yīng)對措施相關(guān)分析(一) 電子系統(tǒng)性能要求與ESD問題

    此專題將從三個(gè)方面來分享:一、電子系統(tǒng)性能要求與ESD問題二、集成電路ESD問題應(yīng)對措施三、集成電路ESD測試與分析工業(yè)、消費(fèi)及汽車電子模塊
    的頭像 發(fā)表于 12-19 18:51 ?525次閱讀
    <b class='flag-5'>集成電路</b>電磁兼容性及應(yīng)對措施相關(guān)分析(一) 電子系統(tǒng)性能要求與<b class='flag-5'>ESD</b>問題

    什么是集成電路?有哪些類型?

    集成電路,又稱為IC,按其功能結(jié)構(gòu)的不同,可以分為模擬集成電路、數(shù)字集成電路和數(shù)/?;旌?b class='flag-5'>集成電路三大類。
    的頭像 發(fā)表于 10-18 15:08 ?1687次閱讀

    音響集成電路是數(shù)字集成電路

    音響集成電路(Audio Integrated Circuit,簡稱IC)是一種用于處理音頻信號的集成電路。它們可以是數(shù)字的,也可以是模擬的,具體取決于它們的設(shè)計(jì)和功能。 數(shù)字集成電路處理
    的頭像 發(fā)表于 09-24 15:57 ?507次閱讀

    MOS集成電路防止靜電干擾方法詳解

    MOS(金屬氧化物半導(dǎo)體)集成電路由于其高集成度和敏感的氧化層結(jié)構(gòu),對靜電放電(ESD)非常敏感。
    的頭像 發(fā)表于 05-28 15:50 ?1636次閱讀

    TWS 藍(lán)牙耳機(jī) ESD EOS保護(hù)方案

    TWS 藍(lán)牙耳機(jī) ESD EOS保護(hù)方案
    的頭像 發(fā)表于 05-17 08:02 ?855次閱讀
    TWS 藍(lán)牙耳機(jī) <b class='flag-5'>ESD</b> <b class='flag-5'>EOS</b>保護(hù)方案

    專用集成電路 通用集成電路有哪些特點(diǎn) 專用集成電路 通用集成電路區(qū)別在哪

    專用集成電路(ASIC)和通用集成電路(ASIC)是兩種不同類型的集成電路,在設(shè)計(jì)、應(yīng)用和特點(diǎn)上有著明顯的區(qū)別。下面將詳細(xì)介紹這兩種類型的集成電路。 專用
    的頭像 發(fā)表于 05-04 17:28 ?2075次閱讀

    專用集成電路和通用集成電路的區(qū)別在哪 專用集成電路 通用集成電路有哪些類型

    專用集成電路(Application-Specific Integrated Circuit,ASIC)是一種根據(jù)特定的功能要求而設(shè)計(jì)和定制的集成電路。通用集成電路(General Purpose
    的頭像 發(fā)表于 05-04 17:20 ?2365次閱讀

    專用集成電路 通用集成電路有哪些區(qū)別 專用集成電路和通用集成電路的區(qū)別與聯(lián)系

    專用集成電路(ASIC)和通用集成電路(IC)是兩種不同的電路設(shè)計(jì)和制造方式。 專用集成電路是為特定應(yīng)用而設(shè)計(jì)的定制電路。它是根據(jù)用戶的需求
    的頭像 發(fā)表于 04-21 17:13 ?1375次閱讀

    專用集成電路 通用集成電路有哪些

    專用集成電路(Application Specific Integrated Circuit,簡稱ASIC)是一種根據(jù)特定需求而設(shè)計(jì)的集成電路。與通用集成電路(General Purpose
    的頭像 發(fā)表于 04-14 10:41 ?916次閱讀

    專用集成電路是什么電路 專用集成電路和通用有哪些不同

    專用集成電路(Application Specific Integrated Circuit,ASIC)是根據(jù)特定應(yīng)用需求而設(shè)計(jì)和制造的集成電路。與通用集成電路(General Purpose
    的頭像 發(fā)表于 04-14 10:24 ?909次閱讀

    什么屬于專用集成電路?專用集成電路和通用集成電路的區(qū)別

    在電子工程的世界里,集成電路(IC)是構(gòu)建現(xiàn)代電子設(shè)備不可或缺的基礎(chǔ)元件。它們按照功能和設(shè)計(jì)的特定性大致分為專用集成電路(ASIC)和通用集成電路兩類。
    的頭像 發(fā)表于 04-07 15:45 ?1822次閱讀

    干貨 | 電路設(shè)計(jì)中如何減少ESD?

    損壞是必須要注意的。靜電放電(ESD)是一種非常高的電壓尖峰,很容易損壞集成電路和低功率半導(dǎo)體等小信號元件。 常見的ESD是由人體接觸電子設(shè)備引起的,電荷在人體內(nèi)累積,然后當(dāng)身體接觸到設(shè)備時(shí),電荷就會(huì)
    發(fā)表于 03-26 18:47