0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解讀高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時間

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-06-10 09:18 ? 次閱讀

本應用筆記定義了高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時間,并給出了相應的圖例。高速DAC的這兩個參數(shù)通常定義為“正、負”值,了解它們與數(shù)據(jù)瞬態(tài)特性之間的關(guān)系是一個難點,為了解決這些難題,本文提供了一些圖例。

介紹

為了達到高速數(shù)/模轉(zhuǎn)換器(DAC)的最佳性能,需要嚴格滿足數(shù)字信號的時序要求。隨著時鐘頻率的提高,數(shù)字接口的建立和保持時間成為系統(tǒng)設(shè)計人員需要重點關(guān)注的參數(shù)。本應用筆記對建立和保持時間進行詳盡說明,因為這些參數(shù)與Maxim的高性能數(shù)據(jù)轉(zhuǎn)換方案密切相關(guān)。

定義建立和保持時間

建立時間(tS)是相對于DAC時鐘跳變,數(shù)據(jù)必須達到有效的邏輯電平的時間。保持時間(tH)則定義了器件捕獲/采樣數(shù)據(jù)后允許數(shù)據(jù)發(fā)生變化的時間。圖1給出了相對于時鐘上升沿的建立和保持時間。特定器件的時鐘信號有效邊沿可能是上升/下降沿,或由用戶選擇,例如MAX5895 16位、500Msps、插值和調(diào)制雙通道DAC,CMOS輸入。

wKgaomSDz3qAcUieAAALMTpif7Y770.gif


圖1. 相對于時鐘信號上升沿的建立和保持時間

采用CMOS技術(shù)設(shè)計的數(shù)字電路通常將電源擺幅的中間值作為切換點。因此,時間參考點定在信號邊沿的中點。圖1波形標明了器件在典型條件下的建立和保持時間。注意此時定義的這兩個參數(shù)均為正值,但在建立或保持時間出現(xiàn)負值時將會令人迷惑不解。

MAX5891 600Msps、16位DAC為這一中間值狀態(tài)提供了很好的學習實例。該器件的建立時間為-1.5ns,而保持時間為2.6ns。圖2給出MAX5891的最小建立時間。注意,實際應用中,數(shù)據(jù)通常在采樣時鐘跳變后發(fā)生變化。圖3給出了相同器件的最小保持時間。

wKgZomSDz3uAI7rJAAAMjm4-quk556.gif


圖2. MAX5891的最小建立時間

wKgaomSDz32AUAOxAAAMgPAZcKc620.gif


圖3. MAX5891的最小保持時間

為滿足這些是需要求,用戶需要分析數(shù)據(jù)源的傳輸延遲和抖動。傳輸延遲決定了時鐘的標稱定時要求,而抖動指標則決定了所允許的容限。為了解釋這一關(guān)系,我們以具有1.5ns傳輸延遲的邏輯門電路為例。如果在邏輯門電路作用相同的時鐘信號,MAX5891將剛好滿足如圖2所示的建立時間。這種情況下,對于溫度漂移、時鐘或數(shù)據(jù)抖動以及器件之間存在的差異都不具備任何設(shè)計裕量。

可以采用兩種方法對建立和保持時間進行優(yōu)化,包括增加時鐘延遲、保持一致的引線長度等。在數(shù)據(jù)源和DAC之間增加時鐘延遲有助于解決上述例子中的傳輸延遲問題。保持一致的數(shù)據(jù)源與DAC輸入引腳之間的引線長度可以確保抖動、漂移不會使某一位進入下一個時鐘周期。需要注意的是,我們現(xiàn)在處理的是包含多條數(shù)據(jù)線的高速數(shù)據(jù)總線,任何時刻所有位都必須滿足時序要求。

結(jié)論

處理高頻數(shù)據(jù)的定時面臨諸多挑戰(zhàn),解決這些難題需要設(shè)計人員或系統(tǒng)設(shè)計工程師充分理解具體信號鏈路中所有器件的規(guī)格。如果鏈路中任一器件的規(guī)格要求得不到滿足,系統(tǒng)性能將會降低。性能的降低表現(xiàn)為DAC輸出精度的下降或限制時鐘頻率。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5718

    瀏覽量

    235521
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8705

    瀏覽量

    147195
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2294

    瀏覽量

    191070
收藏 人收藏

    評論

    相關(guān)推薦

    請問現(xiàn)在的高速-數(shù)轉(zhuǎn)換器速度有多快?

    請問現(xiàn)在的高速-數(shù)轉(zhuǎn)換器速度有多快?高速ADC的速度和分辨率之間是一個怎樣的折衷關(guān)系?高速AD
    發(fā)表于 04-12 06:40

    高速/數(shù)轉(zhuǎn)換器AD10242的功能特點與應用有哪些?

    高速/數(shù)轉(zhuǎn)換器AD10242的功能特點與應用有哪些?如何實現(xiàn)AD10242與DSP進行接口連接?
    發(fā)表于 04-14 06:36

    數(shù)//數(shù)轉(zhuǎn)換器接口

    數(shù)//數(shù)轉(zhuǎn)換器接口:擴展I/O電路的功能:1、速度協(xié)調(diào);2、輸出數(shù)據(jù)鎖存;3、輸入數(shù)據(jù)三態(tài);4、數(shù)據(jù)
    發(fā)表于 10-25 11:27 ?35次下載

    解讀高速數(shù)/轉(zhuǎn)換器(DAC)的建立保持時間

    解讀高速數(shù)/轉(zhuǎn)換器(DAC)的建立
    發(fā)表于 09-11 21:07 ?941次閱讀
    <b class='flag-5'>解讀</b><b class='flag-5'>高速</b><b class='flag-5'>數(shù)</b>/<b class='flag-5'>模</b><b class='flag-5'>轉(zhuǎn)換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    解讀高速數(shù)/轉(zhuǎn)換器(DAC)的建立保持時間

    摘要:本應用筆記定義了高速數(shù)/轉(zhuǎn)換器(DAC)的建立保持
    發(fā)表于 05-01 11:03 ?426次閱讀
    <b class='flag-5'>解讀</b><b class='flag-5'>高速</b><b class='flag-5'>數(shù)</b>/<b class='flag-5'>模</b><b class='flag-5'>轉(zhuǎn)換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    基于18位數(shù)/轉(zhuǎn)換芯片DAC9881的原理與設(shè)計應用

    基于18位數(shù)/轉(zhuǎn)換芯片DAC9881的原理與設(shè)計應用 數(shù)/
    發(fā)表于 03-25 15:22 ?1432次閱讀
    基于18位<b class='flag-5'>數(shù)</b>/<b class='flag-5'>模</b><b class='flag-5'>轉(zhuǎn)換</b>芯片<b class='flag-5'>DAC</b>9881的原理與設(shè)計應用

    高速CMOS輸入DAC中的建立保持時間測量

    為實現(xiàn)高速DAC的最佳性能,必須滿足一定的建立保持時間要求。在200 MSPS至250 MSPS的時鐘速率下,F(xiàn)PGA/ASIC/
    發(fā)表于 11-24 14:20 ?33次下載
    <b class='flag-5'>高速</b>CMOS輸入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>測量

    _數(shù)轉(zhuǎn)換器設(shè)計指南

    _數(shù)轉(zhuǎn)換器設(shè)計指南 第十六版、_數(shù)轉(zhuǎn)換器設(shè)計指南 第十八版。
    發(fā)表于 03-04 16:03 ?0次下載

    多片高速ADC和DAC的作用

      本文討論閉環(huán)系統(tǒng)的關(guān)鍵要素,重點關(guān)注/數(shù)轉(zhuǎn)換器(ADC)和數(shù)/轉(zhuǎn)換器DAC)的關(guān)鍵角色
    發(fā)表于 09-15 10:52 ?11次下載
    多片<b class='flag-5'>高速</b>ADC和<b class='flag-5'>DAC</b>的作用

    高速數(shù)/轉(zhuǎn)換器的指標選擇之建立保持時間

    來源:羅姆半導體社區(qū) (https://rohm.eefocus.com) 高速度的DAC運用的非常多,為了達到高速數(shù)/
    的頭像 發(fā)表于 11-17 10:40 ?652次閱讀

    AN-748: 高速CMOS輸入DAC中的建立保持時間測量

    AN-748: 高速CMOS輸入DAC中的建立保持時間測量
    發(fā)表于 03-21 17:13 ?1次下載
    AN-748: <b class='flag-5'>高速</b>CMOS輸入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>測量

    /數(shù)轉(zhuǎn)換器和數(shù)/轉(zhuǎn)換的技術(shù)術(shù)語

    本文匯總和定義/數(shù)轉(zhuǎn)換器(ADC)和數(shù)/轉(zhuǎn)換器(DAC)領(lǐng)域常用的技術(shù)術(shù)語。
    的頭像 發(fā)表于 04-15 12:59 ?3140次閱讀

    揭開高速數(shù)模轉(zhuǎn)換器建立保持時間的神秘面紗

    滿足高速數(shù)模轉(zhuǎn)換器DAC)的數(shù)字定時要求對于實現(xiàn)最高性能至關(guān)重要。隨著時鐘頻率的增加,數(shù)據(jù)接口的建立保持
    發(fā)表于 02-27 14:06 ?658次閱讀
    揭開<b class='flag-5'>高速</b>數(shù)模<b class='flag-5'>轉(zhuǎn)換器</b>的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>的神秘面紗

    高速轉(zhuǎn)換器組表征高速數(shù)模轉(zhuǎn)換器(DAC)的性能測試方法

    電子發(fā)燒友網(wǎng)站提供《高速轉(zhuǎn)換器組表征高速數(shù)模轉(zhuǎn)換器(DAC)的性能測試方法.pdf》資料免費下載
    發(fā)表于 11-27 09:45 ?3次下載
    <b class='flag-5'>高速</b><b class='flag-5'>轉(zhuǎn)換器</b>組表征<b class='flag-5'>高速</b>數(shù)模<b class='flag-5'>轉(zhuǎn)換器</b>(<b class='flag-5'>DAC</b>)的性能測試方法

    高速數(shù)模轉(zhuǎn)換器DAC)的建立保持時間

    采用CMOS技術(shù)設(shè)計的數(shù)字電路通常將電源擺幅的中間值作為切換點。因此,時間參考點定在信號邊沿的中點。圖1波形標明了器件在典型條件下的建立保持時間。注意此時定義的這兩個參數(shù)均為正值,但
    發(fā)表于 02-15 16:57 ?921次閱讀
    <b class='flag-5'>高速</b>數(shù)模<b class='flag-5'>轉(zhuǎn)換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>