0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從硬件角度討論FPGA開發(fā)框架

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-06-08 19:10 ? 次閱讀


點擊上方藍字關(guān)注我們

FPGA采用了邏輯單元陣列概念,內(nèi)部包括可配置邏輯模塊、輸出輸入模塊和內(nèi)部連線三個部分。每一塊FPGA芯片都是由有限多個帶有可編程連接的預定義源組成來實現(xiàn)一種可重構(gòu)數(shù)字電路。

長久以來新型FPGA的功能和性能已經(jīng)為它們贏得系統(tǒng)中的位置,成為許多產(chǎn)品的主要數(shù)據(jù)處理引擎。

鑒于FPGA在如此多應用中的重要地位,采取正式且注重方法的開發(fā)流程來處理FPGA設(shè)計比以往更加重要。該流程旨在避免開發(fā)周期后期因發(fā)現(xiàn)設(shè)計缺陷而不得不進行費時費錢的設(shè)計修改,而且該缺陷還可能對項目進度計劃、成本和質(zhì)量造成災難性影響。

本文所介紹的的框架覆蓋從系統(tǒng)架構(gòu)考量到FPGA開發(fā)與測試規(guī)劃等各個環(huán)節(jié)。我們從FPGA硬件的角度重點詳細介紹該框架,通過介紹希望其他工程團隊能夠發(fā)現(xiàn)該框架在復雜的FPGA設(shè)計項目里面的優(yōu)點。

該框架是一種在FPGA中設(shè)計硬件的自上而下的迭代設(shè)計方法。首先規(guī)劃從系統(tǒng)架構(gòu)層面出發(fā)決策FPGA功能。隨后我們根據(jù)FPGA器件的已知功能和性能逐步優(yōu)化FPGA設(shè)計的特性。

另外,大型FPGA設(shè)計的實現(xiàn)需要制定完備的開發(fā)、仿真和驗證規(guī)劃。該框架的作用就是幫助我們制定這些規(guī)劃。簡而言之,該框架可歸納為圖1所示的流程圖。本文的討論將集中在規(guī)劃和技術(shù)文檔部分(頂部)。

系統(tǒng)架構(gòu)

就本討論范圍而言,系統(tǒng)架構(gòu)指在系統(tǒng)軟件和硬件之間的功能劃分。尤其,重點是將硬件功能細分到FPGA以及其它微芯片組件上(假設(shè)已經(jīng)明確產(chǎn)品層面需求),例如市場營銷或產(chǎn)品定義部門可能已經(jīng)參與進來并明確產(chǎn)品需求。

在系統(tǒng)架構(gòu)階段,思路是如何明確地讓這些產(chǎn)品需求在真實產(chǎn)品中得以實現(xiàn)。就FPGA來說,主要的決策圍繞著應將哪些特性和功能在FPGA中實現(xiàn),以及進一步,哪些特性和功能適合在FPGA中實現(xiàn)。

通過提前定義FPGA的要求,就能避免開發(fā)流程已接近尾聲時進行成本不菲的設(shè)計及需求修改。在設(shè)計早期階段明確系統(tǒng)架構(gòu)有助于指導用戶做出對開發(fā)時間和產(chǎn)品成本至關(guān)重要的多項重大決策。

在這個層面上探討,只需要一般性地概略介紹FPGA特性。詳細特性和實現(xiàn)需求將在FPGA需求定義過程的后續(xù)階段進行定義。本次探討的參與者應包括熟悉系統(tǒng)級要求的、了解系統(tǒng)級架構(gòu)設(shè)計的,以及熟悉FPGA特性與功能的等不同人員。

具體就FPGA而言,需要回答十大問題:

1. 要在FPGA中實現(xiàn)的特性列表是什么樣的?

2. 在FPGA中實現(xiàn)特性與使用非FPGA組件實現(xiàn)特性相比,需在技術(shù)上做怎樣的權(quán)衡取舍?

3. 在FPGA中實現(xiàn)與使用非FPGA組件實現(xiàn)相比,設(shè)計工作量/成本分別如何?

4. 需要什么樣的定制特性或處理?

5. FPGA的靈活性對功能有什么好處?

6. 您應該考慮的未來風險緩解措施是什么?

7. 能否把多個非FPGA組件的特性集中到FPGA中?

8. 根據(jù)準備實現(xiàn)的設(shè)計特性,如何選擇FPGA器件?

9. 特性是否能在FPGA中實現(xiàn)?

10. 需要什么樣的非FPGA器件,如何讓這些非FPGA器件與FPGA接口相連?

FPGA架構(gòu)

FPGA架構(gòu)屬于FPGA器件上物理層的微架構(gòu)級和芯片級數(shù)據(jù)流設(shè)計。您的團隊應與系統(tǒng)級架構(gòu)同步設(shè)計該架構(gòu),以確定器件尺寸、選擇器件和可行性。

定義FPGA架構(gòu)的目的,是確保系統(tǒng)架構(gòu)需求是準確、現(xiàn)實、切實可行的設(shè)計要求,能夠在FPGA中實現(xiàn)。

圖1 - FPGA開發(fā)框架

這個層面的探討需要對FPGA架構(gòu)和資源的特性與功能有深入的認識。因此應該由經(jīng)驗豐富的FPGA設(shè)計人員參與完成。在這個階段,您必須考慮與FPGA性能目標、潛在風險因素和FPGA資源利用率。

在FPGA架構(gòu)定義階段,您有可能會發(fā)現(xiàn)系統(tǒng)級需求和架構(gòu)無法實現(xiàn),或是對實現(xiàn)在FPGA中而言存在高風險。在這種情況下您必須重新評估和更新系統(tǒng)架構(gòu),以創(chuàng)建在FPGA中可實現(xiàn)的需求列表。

您應問問自己現(xiàn)有IP哪些可供使用,還必須創(chuàng)建哪些IP.此外,您還需要檢查I/O需求,以及把時鐘域和時鐘特性映射到FPGA時鐘資源的方法。其他關(guān)鍵問題包括:如何在FPGA上布局千兆位收發(fā)器(GT)資源;在SSI器件中是否已考慮到交叉SLR數(shù)據(jù)流;目標時鐘頻率對設(shè)計功能而言是否實際。,您還必須評估您設(shè)計的目標性能對選擇的FPGA而言是否實際。

FPGA需求定義與劃分

FPGA需求定義和劃分階段與系統(tǒng)和FPGA架構(gòu)定義緊密關(guān)聯(lián)并受這兩個階段的決策左右。FPGA需求定義指定義準備在FPGA中實現(xiàn)的詳細需求,并用作明確的特性清單以供設(shè)計和測試工程團隊設(shè)計、測試和實現(xiàn)。FPGA需求定義與系統(tǒng)和FPGA架構(gòu)需求定義的不同之處在于FPGA需求是的。該清單定義了FPGA的細致要求,而不僅僅是系統(tǒng)的不同組件之間的功能劃分,或是穿越FPGA的數(shù)據(jù)流之間的功能劃分。

這個階段的目的是清楚地定義FPGA工程團隊確切能實現(xiàn)和測試的內(nèi)容。在這個階段,用戶將把系統(tǒng)和FPGA架構(gòu)需求轉(zhuǎn)換成用于實現(xiàn)的具體需求。這樣做能夠帶來雙重好處。首先,單獨定義FPGA需求能突出強調(diào)系統(tǒng)和FPGA架構(gòu)的任何局限以及之前未曾考慮到或未曾預見到的狀況。其次,該步驟將為FPGA設(shè)計的開發(fā)和測試的順利執(zhí)行鋪平道路。

為適當?shù)孛枋鯢PGA需求,您必須建立清晰且簡明扼要的定義,以便提煉成單獨的需求。我們建議為各項需求添加標簽或序號,使用易于判斷其能否實現(xiàn)的簡短描述來定義各項需求,避免用含糊的需求用語。只要足夠清晰扼要,您可以使用任何行業(yè)標準格式或?qū)S懈袷健?/span>

避免使用含混或界定不清的用語,例如“快速”或“小型”.應堅持使用有明確目標的用語,如“400MHz”或“4.2K觸發(fā)器”.這樣定義的目的旨在確保將文檔分配給之前不了解系統(tǒng)或FPGA架構(gòu)的開發(fā)工程團隊進行實施時不再需要反復澄清。您需要檢查每個需求是否表述清楚、簡潔、明確且是否包含了所有必需的信息以避免反復澄清的必要。此外,還應該注意需求中是否包括管腳和I/O定義?是否所有的需求都已經(jīng)分解為基本設(shè)計要素?未參與早期系統(tǒng)架構(gòu)定義的設(shè)計團隊是否能夠使用這些需求開發(fā)FPGA以及測試與驗證團隊是否能使用該文檔開發(fā)測試平臺和制定測試方案,明確驗證每一項需求是否通過。

FPGA設(shè)計規(guī)劃

該框架的這個階段用于為FPGA硬件的實際開發(fā)制定規(guī)劃,確保各項特性及開發(fā)工作的完成與整個產(chǎn)品開發(fā)的其他部分協(xié)調(diào)一致。

這個階段的目標是適當?shù)匕旬斍暗南到y(tǒng)級需求、FPGA級需求和架構(gòu)體現(xiàn)到開發(fā)規(guī)劃中。在通過前面介紹的規(guī)劃階段之后,現(xiàn)在開發(fā)團隊一般會面臨兩種情況。

種情況是系統(tǒng)與FPGA架構(gòu)以及需求理解良好,描述詳盡,終,F(xiàn)PGA設(shè)計開發(fā)階段(即HDL編碼)和測試開發(fā)階段(仿真、測試臺)基本無需修改設(shè)計需求,順利執(zhí)行。

第二種情況是系統(tǒng)架構(gòu)和FPGA需求仍然處在變動中。這樣的設(shè)計會在設(shè)計開發(fā)周期和測試開發(fā)階段面臨眾多變數(shù)和修改。

雖然人人都想得到種情況的結(jié)果,但往往卻不能成功,終落入第二種情況的境地。很明顯,這種情況更加難于管理。

設(shè)計規(guī)劃的總體目標應是在開發(fā)周期的這個階段實現(xiàn)種情況。在種情況中,F(xiàn)PGA的開發(fā)簡單直觀,只需為實現(xiàn)和測試設(shè)計特性安排進度計劃。

在第二種情況中,重要的管理工作是確保落實充分理解的流程,以便評估和決定應該進行哪些修改以及每種修改為總體開發(fā)進度計劃帶來的影響如何。這里可以運用多種項目管理理念和技巧。重要的一點是完成上述修改評估和影響評估。

就專門的FPGA規(guī)劃和開發(fā)而言,F(xiàn)PGA的優(yōu)勢之一在于能夠多次修訂硬件平臺和多次把硬件平臺到原型PCB上。設(shè)計團隊應充分發(fā)揮這一功能的優(yōu)勢。因此建議的開發(fā)規(guī)劃是逐漸把特性添加到能夠工作的設(shè)計中。其思路是從能夠?qū)崿F(xiàn)主要通信接口的基本設(shè)計出發(fā),無需實現(xiàn)全部需求就能工作。

這樣做能夠帶來雙重好處。首先可以確保隨時有一個可工作的設(shè)計,您可用來調(diào)試PCB和更大型系統(tǒng)。其次,調(diào)試實際的FPGA設(shè)計會簡單得多,因為可以檢查新添加的特性,確保新添加的特性不會干擾或中斷當前可工作的設(shè)計。

與FPGA設(shè)計開發(fā)同步,同樣重要的是為實現(xiàn)的FPGA設(shè)計準備良好的仿真環(huán)境規(guī)劃。投資開發(fā)穩(wěn)健可靠的仿真環(huán)境,就可以復制現(xiàn)實數(shù)據(jù)流,在仿真中重現(xiàn)出錯條件,迅速隔離和判斷根本原因,從而不僅能減少設(shè)計缺陷,還能顯著縮短實驗室調(diào)試時間。

開發(fā)穩(wěn)健可靠的測試仿真環(huán)境和開發(fā)FPGA本身一樣復雜,需要視同開發(fā)FPGA一樣規(guī)劃和考量。





有你想看的精彩




至芯科技-FPGA就業(yè)培訓來襲!你的選擇開啟你的高薪之路!5月30號西安中心課、歡迎咨詢!
基于FPGA的無線通信安全協(xié)議
基于FPGA的DDR3多端口讀寫存儲管理系統(tǒng)設(shè)計





掃碼加微信邀請您加入FPGA學習交流群




歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術(shù)交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點個在看你最好看






原文標題:從硬件角度討論FPGA開發(fā)框架

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21754

    瀏覽量

    604222

原文標題:從硬件角度討論FPGA開發(fā)框架

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    AI開發(fā)框架集成介紹

    隨著AI應用的廣泛深入,單一框架往往難以滿足多樣化的需求,因此,AI開發(fā)框架的集成成為了提升開發(fā)效率、促進技術(shù)創(chuàng)新的關(guān)鍵路徑。以下,是對AI開發(fā)
    的頭像 發(fā)表于 01-07 15:58 ?56次閱讀

    SSM框架在Java開發(fā)中的應用 如何使用SSM進行web開發(fā)

    SSM框架,即Spring、SpringMVC和MyBatis的整合,是Java Web開發(fā)中常用的技術(shù)棧。它通過分層架構(gòu),實現(xiàn)了視圖、控制、業(yè)務邏輯和數(shù)據(jù)訪問的分離,提高了代碼的可維護性和可擴展性
    的頭像 發(fā)表于 12-16 17:28 ?529次閱讀

    大語言模型開發(fā)框架是什么

    大語言模型開發(fā)框架是指用于訓練、推理和部署大型語言模型的軟件工具和庫。下面,AI部落小編為您介紹大語言模型開發(fā)框架
    的頭像 發(fā)表于 12-06 10:28 ?138次閱讀

    Altera推出一系列FPGA軟、硬件開發(fā)工具

    近期,英特爾子公司Altera推出了一系列FPGA軟、硬件開發(fā)工具,使其可編程解決方案更易應用于廣泛的用例和市場。Altera在年度開發(fā)者大會上公布了下一代能效與成本優(yōu)化的Agile
    的頭像 發(fā)表于 10-12 10:47 ?539次閱讀

    服務器數(shù)據(jù)恢復—數(shù)據(jù)恢復的角度討論RAID磁盤陣列的存儲安全問題

    出于盡可能避免數(shù)據(jù)災難的設(shè)計初衷,RAID解決了3個問題:容量問題、IO性能問題、存儲安全(冗余)問題。數(shù)據(jù)恢復的角度討論RAID的存儲安全問題。
    的頭像 發(fā)表于 09-07 10:21 ?271次閱讀

    萊迪思Propel工具套件加速FPGA應用開發(fā)

    許多嵌入式系統(tǒng)的開發(fā)者都對使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語言的FPGA開發(fā)工具和復雜流程往往會令他們望而卻步
    的頭像 發(fā)表于 08-30 17:23 ?1045次閱讀

    是否可以硬件角度修改ESP8266僅用作發(fā)射器?

    我不確定這是否是提出這個問題的正確論壇。 我們需要ESP8266僅用作發(fā)射器。我們在 ESP 系列中是否有任何具有相同足跡的類似產(chǎn)品。 是否可以硬件角度修改ESP8266僅用作發(fā)射器? 如果上述要求可能,定價是否會有任何變化?
    發(fā)表于 07-19 14:48

    bootstrap框架用什么軟件開發(fā)

    Bootstrap是一個流行的前端框架,用于快速開發(fā)響應式和移動優(yōu)先的Web應用程序。它提供了一套預定義的CSS和JavaScript組件,使得開發(fā)者可以快速構(gòu)建出漂亮的用戶界面
    的頭像 發(fā)表于 07-11 09:50 ?538次閱讀

    FPGA的高階應用與發(fā)展方向討論

    FPGA可編程器件做高階應用如圖像處理、語音識別等需要具備哪些能力,需要怎樣更有效入門到精通 ? FPGA與當下的AI發(fā)展結(jié)合的怎樣?大家可以交流討論
    發(fā)表于 03-30 18:09

    fpga硬件還是軟件

    FPGA(現(xiàn)場可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實現(xiàn)上結(jié)合了硬件和軟件的特性。
    的頭像 發(fā)表于 03-27 14:14 ?947次閱讀

    fpga開發(fā)是什么意思

    FPGA開發(fā)是指利用現(xiàn)場可編程邏輯門陣列(Field Programmable Gate Array,簡稱FPGA)進行硬件設(shè)計和實現(xiàn)的過程。FPG
    的頭像 發(fā)表于 03-15 14:28 ?1213次閱讀

    fpga開發(fā)板是什么?fpga開發(fā)板有哪些?

    FPGA開發(fā)板是一種基于FPGA(現(xiàn)場可編程門陣列)技術(shù)的開發(fā)平臺,它允許工程師通過編程來定義和配置FPGA芯片上的邏輯電路,以實現(xiàn)各種數(shù)字
    的頭像 發(fā)表于 03-14 18:20 ?2064次閱讀

    fpga用的是什么編程語言 fpga用什么語言開發(fā)

    和VHDL都是用于邏輯設(shè)計的硬件描述語言,并且都已成為IEEE標準。它們能形式化地抽象表示電路的結(jié)構(gòu)和行為,支持邏輯設(shè)計中層次與領(lǐng)域的描述,具有電路仿真與驗證機制以保證設(shè)計的正確性,并便于文檔管理和設(shè)計重用。 fpga用什么語言開發(fā)
    的頭像 發(fā)表于 03-14 17:09 ?3549次閱讀

    fpga與嵌入式的區(qū)別 嵌入式和fpga開發(fā)有什么關(guān)系

    的,無法進行大規(guī)模的硬件級別的修改。這意味著FPGA能更靈活地適應不同的應用場景和變化的需求。 開發(fā)周期:FPGA開發(fā)周期相對較短,因為它
    的頭像 發(fā)表于 03-14 17:04 ?6950次閱讀

    fpga開發(fā)板與linux開發(fā)板區(qū)別

    FPGA開發(fā)板與Linux開發(fā)板是兩種不同的硬件開發(fā)平臺,各自具有不同的特點和應用場景。在以下的文章中,我將詳細介紹
    的頭像 發(fā)表于 02-01 17:09 ?2307次閱讀