0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

華秋干貨鋪 | 含CPU芯片的PCB可制造性設(shè)計問題詳解

華秋電子 ? 來源:未知 ? 2023-06-03 12:45 ? 次閱讀


CPU是中央處理器,Central Processing Unit 英文的縮寫,電腦中一個最重要,最核心的東西,相當一個人的大腦,是用來思考、分析和計算的。目前市面上比較常見的CPU來自兩個品牌,一個是intel公司生產(chǎn)的,另一個是AMD公司生產(chǎn)的。

CPU都采用針腳式接口與主板相連,而不同的接口的CPU在針腳數(shù)上各不相同。CPU主板上的PCB封裝焊盤引腳是經(jīng)過走線與其他電子元器件相連的,引腳越多、引腳的間距越小都會存在一定的可制造性問題。






引腳種類




Cpu芯片的元器件封裝引腳一般采用的是BGA或者是QFP類型,BGA和QFP是兩種不同的封裝形式。
BGA(Ball Grid Array)是一種球形網(wǎng)格陣列封裝,其引腳是通過排列在封裝底部的球形焊盤與PCB焊接連接的。BGA封裝的主要特點是引腳密度高、信號傳輸速度快、可靠性強、散熱性好,廣泛應(yīng)用于高性能芯片和系統(tǒng)集成領(lǐng)域。
QFP(Quad Flat Package)是一種四角平面封裝,其引腳排列在封裝底部的封裝體中,通過焊線或焊盤與PCB焊接連接。QFP封裝的主要特點是引腳數(shù)量多、接口簡單、容易制造和焊接,適用于許多普通的解決方案。
因此,BGA和QFP的區(qū)別在于其封裝形式、引腳排列和使用場景,BGA主要用于高性能和大規(guī)模系統(tǒng)集成領(lǐng)域,而QFP則可廣泛應(yīng)用于許多普通的應(yīng)用場合。




引腳設(shè)計




1

引腳扇出

BGA扇出是將BGA封裝芯片的引腳連接到其他器件或接口的過程。由于BGA封裝引腳密度很高,因此需要特殊設(shè)計和安排引腳扇出布局,以確保連接到PCB上的其他器件和接口。下面介紹一些常用的BGA扇出方法:

中間留十字通道

BGA芯片的扇出過孔是朝外打孔扇出,BGA上下左右分成四個獨立的區(qū)域,從中間進行分割分別往四邊。這樣扇出的好處,是可以預(yù)留十字通道,方便進行內(nèi)層和GND的通道平面分割和內(nèi)層布線。

外圍兩排直接拉線

BGA芯片上下左右四個面中,若兩個焊盤中間走一條布線,靠外側(cè)的兩排焊盤不用進行扇出操作,直接在表層通過拉線往外走,這樣可以節(jié)省電氣層。若兩個焊盤中間走兩條布線,靠外側(cè)的三排焊盤不用進行扇出操作。當所有的引線走出BGA區(qū)域之后,引出布線可以散開走線,加大線和線之間的距離,以便于減少高速信號直接的串擾。

注意電源和GND平面被切斷

BGA芯片一般電源和GND網(wǎng)絡(luò)焊盤引腳都位于BGA中間部分,電源和GND的網(wǎng)絡(luò)都是通過內(nèi)層平面進行連接,這些引腳扇出要注意方向,通常來說都是整體往一個方向進行扇出,這樣扇出的引腳都集中在一個區(qū)域,方便進行內(nèi)層區(qū)域分割,避免電源和GND平面被切斷。

VIPPO方式

最常見的BGA扇出方式是VIPPO(Via in Pad Plated Over)方式(也就是盤中孔)。這種方式將電路板中的通孔直接在BGA引腳所在的焊盤中作為一個小孔設(shè)計,然后把通孔無縫的貼在芯片的焊盤上,然后用電解電鍍的方法為其加厚一層金屬。這種方式可減小交叉干擾和提高信號完整性,并且引腳數(shù)量多時占用空間更小。

需要注意的是,BGA扇出的設(shè)計需要考慮到信號完整性、靜電保護、電源分層以及信噪比等因素,需要根據(jù)具體的設(shè)計需求采用不同的扇出方法來保證電路的可靠性和穩(wěn)定性。


QFP芯片的封裝引腳同樣也需要做扇出,QFP封裝引腳通常呈現(xiàn)網(wǎng)格狀排列,密度相對較低,因此QFP扇出相對于BGA扇出較為簡單。

2

濾波電容放置

對于CPU芯片,由于工作時的高負載和高速特性,需要在電源電路周圍添加足夠的濾波電容進行過濾,以保證電源線的穩(wěn)定性和噪聲抑制。此外,還需要在盡可能靠近CPU背面的位置添加濾波電容,以保證電容對于CPU電源的過濾效果最佳。具體的設(shè)計方法如下:

確定所需的電容值

需要根據(jù)芯片數(shù)據(jù)手冊或官方設(shè)計規(guī)范,確認所需的電容值進行選擇。

確定電容件型號

根據(jù)電容值,選擇合適的電容件型號(例如固體電容或鋁電解電容等)。考慮到CPU背面空間有限的情況下,可以考慮選擇高密度電容和小型電容進行布局。

確定布局方式

將所選電容件布置在盡可能靠近CPU背面的位置,采用對稱、集中式布置,以保證電容對于電路的均勻影響。

確定電容件布線

根據(jù)電路設(shè)計的需要,設(shè)計合適的電容件布線,以保證高頻噪聲能夠得到充分的抑制,同時避免電容件之間的交叉影響。在PCB設(shè)計中一般使用模擬仿真工具來對電路進行仿真,以保證布線質(zhì)量和性能的穩(wěn)定。

確認電容的電解極性

對于電解電容,一定要特別注意極性,否則會導(dǎo)致電容損壞。

總之,在CPU芯片的元器件封裝PCB設(shè)計中添加背面電容是保證電路穩(wěn)定和可靠性的重要措施,需要在設(shè)計中充分考慮。





PCB可制造性設(shè)計




含有CPU芯片的PCB設(shè)計需要考慮制造的可行性以及成本效益,一般需要考慮以下幾個方面:

PCB層次結(jié)構(gòu)的設(shè)計

一般而言,含有CPU芯片的PCB板的層數(shù)不宜過多,一般不超過10層,過多的層數(shù)會影響制造的復(fù)雜度和成本。

PCB板材選擇

可以選擇具有高性價比的常規(guī)FR4材料,也可以選擇高性能材料如RO4003C等,具體選擇根據(jù)設(shè)計需求和成本預(yù)算來決定。

PCB布線規(guī)劃

合理的布線規(guī)劃在設(shè)計后期和制造過程中非常重要,可以通過使用高密度布線技術(shù)和合理引出線路等方法來提高 PCB 的性能和可制造性。目前行業(yè)內(nèi)大部分制造的制成能力是線寬線距3/3mil,線寬線距越小成本越高。

PCB保護和散熱設(shè)計

CPU芯片在工作時會產(chǎn)生大量熱量,需要進行散熱設(shè)計,同時也需要保護電路板不受外界物理和化學環(huán)境的影響,保證CPU芯片的穩(wěn)定工作。

總之,CPU芯片的PCB設(shè)計需要充分考慮到制造的可行性和成本效益,要綜合考慮各個因素來設(shè)計出符合要求的成品。


PCB設(shè)計的可制造性檢查神器


華秋DFM軟件是一款可制造性檢查的工藝軟件,針對CPU芯片的可制造性,可以檢查最小的線寬、線距,焊盤的大小,以及內(nèi)層的孔到線的距離。還能提前預(yù)防CPU芯片位置的PCB超出制成能力,其存在的可制造性問題。


當然以上只是華秋DFM軟件的基礎(chǔ)檢測功能,它的PCB裸板分析功能具有19大項檢測功能,52細項檢查規(guī)則,支持各大主流文件一鍵解析,只需簡單的一鍵操作,即可快速方便的獲得檢查報告。
同時匯聚了阻抗計算、利用率計算、連片拼版等各種智能工具……
其PCBA裝配分析功能具有10大項、234細項檢查規(guī)則,涵蓋所有可能發(fā)生的組裝性問題,比如器件分析,引腳分析,焊盤分析等,可解決多種工程師無法提前預(yù)料的生產(chǎn)情況。
華秋DFM軟件是國內(nèi)首款免費PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。目前已有30+萬工程師正在使用,更有超多行業(yè)大咖強烈推薦!操作簡單易上手,不光提高工作效率,還能提高容錯率!


華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip



專屬福利


上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領(lǐng)取多張無門檻“元器件+打板+貼片”優(yōu)惠券






關(guān)于華秋

華秋電子,成立于2011年,是國內(nèi)領(lǐng)先的電子產(chǎn)業(yè)一站式服務(wù)平臺,國家級高新技術(shù)企業(yè)。以“客戶為中心,追求極致體驗”為經(jīng)營理念,布局了電子發(fā)燒友網(wǎng)、方案設(shè)計、元器件電商、PCB 制造、SMT 制造和 PCBA 制造等電子產(chǎn)業(yè)服務(wù),已為全球 30萬+客戶提供了高品質(zhì)、短交期、高性價比的一站式服務(wù)。


點擊上方圖片關(guān)注我們



原文標題:華秋干貨鋪 | 含CPU芯片的PCB可制造性設(shè)計問題詳解

文章出處:【微信公眾號:華秋電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 華秋電子
    +關(guān)注

    關(guān)注

    19

    文章

    475

    瀏覽量

    13405

原文標題:華秋干貨鋪 | 含CPU芯片的PCB可制造性設(shè)計問題詳解

文章出處:【微信號:huaqiu-cn,微信公眾號:華秋電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    精密ADS1263在PCB設(shè)計時芯片底部需要銅接地嗎?

    精密ADC ADS1263在PCB設(shè)計時,芯片底部需要銅接地嗎?
    發(fā)表于 11-28 08:33

    PCB制造設(shè)計:開啟高效生產(chǎn)的鑰匙

    PCB制造設(shè)計(DFM)是指在 PCB 設(shè)計階段就充分考慮制造過程的各種因素,以確保設(shè)計能夠
    的頭像 發(fā)表于 11-05 13:49 ?217次閱讀

    PCB想要做好銅,這幾點不容忽視!

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計當中鋪銅處理方法有哪些?高速PCB設(shè)計銅的正確處理方法。在高速PCB設(shè)計中,銅的處理對
    的頭像 發(fā)表于 07-30 09:21 ?453次閱讀

    光口模塊PCB設(shè)計與制造,讓數(shù)據(jù)傳輸更快更穩(wěn)

    秋DFM ,對于光口的接口PCB制造,可以檢查引腳的孔徑大小、焊盤的大小是否合適,模擬計算阻抗線設(shè)計是否合理??梢蕴崆邦A(yù)防光口的接
    發(fā)表于 06-25 17:57

    搞定電源完整,不如先研究PDN!

    的提升。 秋DFM軟件是國內(nèi)首款免費PCB制造和裝配分析軟件,擁有 500萬+元件庫 ,
    發(fā)表于 06-12 15:21

    PCI總線PCB設(shè)計丨實現(xiàn)高效外圍部件互連的關(guān)鍵要素

    ,全面預(yù)防生產(chǎn)隱患和優(yōu)化設(shè)計缺陷。 秋DFM軟件是國內(nèi)首款免費PCB制造和裝配分析軟件,擁有 500萬+元件庫 ,
    發(fā)表于 06-07 18:37

    為什么那么多PCB設(shè)計師,選擇銅?非不可?

    PCB在所有設(shè)計內(nèi)容都設(shè)計完成之后,通常還會進行最后一步的關(guān)鍵步驟——銅。銅就是將PCB上閑置的空間用銅面覆蓋,各類PCB設(shè)計軟件均提供
    的頭像 發(fā)表于 05-24 08:07 ?4742次閱讀
    為什么那么多<b class='flag-5'>PCB</b>設(shè)計師,選擇<b class='flag-5'>鋪</b>銅?非<b class='flag-5'>鋪</b>不可?

    為什么那么多PCB設(shè)計師,選擇銅?非不可?

    PCB在所有設(shè)計內(nèi)容都設(shè)計完成之后,通常還會進行最后一步的關(guān)鍵步驟—— 銅 。 ? 銅就是將PCB上閑置的空間用銅面覆蓋,各類PCB設(shè)計
    的頭像 發(fā)表于 05-23 18:37 ?2993次閱讀
    為什么那么多<b class='flag-5'>PCB</b>設(shè)計師,選擇<b class='flag-5'>鋪</b>銅?非<b class='flag-5'>鋪</b>不可?

    淺談PCB設(shè)計中鋪銅的必要

    銅可以減少形變,提高PCB制造質(zhì)量 銅可以幫助保證電鍍的均勻,減少層壓過程中板材的變形,尤其是對于雙面或多層
    發(fā)表于 04-11 14:25 ?2593次閱讀
    淺談<b class='flag-5'>PCB</b>設(shè)計中鋪銅的必要<b class='flag-5'>性</b>

    CPCI設(shè)計與制造:提高制造的關(guān)鍵要素

    秋DFM,對于CPCI總線位置的PCB制造有很大幫助,可以 檢查孔徑大小,器件組裝時是否有干涉,以及檢查線寬、線距設(shè)計是否符合生產(chǎn)
    發(fā)表于 03-26 18:34

    PCB內(nèi)層的制造設(shè)計

    PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層的電源平面、地平面的設(shè)計也非常重要。處理內(nèi)層不僅要考慮電源完整、信號完整、電磁兼容,還需要考慮DFM
    的頭像 發(fā)表于 01-20 08:12 ?928次閱讀
    <b class='flag-5'>PCB</b>內(nèi)層的<b class='flag-5'>可</b><b class='flag-5'>制造</b><b class='flag-5'>性</b>設(shè)計

    請問DFM是如何高效PCB/PCBA制造設(shè)計分析的?

    DFM (Design for Manufacture) 是一種在產(chǎn)品開發(fā)設(shè)計階段就考慮面向制造的設(shè)計或是制造設(shè)計,使設(shè)計與制造之間建立
    的頭像 發(fā)表于 01-18 14:27 ?929次閱讀
    請問DFM是如何高效<b class='flag-5'>PCB</b>/PCBA<b class='flag-5'>可</b><b class='flag-5'>制造</b><b class='flag-5'>性</b>設(shè)計分析的?

    符合制造PCB布局設(shè)計

    滿足可制造、裝配、維修性要求,方便調(diào)試的時候于檢測和返修,能夠方便的拆卸器件。
    的頭像 發(fā)表于 01-18 10:06 ?1747次閱讀
    符合<b class='flag-5'>可</b><b class='flag-5'>制造</b><b class='flag-5'>性</b>的<b class='flag-5'>PCB</b>布局設(shè)計

    PCB板設(shè)計時,銅有什么技巧和要點?

    一站式PCBA智造廠家今天為大家講講PCB板設(shè)計時,銅有什么技巧和要點?高速PCB設(shè)計當中鋪銅處理方法。在高速PCB設(shè)計當中,銅處理方法
    的頭像 發(fā)表于 01-16 09:12 ?1174次閱讀

    秋干貨PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗

    ,對交流電所起的阻礙作用叫做阻抗。阻抗常用Z表示。阻抗由電阻、感抗和容抗三者組成,但不是三者簡單相加。阻抗的單位是歐姆。 PCB中的阻抗是指電路板上導(dǎo)線、電源、負載和其他元件之間的電阻抗。PCB阻抗控制是設(shè)計PCB電路板的重要環(huán)
    的頭像 發(fā)表于 01-05 08:45 ?1010次閱讀
    【<b class='flag-5'>華</b><b class='flag-5'>秋干貨</b><b class='flag-5'>鋪</b>】<b class='flag-5'>PCB</b>阻抗設(shè)計12問,輕松帶你搞懂阻抗