0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA系統(tǒng)中三種方式減少亞穩(wěn)態(tài)的產(chǎn)生

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-06-03 07:05 ? 次閱讀


點(diǎn)擊上方藍(lán)字關(guān)注我們


1.1 亞穩(wěn)態(tài)發(fā)生原因

FPGA系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過程中復(fù)位信號的釋放相對于有效時(shí)鐘沿的恢復(fù)時(shí)間(recoveryTIme)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時(shí)觸發(fā)器輸出端Q在有效時(shí)鐘沿之后比較長的一段時(shí)間處于不確定的狀態(tài),在這段時(shí)間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時(shí)間稱為決斷時(shí)間(resoluTIon TIme)。經(jīng)過resoluTIon time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機(jī)的,與輸入沒有必然的關(guān)系。

1.2 亞穩(wěn)態(tài)發(fā)生場合

只要系統(tǒng)中有異步元件,亞穩(wěn)態(tài)就是無法避免的,亞穩(wěn)態(tài)主要發(fā)生在異步信號檢測、跨時(shí)鐘域信號傳輸以及復(fù)位電路等常用設(shè)計(jì)中。

1.3 亞穩(wěn)態(tài)危害

由于產(chǎn)生亞穩(wěn)態(tài)后,寄存器Q端輸出在穩(wěn)定下來之前可能是毛刺、振蕩、固定的某一電壓值。在信號傳輸中產(chǎn)生亞穩(wěn)態(tài)就會導(dǎo)致與其相連其他數(shù)字部件將其作出不同的判斷,有的判斷到“1”有的判斷到“0”,有的也進(jìn)入了亞穩(wěn)態(tài),數(shù)字部件就會邏輯混亂。在復(fù)位電路中產(chǎn)生亞穩(wěn)態(tài)可能會導(dǎo)致復(fù)位失敗。怎么降低亞穩(wěn)態(tài)發(fā)生的概率成了FPGA設(shè)計(jì)需要重視的一個(gè)注意事項(xiàng)。

2. 理論分析

2.1 信號傳輸中的亞穩(wěn)態(tài)

在同步系統(tǒng)中,輸入信號總是系統(tǒng)時(shí)鐘同步,能夠達(dá)到寄存器的時(shí)序要求,所以亞穩(wěn)態(tài)不會發(fā)生。亞穩(wěn)態(tài)問題通常發(fā)生在一些跨時(shí)鐘域信號傳輸以及異步信號采集上。

它們發(fā)生的原因如下:

(1)在跨時(shí)鐘域信號傳輸時(shí),由于源寄存器時(shí)鐘和目的寄存器時(shí)鐘相移未知,所以源寄存器數(shù)據(jù)發(fā)出數(shù)據(jù),數(shù)據(jù)可能在任何時(shí)間到達(dá)異步時(shí)鐘域的目的寄存器,所以無法保證滿足目的寄存器Tsu和Th的要求;

(2)在異步信號采集中,由于異步信號可以在任意時(shí)間點(diǎn)到達(dá)目的寄存器,所以也無法保證滿足目的寄存器Tsu和Th的要求;

當(dāng)數(shù)據(jù)在目的寄存器Tsu-Th時(shí)間窗口發(fā)生變化,也即當(dāng)數(shù)據(jù)的建立時(shí)間或者保持時(shí)間不滿足時(shí),就可能發(fā)生亞穩(wěn)態(tài)現(xiàn)象。如圖3.1所示。

圖3.1 亞穩(wěn)態(tài)產(chǎn)生示意圖

由圖可知,當(dāng)產(chǎn)生亞穩(wěn)態(tài)后Tco時(shí)間后會有Tmet(決斷時(shí)間)的振蕩時(shí)間段,當(dāng)振蕩結(jié)束回到穩(wěn)定狀態(tài)時(shí)為“0”或者“1”,這個(gè)是隨機(jī)的。因此,會對后續(xù)電路判斷造成影響。

2.2 復(fù)位電路的亞穩(wěn)態(tài)

2.2.1 異步復(fù)位電路

在復(fù)位電路設(shè)計(jì)中,復(fù)位信號基本都是異步的,常用異步復(fù)位電路Verilog描述如下:

always @(posedge clk or negedge rst_n)

begin

if(!rst_n) a 《= 1’b0;

else a 《= b;

end

綜合出來復(fù)位電路模型如圖3.2所示:

圖3.2 異步復(fù)位電路模型

如圖3.3所示,為復(fù)位電路復(fù)位時(shí)序圖。如果異步復(fù)位信號的撤銷時(shí)間在Trecovery(恢復(fù)時(shí)間)和Tremoval(移除時(shí)間)之內(nèi),那勢必造成亞穩(wěn)態(tài)的產(chǎn)生,輸出在時(shí)鐘邊沿的Tco后會產(chǎn)生振蕩,振蕩時(shí)間為Tmet(決斷時(shí)間),終穩(wěn)定到“0”或者“1”,就會可能造成復(fù)位失敗。

圖3.3 異步復(fù)位時(shí)序

2.2.2 同步復(fù)位電路的亞穩(wěn)態(tài)

在復(fù)位電路中,由于復(fù)位信號是異步的,因此,有些設(shè)計(jì)采用同步復(fù)位電路進(jìn)行復(fù)位,并且絕大多數(shù)資料對于同步復(fù)位電路都認(rèn)為不會發(fā)生亞穩(wěn)態(tài),其實(shí)不然,同步電路也會發(fā)生亞穩(wěn)態(tài),只是幾率小于異步復(fù)位電路。

如下面verilog代碼對同步復(fù)位電路的描述。

always @(posedge clk)

begin

if(!rst_n) a 《= 1’b0;

else a 《= b;

end

綜合出硬件電路如圖3.4所示。

圖3.4 同步復(fù)位電路

在此,我們不討論同步復(fù)位的消耗資源問題,只討論同步復(fù)位的亞穩(wěn)態(tài)產(chǎn)生情況。

當(dāng)輸入端Din為高電平,而且復(fù)位信號的撤銷時(shí)間在clk的Tsu和Th內(nèi)時(shí)候,亞穩(wěn)態(tài)就隨之產(chǎn)生了。如圖3.5時(shí)序所示,當(dāng)復(fù)位撤銷時(shí)間在clk的Tsu和Th內(nèi),輸入數(shù)據(jù)為“1”,通過和輸入數(shù)據(jù)相與后的數(shù)據(jù)也在clk的Tsu和Th內(nèi),因此,勢必會造成類似異步信號采集的亞穩(wěn)態(tài)情況。

圖3.5 同步復(fù)位電路時(shí)序圖

2.3 亞穩(wěn)態(tài)產(chǎn)生概率以及串?dāng)_概率

在實(shí)際的FPGA電路設(shè)計(jì)中,常常人們想的是怎么減少亞穩(wěn)態(tài)對系統(tǒng)的影響,很少有人考慮怎么才能減少亞穩(wěn)態(tài)發(fā)生幾率,以及亞穩(wěn)態(tài)串?dāng)_的概率問題。

2.3.1 亞穩(wěn)態(tài)發(fā)生概率

由上面分析得知,系統(tǒng)亞穩(wěn)態(tài)發(fā)生的都是由于clk的Tsu和Th不滿足,又或者是復(fù)位信號的移除和恢復(fù)時(shí)間不滿足。常用FPGA器件的Tsu+Th約等于1ns,復(fù)位移除和恢復(fù)時(shí)間相加約等于1ns。

當(dāng)異步信號不是一組數(shù)據(jù),或者信號量較少,那就需要對異步信號進(jìn)行同步處理,例如對一個(gè)異步脈沖信號進(jìn)行采集,只要脈沖信號變化發(fā)生在時(shí)鐘Tsu和Th窗口內(nèi),那就很可能會產(chǎn)生亞穩(wěn)態(tài),亞穩(wěn)態(tài)產(chǎn)生的概率大概為:

概率 = (建立時(shí)間 + 保持時(shí)間)/ 采集時(shí)鐘周期 (公式3-1)

由公式3-1可以看出,隨著clk頻率的增加,亞穩(wěn)態(tài)發(fā)生的幾率是增加的。

例如,為系統(tǒng)采用100M時(shí)鐘對一個(gè)外部信號進(jìn)行采集,采集時(shí)鐘周期為10ns,那采集產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/10ns = 10%

同理采用300M時(shí)鐘對一個(gè)外部信號進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/3.3ns = 30%

如果采用三相相位差為120°的時(shí)鐘對一個(gè)外部信號進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率接近90%

所以在異步信號采集過程中,要想減少亞穩(wěn)態(tài)發(fā)生的概率:

(1) 降低系統(tǒng)工作時(shí)鐘,增大系統(tǒng)周期,亞穩(wěn)態(tài)概率就會減?。?/span>

(2) 采用工藝更好的FPGA,也就是Tsu和Th時(shí)間較小的FPGA器件;

2.3.2 亞穩(wěn)態(tài)的串?dāng)_概率

使用異步信號進(jìn)行使用的時(shí)候,好的設(shè)計(jì)都會對異步信號進(jìn)行同步處理,同步一般采用多級D觸發(fā)器級聯(lián)處理,如圖3.6所示,采用三級D觸發(fā)器對異步信號進(jìn)行同步處理。

圖3.6 三級寄存器同步

這種模型大部分資料都說的是級寄存器產(chǎn)生亞穩(wěn)態(tài)后,第二級寄存器穩(wěn)定輸出概率為90%,第三極寄存器穩(wěn)定輸出的概率為99%,如果亞穩(wěn)態(tài)跟隨電路一直傳遞下去,那就會另自我修護(hù)能力較弱的系統(tǒng)直接崩潰。接下來我們分析這種串?dāng)_的概率問題。

如圖3.7所示為一個(gè)正常級寄存器發(fā)生了亞穩(wěn)態(tài),第二級、第三極寄存器消除亞穩(wěn)態(tài)時(shí)序模型。

圖3.7 三級寄存器消除亞穩(wěn)態(tài)

由上圖可以看出,當(dāng)個(gè)寄存器發(fā)生亞穩(wěn)態(tài)后,經(jīng)過Tmet的振蕩穩(wěn)定后,第二級寄存器能采集到一個(gè)穩(wěn)定的值。但是為什么第二級寄存器還是可能會產(chǎn)生亞穩(wěn)態(tài)呢?

由于振蕩時(shí)間Tmet是受到很多因素影響的,所以Tmet時(shí)間又長有短,所以當(dāng)Tmet時(shí)間長到大于一個(gè)采集周期后,那第二級寄存器就會采集到亞穩(wěn)態(tài)。如圖3.8所示。

圖3.8 二級寄存器亞穩(wěn)態(tài)

由上圖可知,第二級也是一個(gè)亞穩(wěn)態(tài),所以在這種情況下,亞穩(wěn)態(tài)產(chǎn)生了串?dāng)_,從級寄存器傳到了第二級寄存器,同樣也可能從第二級寄存器串?dāng)_到第三級寄存器。這樣會讓設(shè)計(jì)邏輯判斷出錯(cuò),產(chǎn)生亞穩(wěn)態(tài)傳輸,可能導(dǎo)致系統(tǒng)死機(jī)奔潰。

2.3.3 亞穩(wěn)態(tài)振蕩時(shí)間Tmet

亞穩(wěn)態(tài)震蕩時(shí)間Tmet關(guān)系到后級寄存器的采集穩(wěn)定問題,Tmet影響因素包括:器件的生產(chǎn)工藝、溫度、環(huán)境以及寄存器采集到亞穩(wěn)態(tài)離穩(wěn)定態(tài)的時(shí)刻等。甚至某些特定條件,如干擾、輻射等都會造成Tmet增長。

3. 應(yīng)用分析

有亞穩(wěn)態(tài)產(chǎn)生,我們就要對亞穩(wěn)態(tài)進(jìn)行消除,常用對亞穩(wěn)態(tài)消除有三種方式:

(1) 對異步信號進(jìn)行同步處理;

(2) 采用FIFO對跨時(shí)鐘域數(shù)據(jù)通信進(jìn)行緩沖設(shè)計(jì);

(3) 對復(fù)位電路采用異步復(fù)位、同步釋放方式處理。

3.1.1 對異步信號進(jìn)行同步提取邊沿

在異步通信或者跨時(shí)鐘域通信過程中,常用的就是對異步信號進(jìn)行同步提取邊沿處理。對一個(gè)異步信號進(jìn)行提取上升沿通常采用程序清單 4.1所示。

程序清單 4.1 雙極寄存器提取邊沿

input sig_nsyn;

wire sig_nsyn_p;

reg[1:0] sig_nsyn_r;

always @(posedge clk or negedge rst_n)

begin

if(!rst_n) sig_nsyn_r 《= 2’d0;

else sig_nsyn_r 《= { sig_nsyn_r [0], sig_nsyn };

end

assign sig_nsyn_p = sig_nsyn_r[0] & ~sig_nsyn_r[1];

這種邊沿提取方式對于一個(gè)穩(wěn)定的系統(tǒng)是不合適的,例如:當(dāng)級寄存器采集到亞穩(wěn)態(tài),那勢必造成sig_nsyn_p輸出亞穩(wěn)態(tài),這樣就會對采用sig_nsyn_p的信號進(jìn)行判斷的電路造成影響,甚至判斷出錯(cuò)誤的值。

根據(jù)3.3.1小節(jié)的亞穩(wěn)態(tài)產(chǎn)生概率,如果在100M時(shí)種下那級寄存器產(chǎn)生亞穩(wěn)態(tài)的概率約為10%,隨著系統(tǒng)采集頻率升高,那產(chǎn)生亞穩(wěn)態(tài)的概率也會隨之上升。因此,在進(jìn)行異步信號跨頻提取邊沿時(shí)候,一般采用多進(jìn)行寄存器消除亞穩(wěn)態(tài),可能在系統(tǒng)穩(wěn)定性要求高的情況下,采用更多級寄存器來消除亞穩(wěn)態(tài),如程序清單 4.2所示,即為采用4級寄存器消除亞穩(wěn)態(tài),相應(yīng)的邊沿信號產(chǎn)生的時(shí)間就晚了兩個(gè)時(shí)鐘周期。

程序清單 4.2 多級寄存器提取邊沿信號

input sig_nsyn;

wire sig_nsyn_p;

reg[3:0] sig_nsyn_r;

always @(posedge clk or negedge rst_n)

begin

if(!rst_n) sig_nsyn_r 《= 2’d0;

else sig_nsyn_r 《= { sig_nsyn_r [2::0], sig_nsyn };

end

assign sig_nsyn_p = sig_nsyn_r[2] & ~sig_nsyn_r[3];

3.1.2 FIFO進(jìn)行異步跨頻數(shù)據(jù)處理

當(dāng)數(shù)據(jù)流從一個(gè)時(shí)鐘域到另一個(gè)時(shí)鐘域的時(shí)候,絕大多數(shù)情況下都采用FIFO來作為中間緩沖,采用雙時(shí)鐘對數(shù)據(jù)緩沖,就可以避免亞穩(wěn)態(tài)的發(fā)生。

3.1.3 異步復(fù)位,同步釋放

對于復(fù)位情況下的亞穩(wěn)態(tài),常常是由于恢復(fù)時(shí)間和移除時(shí)鐘不滿足造成的,因此,常用的處理方式是采用異步復(fù)位、同步釋放。常用電路模型如所示。采用第二級寄存器輸出作為全局復(fù)位信號輸出。

程序清單 4.3 異步復(fù)位處理

wire sys_rst_n;

reg [1:0] rst_r;

always @(posedge clk or negedge rst_n)

begin

if(!rst_n) rst_r 《= 2’d0;

else rst_r 《= {rst_r[0], 1’b1};

end

assign sys_rst_n = rst_r[1];

通過上面三種方式處理異步信號、異步數(shù)據(jù)、以及異步復(fù)位可有效的提高系統(tǒng)的穩(wěn)定性。減少亞穩(wěn)態(tài)的產(chǎn)生。






有你想看的精彩




至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!5月30號西安中心開課、歡迎咨詢!
采用FPGA和CMOS數(shù)字傳感器實(shí)現(xiàn)圖像監(jiān)測系統(tǒng)的設(shè)計(jì)
使用外部 PLL 改善 FPGA 通信接口時(shí)鐘抖動





掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群




歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點(diǎn)個(gè)在看你最好看






原文標(biāo)題:FPGA系統(tǒng)中三種方式減少亞穩(wěn)態(tài)的產(chǎn)生

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611622

原文標(biāo)題:FPGA系統(tǒng)中三種方式減少亞穩(wěn)態(tài)的產(chǎn)生

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 0人收藏

    評論

    相關(guān)推薦

    信號隔離器三種供電方式的區(qū)別

    信號隔離器是一重要的信號隔離裝置,其供電方式主要有獨(dú)立供電、回路供電和輸出回路供電三種。以下是這三種供電方式的詳細(xì)區(qū)別: 一、獨(dú)立供電 1
    的頭像 發(fā)表于 04-17 16:23 ?112次閱讀
    信號隔離器<b class='flag-5'>三種</b>供電<b class='flag-5'>方式</b>的區(qū)別

    三種太赫茲波的產(chǎn)生方式

    本文簡單介紹了三種太赫茲波的產(chǎn)生方式。 太赫茲波(THz)是一電磁波,在電磁波譜上位于紅外與微波之間。太赫茲光子能量在1-10 meV范圍之間,在光譜分析、醫(yī)療成像、移動通信方面都有
    的頭像 發(fā)表于 02-17 09:09 ?973次閱讀
    <b class='flag-5'>三種</b>太赫茲波的<b class='flag-5'>產(chǎn)生</b><b class='flag-5'>方式</b>

    示波器的三種觸發(fā)模式

    示波器的觸發(fā)方式不僅影響波形捕捉的時(shí)機(jī),還決定了顯示的波形是否穩(wěn)定。 常見的觸發(fā)模式有三種: 單次觸發(fā) (Single)、 正常觸發(fā) (Normal)和 自動觸發(fā) (Auto)。下面將對這三種觸發(fā)
    的頭像 發(fā)表于 01-07 11:04 ?4388次閱讀
    示波器的<b class='flag-5'>三種</b>觸發(fā)模式

    systemd journal收集日志的三種方式

    隨著 systemd 成了主流的 init 系統(tǒng),systemd 的功能也在不斷的增加,比如對系統(tǒng)日志的管理。Systemd 設(shè)計(jì)的日志系統(tǒng)好處多多,這里筆者就不再贅述了,本文筆者主要介紹 systemd journal 收集日
    的頭像 發(fā)表于 10-23 11:50 ?599次閱讀
    systemd journal收集日志的<b class='flag-5'>三種</b><b class='flag-5'>方式</b>

    Windows管理內(nèi)存的三種主要方式

    Windows操作系統(tǒng)提供了多種方式來管理內(nèi)存,以確保系統(tǒng)資源的有效利用和性能的優(yōu)化。以下是關(guān)于Windows管理內(nèi)存的三種主要方式的詳細(xì)闡
    的頭像 發(fā)表于 10-12 17:09 ?2006次閱讀

    隔離開關(guān)的三種連鎖方式介紹

    的必要手段。通過連鎖機(jī)制,可以有效防止在斷路器未斷開的情況下對隔離開關(guān)進(jìn)行操作,從而避免潛在的安全隱患。 隔離開關(guān)的三種連鎖方式 隔離開關(guān)與斷路器之間的閉鎖:這種閉鎖方式確保了在斷路器未斷開之前,隔離開關(guān)無
    的頭像 發(fā)表于 09-19 11:54 ?2082次閱讀

    電流保護(hù)裝置的接線方式主要有哪三種

    三種主要的電流保護(hù)裝置接線方式的介紹: 1. 星形接線(Star Connection) 星形接線,也稱為Y型接線,是一常見的電流保護(hù)裝置接線方式。在這種接線
    的頭像 發(fā)表于 09-13 15:48 ?1537次閱讀

    單片機(jī)的三種總線結(jié)構(gòu)

    、控制信號傳遞和地址選擇中發(fā)揮著至關(guān)重要的作用。下面將詳細(xì)闡述這三種總線結(jié)構(gòu)的特點(diǎn)及其在單片機(jī)系統(tǒng)中的應(yīng)用。
    的頭像 發(fā)表于 09-10 11:32 ?5795次閱讀

    shell腳本執(zhí)行的三種方式及區(qū)別

    在Linux系統(tǒng)中,Shell腳本是一非常實(shí)用的工具,用于自動化執(zhí)行一系列命令。Shell腳本可以大大提高工作效率,簡化復(fù)雜的任務(wù)。在這篇文章中,我們將介紹Shell腳本執(zhí)行的三種方式
    的頭像 發(fā)表于 08-30 15:24 ?1846次閱讀

    穩(wěn)態(tài)電路的實(shí)現(xiàn)方式

    穩(wěn)態(tài)電路是一能夠維持兩穩(wěn)定狀態(tài)的電路,這兩狀態(tài)通常是高電平和低電平。雙穩(wěn)態(tài)電路在數(shù)字電路、時(shí)序邏輯電路和復(fù)雜數(shù)字
    的頭像 發(fā)表于 08-29 09:47 ?1005次閱讀

    常用的pwm跟蹤控制方式是哪三種

    PWM(脈寬調(diào)制)跟蹤控制是一廣泛應(yīng)用于電機(jī)控制、電源管理、通信等領(lǐng)域的技術(shù)。它通過調(diào)整脈沖的寬度來控制輸出信號的占空比,從而實(shí)現(xiàn)對系統(tǒng)的精確控制。常用的PWM跟蹤控制方式主要有三種
    的頭像 發(fā)表于 08-14 10:34 ?2043次閱讀

    計(jì)算機(jī)網(wǎng)絡(luò)中的三種通信方式

    計(jì)算機(jī)網(wǎng)絡(luò)中的三種通信方式,即單工通信、半雙工通信和全雙工通信,是理解和設(shè)計(jì)高效網(wǎng)絡(luò)架構(gòu)的基礎(chǔ)。每種通信方式都有其獨(dú)特的特性、應(yīng)用場景及優(yōu)缺點(diǎn)。以下是對這三種通信
    的頭像 發(fā)表于 08-07 15:00 ?4352次閱讀

    逆變電路的三種調(diào)壓方式

    路的三種調(diào)壓方式:脈寬調(diào)制(PWM)調(diào)壓、相位控制調(diào)壓和頻率調(diào)制調(diào)壓。 1. 脈寬調(diào)制(PWM)調(diào)壓 脈寬調(diào)制是一通過改變脈沖寬度來調(diào)整輸出電壓的調(diào)壓方式。在PWM調(diào)壓中,逆變電路的
    的頭像 發(fā)表于 08-02 16:59 ?3624次閱讀

    交流電力控制電路三種控制方式

    交流電力控制電路是現(xiàn)代電力系統(tǒng)的重要組成部分,它涉及到對交流電的控制和調(diào)節(jié)。在實(shí)際應(yīng)用中,交流電力控制電路的控制方式多種多樣,但主要可以分為三種:電壓控制、電流控制和功率控制。下面,我們將詳細(xì)介紹
    的頭像 發(fā)表于 06-16 11:19 ?5015次閱讀

    數(shù)字電路中的亞穩(wěn)態(tài)是什么

    在數(shù)字電路的設(shè)計(jì)與實(shí)現(xiàn)中,亞穩(wěn)態(tài)是一個(gè)不可忽視的現(xiàn)象。它可能由多種因素引發(fā),對電路的穩(wěn)定性和可靠性產(chǎn)生嚴(yán)重影響。本文將深入探討數(shù)字電路中亞穩(wěn)態(tài)的概念、產(chǎn)生原因、影響以及應(yīng)對策略,以期為
    的頭像 發(fā)表于 05-21 15:29 ?1786次閱讀

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品