0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog邊碼邊學(xué)Lesson:圖像采集與顯示設(shè)計(jì)之PLL配置與例化

FPGA快樂(lè)學(xué)習(xí) ? 來(lái)源:FPGA快樂(lè)學(xué)習(xí) ? 2023-05-29 09:51 ? 次閱讀

83df3e48-fcbb-11ed-90ce-dac502259ad0.jpg

圖1 實(shí)驗(yàn)平臺(tái)

視頻內(nèi)容:

Lesson38圖像傳感器介紹與設(shè)計(jì)架構(gòu)(本節(jié)視頻)

Lesson39時(shí)鐘拓?fù)?、PLL配置與例化

● 圖像采集顯示設(shè)計(jì)架構(gòu)的回顧

● 設(shè)計(jì)中各個(gè)模塊的時(shí)鐘頻率定義

● PLL的輸入輸出時(shí)鐘信號(hào)拓?fù)鋱D

●Vivado中PLL IP的配置和添加

●PLL IP的仿真驗(yàn)證

Lesson40 FIFO的配置與使用

Lesson41圖像傳輸接口時(shí)序與在線調(diào)試

Lesson42圖像采集模塊代碼設(shè)計(jì)

Lesson43圖像采集模塊仿真驗(yàn)證

Lesson44可變位寬的FIFO配置與仿真

Lesson45 DDR3 IP接口說(shuō)明與地址映射

Lesson46 DDR3緩存模塊寫控制設(shè)計(jì)

Lesson47 DDR3緩存模塊仿真平臺(tái)構(gòu)建

Lesson48 DDR3緩存模塊讀控制設(shè)計(jì)

Lesson49 DDR3緩存模塊集成仿真

Lesson50 VGA顯示驅(qū)動(dòng)模塊代碼設(shè)計(jì)

Lesson51 VGA顯示驅(qū)動(dòng)模塊仿真驗(yàn)證

PLL定義

PLL(Phase Locked Loop):為鎖相回路或鎖相環(huán),用來(lái)統(tǒng)一整合時(shí)脈訊號(hào),使內(nèi)存能正確的存取資料。PLL用于振蕩器中的反饋技術(shù)。許多電子設(shè)備要正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步,利用鎖相環(huán)路就可以實(shí)現(xiàn)這個(gè)目的。

而我們?cè)谶@里所說(shuō)的PLL,沒(méi)有上面一段定義那么晦澀難懂,大家記住PLL一個(gè)最主要的功能,即能夠?qū)斎氲幕鶞?zhǔn)時(shí)鐘信號(hào)進(jìn)行一定范圍內(nèi)的分頻或者倍頻,從而產(chǎn)生多個(gè)輸出時(shí)鐘信號(hào)供芯片內(nèi)部的各個(gè)功能模塊使用。

多時(shí)鐘設(shè)計(jì)


FPGA的實(shí)際工程設(shè)計(jì)中,很難以一個(gè)特定的時(shí)鐘頻率打天下。由于FPGA具備豐富的接口協(xié)議,能以應(yīng)對(duì)各種不同外設(shè)所需要的或高速、或低速、或差分、或單端、電平或高或低等不同接口。那么,要在這些外設(shè)之間游刃有余,平穩(wěn)過(guò)度,就需要產(chǎn)生各種不同的時(shí)鐘頻率和提供跨時(shí)鐘域的數(shù)據(jù)通信能力。這些,對(duì)于FPGA來(lái)說(shuō)都是再基本不過(guò)的功能了。

以圖像采集和顯示設(shè)計(jì)為例,F(xiàn)PGA外接的圖像傳感器需要25MHz的時(shí)鐘,而返回的有效數(shù)據(jù)也是以同樣的同頻不同相的時(shí)鐘進(jìn)行同步;在FPGA內(nèi)部為了更好的達(dá)到時(shí)序收斂和性能水平,需要一個(gè)更穩(wěn)定和能以滿足處理需要的的時(shí)鐘頻率(如本設(shè)計(jì)的50MHz);接著是圖像的緩存,其數(shù)據(jù)的同步時(shí)鐘是由DDR3控制器IP給出的100MHz的時(shí)鐘,而在此之前,需要有一個(gè)200MHz的時(shí)鐘作為DDR3控制器IP的輸入;最后的顯示驅(qū)動(dòng),720p的分辨率,要達(dá)到60Hz的顯示刷新率,就需要75MHz的時(shí)鐘。這么一看,就這么個(gè)不大的設(shè)計(jì),涉及的時(shí)鐘頻率還真不少。

84117b56-fcbb-11ed-90ce-dac502259ad0.jpg

圖2

時(shí)鐘的定義和分配,可以說(shuō)是由設(shè)計(jì)的各個(gè)外設(shè)和設(shè)計(jì)本身的處理性能需要共同決定的,那么我們這個(gè)設(shè)計(jì)中又是如何進(jìn)行具體的定義、分配、產(chǎn)生呢?歡迎進(jìn)入我們的視頻課程進(jìn)行深入的學(xué)習(xí)!

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2552

    文章

    51217

    瀏覽量

    754594
  • 圖像采集
    +關(guān)注

    關(guān)注

    2

    文章

    301

    瀏覽量

    41295
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    777

    瀏覽量

    135203
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1351

    瀏覽量

    110154
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1736

    瀏覽量

    131577

原文標(biāo)題:Verilog邊碼邊學(xué) Lesson39 圖像采集與顯示設(shè)計(jì)之PLL配置與例化【免費(fèi)視頻】

文章出處:【微信號(hào):FPGA快樂(lè)學(xué)習(xí),微信公眾號(hào):FPGA快樂(lè)學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    學(xué)C語(yǔ)言

    ` 本帖最后由 zgzzlt 于 2012-8-16 08:52 編輯 學(xué)C語(yǔ)言`
    發(fā)表于 08-15 21:29

    FPGA CPLD學(xué) 配套例程工程源碼

    FPGA CPLD學(xué) 配套例程工程源碼
    發(fā)表于 10-08 13:53

    說(shuō)FPGA連載31:PLL配置與LEDPLL的IP核配置

    `說(shuō)FPGA連載31:PLL配置與LEDPLL
    發(fā)表于 09-12 17:31

    FPGA CPLD學(xué)

    FPGA CPLD學(xué)
    發(fā)表于 09-26 15:32

    FPGA CPLD學(xué)

    FPGA CPLD學(xué)
    發(fā)表于 09-28 10:48

    FPGA CPLD學(xué)

    本帖最后由 lee_st 于 2017-10-31 09:02 編輯 FPGA CPLD學(xué)
    發(fā)表于 10-21 20:16

    UART串口收發(fā)實(shí)驗(yàn)發(fā)送數(shù)據(jù)和接收的數(shù)據(jù)不一致(FPGA/CPLD學(xué)練---快速入門Verilog/VHDL)

    特權(quán)同學(xué)的《FPGA/CPLD學(xué)練---快速入門Verilog/VHDL》中的UART串口收發(fā)實(shí)驗(yàn)發(fā)送數(shù)據(jù)和接收的數(shù)據(jù)不一致。在每個(gè)有效數(shù)據(jù)的后面都會(huì)多兩個(gè)數(shù)據(jù)。比如發(fā)送的有效數(shù)據(jù)
    發(fā)表于 11-30 09:25

    學(xué)干系列LabVIEW三合一(儀器控制+報(bào)表生成+界面本地

    `此文件為學(xué)干系列LabVIEW合計(jì)(三合一),包含內(nèi)容:儀表控制、報(bào)表生成及界面本地。掃描二維 加管理員微信免費(fèi)領(lǐng)?。▊渥ⅰ?/div>
    發(fā)表于 03-07 19:04

    特權(quán)同學(xué) Verilog學(xué) Lesson01 Vivado下載與安裝

    特權(quán)同學(xué) Verilog學(xué) Lesson01 Vivado下載與安裝“工欲善其事,必先利其
    發(fā)表于 04-22 09:20

    ** Error: ddr3_model_parameters.vh(2968): (vlog-2155) Global declarations are illegal in Verilog 2001 syntax.

    特權(quán)同學(xué) Verilog學(xué) Lesson49 圖像
    發(fā)表于 10-18 12:13

    學(xué)C語(yǔ)言

    學(xué)C語(yǔ)言
    發(fā)表于 03-10 11:35 ?272次下載

    《FPGA CPLD學(xué)》圖書部分章節(jié)

    FPGA學(xué)習(xí)資料教程——《FPGA CPLD學(xué)》圖書部分章節(jié),感興趣的可以瞧一瞧。
    發(fā)表于 10-27 18:07 ?48次下載

    基于OpenCV的灰度圖像偽彩色研究栓成

    基于OpenCV的灰度圖像偽彩色研究_栓成
    發(fā)表于 03-17 08:00 ?2次下載

    初學(xué)者學(xué)C語(yǔ)言

    初學(xué)者學(xué)C語(yǔ)言
    發(fā)表于 09-22 10:14 ?17次下載
    初學(xué)者<b class='flag-5'>邊</b>用<b class='flag-5'>邊</b><b class='flag-5'>學(xué)</b>C語(yǔ)言

    Lesson38 圖像傳感器介紹與設(shè)計(jì)架構(gòu)

    設(shè)計(jì)的功能架構(gòu) ??? ● 圖像采集顯示設(shè)計(jì)的接口定義 Lesson39 時(shí)鐘拓?fù)洹?b class='flag-5'>PLL配置
    的頭像 發(fā)表于 05-22 10:44 ?635次閱讀
    <b class='flag-5'>Lesson</b>38 <b class='flag-5'>圖像</b>傳感器介紹與設(shè)計(jì)架構(gòu)