0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-05-16 23:55 ? 次閱讀

數(shù)字信號(hào)處理模塊是接收機(jī)系統(tǒng)的 部分,系統(tǒng)要求數(shù)字信號(hào)處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號(hào),并用軟件的方法來實(shí)現(xiàn)大量的無線電功能,這些功能包括:多通道校準(zhǔn)、編解碼、調(diào)制解調(diào)、濾波、同步、盲均衡、檢測、數(shù)據(jù)加密、傳輸加密糾錯(cuò)、跳擴(kuò)頻及解擴(kuò)和解跳、通信環(huán)境評(píng)估、信道選擇等,而單個(gè)DSP根本無法完成這些功能。目前可用的一些高速DSP的性能 快的也不超過5GIPS ,與實(shí)際需求相差巨大。這種處理資源的匱乏,被稱之為DSP 瓶頸[1],因此我們?cè)诒鞠到y(tǒng)中主要采用Xilinx的FPGA芯片實(shí)現(xiàn)后端數(shù)字信號(hào)處理。

時(shí)鐘同步

FPGA硬件設(shè)計(jì)中,時(shí)鐘是整個(gè)設(shè)計(jì) 重要、 特殊的信號(hào),異步信號(hào)輸入總是無法滿足數(shù)據(jù)的建立保持時(shí)間,所以需要把所有異步輸入都先進(jìn)行同步化。時(shí)鐘同步的重要性如下:

● 系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行,這就要求時(shí)鐘信號(hào)時(shí)延差要非常小,否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);

● 時(shí)鐘信號(hào)通常是系統(tǒng)中頻率 的信號(hào);

● 時(shí)鐘信號(hào)通常是負(fù)載 重的信號(hào),所以要合理分配負(fù)載。出于這樣的考慮在FPGA這類可編程件內(nèi)部一般都設(shè)有數(shù)量不等的專門用于系統(tǒng)時(shí)鐘驅(qū)動(dòng)的全局時(shí)鐘網(wǎng)絡(luò)。

對(duì)于一個(gè)設(shè)計(jì)項(xiàng)目來說,全局時(shí)鐘(或同步時(shí)鐘)是 簡單和 可預(yù)測的時(shí)鐘。只要可能就應(yīng)盡量在設(shè)計(jì)項(xiàng)目中采用全局時(shí)鐘。FPGA都具有專門的全局時(shí)鐘引腳,它直接連到器件中的每一個(gè)寄存器。這種全局時(shí)鐘提供器件中 短的時(shí)鐘到輸出的延時(shí)。

但在許多應(yīng)用中會(huì)出現(xiàn)兩個(gè)或兩個(gè)以上非同源時(shí)鐘,系統(tǒng)設(shè)計(jì)將面臨復(fù)雜的時(shí)間問題,數(shù)據(jù)的建立和保持時(shí)間很難得到保證。對(duì)于需要多時(shí)鐘的時(shí)序電路, 將所有非同源時(shí)鐘同步化,即選用一個(gè)頻率是它們的時(shí)鐘頻率公倍數(shù)的高頻主時(shí)鐘。各個(gè)功能模塊要使用統(tǒng)一的復(fù)位電路。在使用帶時(shí)鐘的觸發(fā)器、計(jì)數(shù)器等有復(fù)位端的庫器件時(shí),一般應(yīng)盡量使用有同步復(fù)位的器件。注意復(fù)位時(shí)應(yīng)保證各個(gè)器件都能復(fù)位,以避免某些寄存器的初始狀態(tài)不確定而引起系統(tǒng)工作不可靠。

基于以上分析,在本設(shè)計(jì)中,將64M的高頻時(shí)鐘作為系統(tǒng)時(shí)鐘,輸入到所有觸發(fā)器的時(shí)鐘端。時(shí)鐘使能信號(hào)Clk_en將控制所有觸發(fā)器的使能端。即原來接8M時(shí)鐘的觸發(fā)器,接64M時(shí)鐘,同時(shí)Clk_en將控制該觸發(fā)器使能;原接64M時(shí)鐘的觸發(fā)器,還接64M時(shí)鐘,Clk_en也將控制該觸發(fā)器使能。這樣,就可以將任何非同源時(shí)鐘同步化。

多通道校準(zhǔn)同步算法

下面以M元陣為例來說明多通道校準(zhǔn)過程。接收機(jī)開機(jī)時(shí),先將選擇開關(guān)S切換到位置2(見圖1),進(jìn)入校準(zhǔn)狀態(tài)。注入信號(hào)s(t)經(jīng)功分器進(jìn)入各陣元通道,陣元通道輸出為基帶數(shù)字信號(hào) xm(t)。將 條通道作為參考通道, 條通道的輸出延時(shí)τ后作為參考信號(hào),與其他陣元通道的輸出一起送入相應(yīng)的自適應(yīng)校正濾波器。自適應(yīng)校正濾波器將會(huì)對(duì)陣元通道的傳輸特性進(jìn)行補(bǔ)償,使各個(gè)陣元通道的傳輸特性趨近參考通道。這里采用LMS自適應(yīng)算法,待自適應(yīng)算法收斂后,穩(wěn)態(tài)權(quán)矢量將作為自適應(yīng)校正濾波器的系數(shù)固定下來,至此陣元通道的校正結(jié)束。 ,將選擇開關(guān)S切換到位置1就可進(jìn)入正常通信狀態(tài)。

按圖1所示的模型可知,用L階橫向FIR濾波器模擬通道響應(yīng),通過在濾波器的系數(shù)上加上小的幅度擾動(dòng)δ和相位擾動(dòng)Φ來模擬通道間的失配,這樣可得第m個(gè)待校準(zhǔn)通道模擬濾波器的傳輸函數(shù)為:

設(shè)注入的信號(hào)是s(t),href(t)和hm(t)分別為參考通道和待校準(zhǔn)的第m條通道的沖激響應(yīng),hmc(t)為第m條通道的校準(zhǔn)濾波器的沖激響應(yīng),那么參考通道的輸出(暫不考慮延時(shí)τ)、第m條待校準(zhǔn)通道校準(zhǔn)前的輸出和校準(zhǔn)后的輸出分別為:

自適應(yīng)濾波器采用MMSE準(zhǔn)則,其中,準(zhǔn)則選擇是否合理決定了天線陣暫態(tài)響應(yīng)的速度和實(shí)現(xiàn)電路的復(fù)雜度??梢宰C明,這個(gè)準(zhǔn)則的結(jié)果可以分解為一個(gè)相同的線性矩陣濾波器和一個(gè)不同的標(biāo)量處理器的積,且都收斂于 維納解。因此,當(dāng)自適應(yīng)濾波器收斂到穩(wěn)態(tài)即 解后, 權(quán)值應(yīng)該為:

從而通道特性得到了校準(zhǔn)。

本文中的多通道校準(zhǔn)算法是在FPGA中實(shí)現(xiàn)的,選擇FPGA而不選擇DSP器件的原因是FPGA的引腳眾多且可以定制,這樣就可以在相對(duì)較低的工作頻率下做到很高的數(shù)據(jù)吞吐率,而這是DSP難以做到的。

FPGA實(shí)現(xiàn)

在本設(shè)計(jì)中應(yīng)該綜合考慮各方面因素,選擇一種 模塊結(jié)構(gòu)和模塊規(guī)模。本設(shè)計(jì)中的結(jié)構(gòu)化層次是由一個(gè)頂層模塊和若干個(gè)子模塊組成,每個(gè)子模塊根據(jù)需要再包含自己的子模塊,以此類推,共5層,如圖2所示。 本設(shè)計(jì)中,整個(gè)通道失配校準(zhǔn)模塊共需要90個(gè)乘法器。這些乘法器如果采用FPGA的邏輯資源直接構(gòu)建,不僅難以保證理想的運(yùn)算速度,而且硬件開銷非常巨大。而FPGA芯片內(nèi)部已經(jīng)集成了18×18位的硬件乘法器模塊,其速度快,實(shí)現(xiàn)簡單,能有效節(jié)省FPGA的邏輯資源。由于系統(tǒng)設(shè)計(jì)時(shí)選用的FPGA芯片型號(hào)為Xilinx公司的xc2v8000ff1152-5,它集成了幾百個(gè)硬件乘法器,因此可以全部使用硬件乘法器來完成相應(yīng)的乘法運(yùn)算。

采用VHDL語言編寫實(shí)現(xiàn)程序,開發(fā)環(huán)境為ISE 8.2i,綜合工具為Synplify Pro v8.1,仿真工具為ModelSim SE 6.3f。圖3所示的是程序經(jīng)Synplify Pro v8.1綜合后得到的LMS自適應(yīng)校正濾波器頂層模塊RTL視圖。RTL視圖即寄存器傳輸級(jí)視圖,該圖高度抽象為模塊化結(jié)構(gòu),它是在對(duì)源代碼編譯后再現(xiàn)設(shè)計(jì)的寄存器傳輸級(jí)原理圖。

所有算法模塊均在全局使能信號(hào)clk_en不同狀態(tài)的控制下進(jìn)行工作,從而使算法運(yùn)行達(dá)到8M周期,直至找到 權(quán)值, 終完成多通道校準(zhǔn)的任務(wù),實(shí)現(xiàn)多個(gè)通道的幅相一致性。

表1為多通道校準(zhǔn)算法的FPGA資源占用列表,從系統(tǒng)資源占用情況可以看出:多通道校準(zhǔn)算法FPGA實(shí)現(xiàn)過程中,如果再加上前后端處理程序一起編譯,則輸入輸出端口將減少,資源占用也將減少,并不影響系統(tǒng)實(shí)現(xiàn)。其它各種資源占用量都較少,完全符合FPGA設(shè)計(jì)要求。

FPGA布局布線后的仿真波形如圖4、圖5所示。

從仿真結(jié)果(圖4,圖5)和ISE 8.2i的綜合 可知,該校正模塊的 時(shí)鐘頻率達(dá)到102.5MHz。

,由MATLAB仿真和FPGA布局布線后仿真得到的權(quán)值,經(jīng)過MATLAB仿真形成新的方向圖,如圖6所示,可以看出,兩種方向圖基本一致。因此,基于FPGA的多通道校準(zhǔn)同步算法的實(shí)現(xiàn)完全符合系統(tǒng)要求。

結(jié)語

由于數(shù)據(jù)時(shí)鐘的同步是FPGA 芯片設(shè)計(jì)實(shí)現(xiàn)的一個(gè)常見問題,也是一個(gè)重點(diǎn)和難點(diǎn),很多設(shè)計(jì)不穩(wěn)定都是源于數(shù)據(jù)時(shí)鐘的同步有問題。而本文提出了解決這一問題的時(shí)鐘同步方法,并在硬件上很好地實(shí)現(xiàn)了多通道校準(zhǔn)算法,極大提高了系統(tǒng)穩(wěn)定性。




有你想看的精彩




至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!5月6號(hào)北京中心開課、歡迎咨詢!
至芯FPGA課程之綜合理論分享
一文解讀IIC總線的FPGA實(shí)現(xiàn)原理及過程





掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群




歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點(diǎn)個(gè)在看你最好看






原文標(biāo)題:基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611619

原文標(biāo)題:基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 0人收藏

    評(píng)論

    相關(guān)推薦

    TSN時(shí)鐘同步精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    一、引言 在現(xiàn)代網(wǎng)絡(luò)通信領(lǐng)域,時(shí)鐘同步精度至關(guān)重要,時(shí)間敏感網(wǎng)絡(luò)(TSN)作為新一代工業(yè)通信的核心技術(shù),其時(shí)鐘同步精度直接影響數(shù)據(jù)傳輸?shù)膶?shí)時(shí)
    的頭像 發(fā)表于 04-25 09:56 ?39次閱讀
    TSN<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    京準(zhǔn)電鐘分享:水利控制系統(tǒng)NTP時(shí)鐘同步技術(shù)方案

    京準(zhǔn)電鐘分享:水利控制系統(tǒng)NTP時(shí)鐘同步技術(shù)方案
    的頭像 發(fā)表于 03-05 09:30 ?235次閱讀

    FPGA驅(qū)動(dòng)AD芯片實(shí)現(xiàn)芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時(shí)序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉
    的頭像 發(fā)表于 12-17 15:27 ?816次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動(dòng)AD<b class='flag-5'>芯片</b>之<b class='flag-5'>實(shí)現(xiàn)</b>與<b class='flag-5'>芯片</b>通信

    DAC5675的數(shù)據(jù)時(shí)鐘到底怎么設(shè)計(jì)才算合理?

    目前正在使用TI公司的高速數(shù)模轉(zhuǎn)換芯片DAC5675,在設(shè)計(jì)中我們使用Xilinx公司的XC2V3000FPGA給DA芯片發(fā)送數(shù)據(jù),時(shí)鐘
    發(fā)表于 12-04 06:45

    DAC5675用外部時(shí)鐘數(shù)據(jù)FPGA給,FPGA不用采集時(shí)鐘同步發(fā)數(shù)據(jù)可以嗎?

    DAC5675用外部時(shí)鐘,數(shù)據(jù)FPGA給,FPGA不用采集時(shí)鐘同步發(fā)
    發(fā)表于 11-25 06:36

    京準(zhǔn)電鐘:GPS北斗衛(wèi)星時(shí)鐘同步裝置電力系統(tǒng)方案

    京準(zhǔn)電鐘:GPS北斗衛(wèi)星時(shí)鐘同步裝置電力系統(tǒng)方案
    的頭像 發(fā)表于 11-18 16:14 ?534次閱讀
    京準(zhǔn)電鐘:GPS北斗衛(wèi)星<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>裝置電力系統(tǒng)<b class='flag-5'>方案</b>

    FPGA里面例化了8個(gè)jesd204B的ip核同步接收8塊AFE芯片的信號(hào),怎么連接設(shè)備時(shí)鐘和sysref到AFE和FPGA?

    各位有人用過AFE58JD48嗎,我在FPGA里面例化了8個(gè)jesd204B的ip核同步接收8塊AFE芯片的信號(hào),怎么連接設(shè)備時(shí)鐘和sysref到AFE和
    發(fā)表于 11-18 07:51

    多片AFE5818的輸入ADC時(shí)鐘同步時(shí)鐘,不同的芯片上LVDS串行數(shù)據(jù)時(shí)鐘和幀時(shí)鐘是否是同步的?

    多片AFE5818的輸入ADC時(shí)鐘同步時(shí)鐘,不同的芯片上LVDS串行數(shù)據(jù)時(shí)鐘(DCLKP、D
    發(fā)表于 11-18 07:29

    如果系統(tǒng)中使用多片功放芯片TAS5622A,如何實(shí)現(xiàn)時(shí)鐘同步?

    如果系統(tǒng)中使用多片功放芯片,如何實(shí)現(xiàn)時(shí)鐘同步(例如TAS5622A)? ST的芯片(如TDA7498)可以支持: Master芯片提供
    發(fā)表于 10-21 08:06

    請(qǐng)問PCM1794A的外部時(shí)鐘芯片)如何選型?

    如題: 請(qǐng)問PCM1794A的外部時(shí)鐘芯片)如何選型?數(shù)據(jù)表中建議使用 PLL170x的時(shí)鐘芯片,我閱讀后發(fā)現(xiàn)似乎不能支持到 192kh
    發(fā)表于 10-17 07:58

    視頻時(shí)鐘合成芯片怎么用

    ,以確保視頻信號(hào)的同步和穩(wěn)定。以下是關(guān)于視頻時(shí)鐘合成芯片的使用指南: 1. 視頻時(shí)鐘合成芯片的基本概念 視頻
    的頭像 發(fā)表于 10-10 11:17 ?562次閱讀

    RobustRIO-E模塊 時(shí)鐘同步&分發(fā),實(shí)現(xiàn)聲音與振動(dòng)板卡間及跨機(jī)箱時(shí)鐘同步

    同步時(shí)鐘發(fā)生器 + 同步時(shí)鐘分發(fā)器
    的頭像 發(fā)表于 09-14 15:00 ?408次閱讀
    RobustRIO-E模塊 <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>&分發(fā),<b class='flag-5'>實(shí)現(xiàn)</b>聲音與振動(dòng)板卡間及跨機(jī)箱<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>

    FPGA如何消除時(shí)鐘抖動(dòng)

    FPGA(現(xiàn)場可編程門陣列)設(shè)計(jì)中,消除時(shí)鐘抖動(dòng)是一個(gè)關(guān)鍵任務(wù),因?yàn)?b class='flag-5'>時(shí)鐘抖動(dòng)會(huì)直接影響系統(tǒng)的時(shí)序性能、穩(wěn)定性和可靠性。以下將詳細(xì)闡述FPGA中消除
    的頭像 發(fā)表于 08-19 17:58 ?2256次閱讀

    FPGA芯片HDMI接入方案及源碼

    FPGA 在無外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉(zhuǎn)換成TMDS電平)。在無PHY芯片情況下怎么進(jìn)行HDMI信號(hào)輸入呢? 有輸出當(dāng)然有輸入了,
    發(fā)表于 07-16 19:25

    基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

    Flash控制器的設(shè)計(jì)方案,并用VHDL實(shí)現(xiàn)。編寫的SPI Flash控制器IP核在Modelsim 6.5g上進(jìn)行了功能仿真,在FPGA開發(fā)板上進(jìn)行了測試驗(yàn)證,可作為功能模塊應(yīng)用于SOC
    發(fā)表于 06-03 10:13

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品