0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文帶你了解交錯式ADC(數(shù)據(jù)轉(zhuǎn)換器)

jf_78858299 ? 來源:摩爾學(xué)堂 ? 作者:JONATHAN HARRIS ? 2023-05-11 15:19 ? 次閱讀

今天我們將圍繞交錯式 ADC 轉(zhuǎn)換器展開。當(dāng) ADC 轉(zhuǎn)換器交錯時(shí),兩個(gè)或多個(gè)具有定義的時(shí)鐘關(guān)系的 ADC 轉(zhuǎn)換器用于同時(shí)對輸入信號進(jìn)行采樣并產(chǎn)生組合輸出信號,從而導(dǎo)致采樣帶寬為多個(gè)單獨(dú)的 ADC 轉(zhuǎn)換器。

交錯式 ADC 轉(zhuǎn)換器無疑是推動更高效接口的一部分。交錯式 ADC 轉(zhuǎn)換器為系統(tǒng)設(shè)計(jì)人員提供了多項(xiàng)優(yōu)勢。然而,額外的轉(zhuǎn)換器帶寬帶來了大量需要在 FPGAASIC 中處理的數(shù)據(jù)。必須有一些有效的方法來處理來自轉(zhuǎn)換器的所有數(shù)據(jù)。在采樣率在千兆采樣范圍內(nèi)的轉(zhuǎn)換器中繼續(xù)使用 LVDS 接口變得不切實(shí)際。因此,JESD204B 是將大量數(shù)據(jù)從轉(zhuǎn)換器獲取到 FPGA 或 ASIC 的一種很好、高效的方法。

讓我們花點(diǎn)時(shí)間離開界面,看一下交錯。在通信基礎(chǔ)設(shè)施中,除了對 DPD(數(shù)字預(yù)失真)等線性化技術(shù)的更寬帶寬要求之外,還不斷推動更高采樣率的 ADC 以支持多頻段、多載波無線電。在軍事和航空航天領(lǐng)域,更高采樣率的 ADC 支持多用途系統(tǒng),可用于通信、電子監(jiān)控和雷達(dá)等等。在工業(yè)儀器儀表中,對更高采樣率 ADC 的需求一直在增加,以便能夠準(zhǔn)確測量更高速度的信號。讓我們從了解交錯式 ADC 的基礎(chǔ)知識開始討論。

使用m 個(gè) ADC 可以將有效采樣率提高 m 。為了簡單易懂,我們只關(guān)注兩個(gè)ADC的情況。在這種情況下,如果兩個(gè)采樣率均為 f S的 ADC 交錯放置,則最終采樣率僅為 2f S。這兩個(gè) ADC 必須具有時(shí)鐘相位關(guān)系才能正確交錯。時(shí)鐘相位關(guān)系由等式 1 控制,其中n 是特定的 ADC,m 是 ADC 的總數(shù)。

圖片

例如,兩個(gè)采樣率為 250MSPS 的 ADC 交錯以實(shí)現(xiàn) 500MSPS 的采樣率。在這種情況下,可以使用等式 1 推導(dǎo)兩個(gè) ADC 的時(shí)鐘相位關(guān)系,并由等式 2 和 3 給出。

圖片

圖片

既然我們知道了時(shí)鐘相位關(guān)系,就可以檢查樣本的構(gòu)造了。圖 1 直觀地表示了兩個(gè) 250MSPS 交錯式 ADC 的時(shí)鐘相位關(guān)系和示例結(jié)構(gòu)。

圖1

圖片

兩個(gè)交錯式 250MSPS ADC——基本圖

請注意 180° 時(shí)鐘相位關(guān)系以及樣本是如何交錯的。輸入波形由兩個(gè) ADC 交替采樣。在這種情況下,交織是通過使用除以二的 500MHz 時(shí)鐘輸入來實(shí)現(xiàn)的。分頻器負(fù)責(zé)將所需的時(shí)鐘相位發(fā)送到每個(gè) ADC。

這個(gè)概念的另一種表示如圖 2 所示。

圖 2

圖片

兩個(gè)交錯式 ADC——時(shí)鐘和采樣

通過交錯使用這兩個(gè) 250MSPS ADC,采樣率提高到 500MSPS。這將轉(zhuǎn)換器奈奎斯特區(qū)的寬度從 125MHz 擴(kuò)展到 250MHz,使工作可用帶寬加倍。增加的操作帶寬帶來了許多優(yōu)勢。無線電系統(tǒng)可以增加支持的頻段數(shù)量;雷達(dá)系統(tǒng)可以提高空間分辨率,測量設(shè)備可以實(shí)現(xiàn)更大的模擬輸入帶寬。

還有一些關(guān)于可以交錯多少個(gè)轉(zhuǎn)換器的問題,所以我想我會簡要介紹一下。還有一些關(guān)于交錯 ADC 挑戰(zhàn)的問題。在我們看一看之前,讓我們討論一些好處。

交錯的好處跨越市場的多個(gè)部分。最理想的好處是交錯式 ADC 的更寬奈奎斯特區(qū)可以增加帶寬。我們將再次以兩個(gè) 500MSPS ADC 交錯創(chuàng)建 1000MSPS 采樣率為例。這是交錯兩個(gè) ADC 所允許的更寬帶寬的表示。請注意,f S 顯示的是一個(gè)轉(zhuǎn)換器;交錯式轉(zhuǎn)換器采樣率為 2 X f S。

圖片

兩個(gè)交錯的 ADC — 奈奎斯特區(qū)。

這為許多不同的應(yīng)用創(chuàng)造了優(yōu)勢。許多設(shè)計(jì)中的系統(tǒng)要求天生就領(lǐng)先于商業(yè) ADC 技術(shù)。無論 ADC 采樣率有多高,市場似乎都需要更快的速率。交織允許關(guān)閉一些這種差距。軍事和航空航天應(yīng)用正在推動更高的帶寬以實(shí)現(xiàn)更好的空間識別。此外,后端通信需要增加信道帶寬。

隨著蜂窩標(biāo)準(zhǔn)增加信道帶寬和工作頻段的數(shù)量,對 ADC 中可用帶寬的要求也越來越高。在某些市場和應(yīng)用中,還希望轉(zhuǎn)向直接 RF 采樣,這樣無線電設(shè)計(jì)的級數(shù)就會更少,并且可以去掉解調(diào)器。在 ADC 上具有足夠高的采樣率也開啟了放寬時(shí)鐘要求的可能性。對齊 ADC 和 DAC 時(shí)鐘以簡化系統(tǒng)設(shè)計(jì)成為可能。在儀器儀表和測量應(yīng)用中,需要更高的帶寬來采集和測量信號。

增加的采樣率為這些應(yīng)用程序提供了更多的帶寬。它允許更輕松的頻率規(guī)劃,并降低了通常用于 ADC 輸入的抗混疊濾波器的復(fù)雜性和成本。

有了所有這些巨大的好處,人們不得不對價(jià)格感到疑惑。與大多數(shù)事情一樣,天下沒有免費(fèi)的午餐。交錯式 ADC 提供更高的帶寬和其他好處,但也帶來了一些挑戰(zhàn)。

我們可以將多少個(gè)轉(zhuǎn)換器放在一起?讓我們簡單了解一下交錯式 ADC 的時(shí)鐘要求。您可能還記得我上一篇博客中的等式:

圖片

當(dāng)m等于 2 時(shí),求解這個(gè)方程非常容易 。然而,當(dāng)m等于 8 時(shí),時(shí)鐘要求變得更加困難 。代入m 并求解八個(gè)轉(zhuǎn)換器的方程式可得到所需的時(shí)鐘相位 0、45、90、135、180、225、270 和 315 度。如果輸入時(shí)鐘頻率較低,那似乎還不算太糟糕,但交錯的全部意義在于實(shí)現(xiàn)高采樣率。

時(shí)鐘頻率的實(shí)際情況是 1GHz。這意味著時(shí)鐘電路必須能夠?qū)⑤斎霑r(shí)鐘向下分頻并創(chuàng)建相隔 125ps 的相位,而且必須準(zhǔn)確地做到這一點(diǎn)。時(shí)鐘上的任何錯誤或抖動都會降低性能。

還有其他事情需要考慮。當(dāng)兩個(gè)或多個(gè)轉(zhuǎn)換器交錯放置時(shí),各個(gè)轉(zhuǎn)換器之間會出現(xiàn)不匹配。我們還必須考慮轉(zhuǎn)換器的模擬輸入帶寬。如何處理這些不匹配?我們?nèi)绾翁幚砟M輸入帶寬?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8703

    瀏覽量

    147175
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6498

    瀏覽量

    544640
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    10

    文章

    1733

    瀏覽量

    131480
收藏 人收藏

    評論

    相關(guān)推薦

    了解交錯ADC(數(shù)據(jù)轉(zhuǎn)換器)

    今天我們將圍繞交錯 ADC 轉(zhuǎn)換器展開。當(dāng) ADC 轉(zhuǎn)換器
    發(fā)表于 04-28 09:49 ?882次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解交錯</b><b class='flag-5'>式</b><b class='flag-5'>ADC</b>(<b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>)

    改進(jìn)交錯DC/DC轉(zhuǎn)換器

    的控制算法,并具有數(shù)據(jù)總線能力,因而能夠更有力地解決這些問題。下面我們將把該技術(shù)應(yīng)用于個(gè)雙相交錯雙開關(guān)正向轉(zhuǎn)換器,以實(shí)現(xiàn)實(shí)時(shí)優(yōu)化?! √?/div>
    發(fā)表于 07-14 08:52

    用于PFC的交錯升壓轉(zhuǎn)換器的優(yōu)勢

    采用交錯升壓級可以降低功率因數(shù)校正預(yù)調(diào)節(jié)功率轉(zhuǎn)換器輸入及輸出紋波電流,從而縮小升壓電感尺寸并降低輸出電容的電氣應(yīng)力。
    發(fā)表于 11-28 11:13 ?14次下載

    電源轉(zhuǎn)換交錯PFC控制技術(shù)應(yīng)用

    電源轉(zhuǎn)換交錯PFC控制技術(shù)應(yīng)用 電源設(shè)計(jì)工程師設(shè)計(jì)交錯PFC轉(zhuǎn)換器已有數(shù)年
    發(fā)表于 04-28 09:27 ?2322次閱讀
    電源<b class='flag-5'>轉(zhuǎn)換</b>的<b class='flag-5'>交錯</b><b class='flag-5'>式</b>PFC控制技術(shù)應(yīng)用

    交錯DC/DC轉(zhuǎn)換器拓?fù)涓倪M(jìn)方案

    與傳統(tǒng)的并聯(lián)輸出級晶體管相比,交錯DC/DC轉(zhuǎn)換器拓?fù)浣Y(jié)構(gòu)能夠?qū)崿F(xiàn)更高效率的設(shè)計(jì),且仍然有改進(jìn)的余地,交錯方法還能顯著降低對輸入電感和電容的要求。
    發(fā)表于 07-15 11:47 ?2065次閱讀
    <b class='flag-5'>交錯</b><b class='flag-5'>式</b>DC/DC<b class='flag-5'>轉(zhuǎn)換器</b>拓?fù)涓倪M(jìn)方案

    改進(jìn)交錯DC/DC轉(zhuǎn)換器

    與傳統(tǒng)的并聯(lián)輸出級晶體管相比,交錯DC/DC 轉(zhuǎn)換器拓?fù)浣Y(jié)構(gòu)能夠?qū)崿F(xiàn)更高效率的設(shè)計(jì),且仍然有改進(jìn)的余地。在交錯操作中,許多微型
    發(fā)表于 10-11 16:56 ?1373次閱讀
    改進(jìn)<b class='flag-5'>交錯</b><b class='flag-5'>式</b>DC/DC<b class='flag-5'>轉(zhuǎn)換器</b>

    拓展些關(guān)于交錯ADC的觀點(diǎn)

    ,可以大幅增加帶寬。 注意,fS顯示的是個(gè)轉(zhuǎn)換器;交錯轉(zhuǎn)換器采樣速率等于2 X fS。 兩個(gè)交錯ADC
    發(fā)表于 11-16 10:20 ?0次下載
    拓展<b class='flag-5'>一</b>些關(guān)于<b class='flag-5'>交錯</b><b class='flag-5'>ADC</b>的觀點(diǎn)

    交錯降壓轉(zhuǎn)換器在低電壓、高電流電路的應(yīng)用分析

    對那些為最新式電腦中央處理 (CPU) 提供動力的穩(wěn)壓模塊 (VRM),電源設(shè)計(jì)人員過去直采用多相交錯降壓轉(zhuǎn)換器。上述 VRM 經(jīng)過精
    發(fā)表于 12-01 18:32 ?2869次閱讀
    <b class='flag-5'>交錯</b><b class='flag-5'>式</b>降壓<b class='flag-5'>轉(zhuǎn)換器</b>在低電壓、高電流電路的應(yīng)用分析

    詳解“時(shí)間交錯技術(shù)”

    時(shí)間交錯技術(shù)可使用多個(gè)相同的 ADC(文中雖然僅討論了 ADC,但所有原理同樣適用于 DAC 的時(shí)間交錯特性),并以比每個(gè)單獨(dú)
    的頭像 發(fā)表于 01-17 14:59 ?8318次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解“時(shí)間<b class='flag-5'>交錯</b>技術(shù)”

    淺談模數(shù)轉(zhuǎn)換器(ADC)的時(shí)間交錯

    模數(shù)轉(zhuǎn)換器(ADC)的時(shí)間交錯種根據(jù)并行應(yīng)用數(shù)個(gè)ADC來提升 整體化系統(tǒng)采樣率的方式。考驗(yàn)取決于處置各種
    發(fā)表于 10-11 11:15 ?1020次閱讀

    詳細(xì)了解ADC時(shí)間交錯技術(shù)

    時(shí)間交錯技術(shù)可使用多個(gè)相同的 ADC(文中雖然僅討論了 ADC,但所有原理同樣適用于 DAC 的時(shí)間交錯特性),并以比每個(gè)單獨(dú)
    的頭像 發(fā)表于 03-10 10:35 ?3100次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳細(xì)<b class='flag-5'>了解</b><b class='flag-5'>ADC</b>時(shí)間<b class='flag-5'>交錯</b>技術(shù)

    交錯ADC:揭開謎團(tuán)

    時(shí)間交錯種允許使用多個(gè)相同的模數(shù)轉(zhuǎn)換器的技術(shù)[1](ADC)以比每個(gè)單獨(dú)數(shù)據(jù)轉(zhuǎn)換器的工作采樣
    的頭像 發(fā)表于 01-08 16:33 ?1459次閱讀
    <b class='flag-5'>交錯</b><b class='flag-5'>ADC</b>:揭開謎團(tuán)

    使用時(shí)間交錯數(shù)據(jù)轉(zhuǎn)換器倍增采樣率

    交錯多個(gè)模數(shù)轉(zhuǎn)換器ADC)通常是為了提高轉(zhuǎn)換器的有效采樣速率,特別是當(dāng)沒有或只有少數(shù)現(xiàn)成的ADC可以滿足此類應(yīng)用所需的采樣、線性度和交流要
    的頭像 發(fā)表于 02-24 17:16 ?951次閱讀
    使用時(shí)間<b class='flag-5'>交錯</b><b class='flag-5'>數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>倍增采樣率

    交錯模數(shù)轉(zhuǎn)換器ADC的原理是什么?

    在當(dāng)今的許多細(xì)分市場,交錯模數(shù)轉(zhuǎn)換器(ADC)在許多應(yīng)用中都具有多項(xiàng)優(yōu)勢。在通信基礎(chǔ)設(shè)施中,存在著種推動因素,使
    發(fā)表于 06-02 10:37 ?682次閱讀
    <b class='flag-5'>交錯</b><b class='flag-5'>式</b>模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>ADC</b>的原理是什么?

    交錯ADC:基礎(chǔ)知識

    交錯ADC轉(zhuǎn)換器絕對是推動更高效接口的部分。交錯
    的頭像 發(fā)表于 06-30 16:56 ?774次閱讀
    <b class='flag-5'>交錯</b><b class='flag-5'>式</b><b class='flag-5'>ADC</b>:基礎(chǔ)知識