0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片巨頭,發(fā)力背面供電

旺材芯片 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 2023-05-08 10:25 ? 次閱讀

英特爾很快將在“Intel 4”E-Core 芯片中展示其稱(chēng)為 PowerVia 的下一代背面供電技術(shù)。

英特爾的背面供電實(shí)驗(yàn)芯片基于未命名的節(jié)能“E 核”,并在Intel4工藝技術(shù)上實(shí)現(xiàn)。英特爾將在 2023 年 VLSI 技術(shù)和電路研討會(huì)上公布的調(diào)查結(jié)果表明,英特爾的 PowerVia 在核心的大部分區(qū)域?qū)崿F(xiàn)了超過(guò) 90% 的標(biāo)準(zhǔn)單元利用率,同時(shí)還提供了超過(guò) 5% 的時(shí)鐘速度提升,因?yàn)闇p少了紅外壓降。英特爾準(zhǔn)備展示的一張圖片似乎證明了這一點(diǎn),盡管無(wú)法評(píng)估類(lèi)似內(nèi)核在實(shí)際工作負(fù)載中的表現(xiàn)。

英特爾 PowerVia 演示即將推出:利用芯片背面的獨(dú)立模塊實(shí)現(xiàn)功率傳輸。

VLSI已在推特上發(fā)布了英特爾 PowerVia 實(shí)施的第一眼,并將在 6 月開(kāi)始的 2023 年 VLSI 研討會(huì)期間進(jìn)行演示。在推文中,VLSI 展示了英特爾在芯片背面實(shí)施 PowerVia 的情況,該芯片被提及使用“Intel 4”工藝節(jié)點(diǎn)并搭載全 E-Core 實(shí)施。

9dd4cf16-ed43-11ed-90ce-dac502259ad0.png

Intel 4 芯片看起來(lái)像是基于舊的 LGA1151/LGA1200 設(shè)計(jì),因?yàn)樗男螤钍欠叫蔚?,并且在封裝下方有一個(gè)輔助裸片。這是您通常會(huì)看到大量小型晶體管的區(qū)域,但其中大部分已被 PowerVia 技術(shù)取代。考慮到 E-Core 實(shí)施基于“Intel 4”,它很可能基于即將推出的為 Meteor Lake 的 E-Core 提供動(dòng)力的 Crestmont 架構(gòu)。

此外,電池利用率顯示,在芯片內(nèi) 2.9mm2 的面積內(nèi),Intel PowerVia 技術(shù)的利用率可高達(dá) 90%。此外,這不僅提高了利用率,而且還導(dǎo)致時(shí)鐘速度略有提高,IR 壓降減少,在同一芯片上實(shí)現(xiàn)了高 5% 的時(shí)鐘。

更有趣的是,VLSI 表示這是一種高產(chǎn)設(shè)計(jì),但至少要到 Arrow Lake 或 Lunar Lake 世代才會(huì)出現(xiàn)。原因是20A和18A工藝節(jié)點(diǎn)的消費(fèi)級(jí)芯片將采用PowerVia和RibbonFET 。據(jù)說(shuō)第一批 PowerVia 芯片將于 2024 年投入量產(chǎn)。

9e106c06-ed43-11ed-90ce-dac502259ad0.png

從早些時(shí)候,我們知道 PowerVia 是一種功率傳輸工藝,它在背面工作,以解決硅架構(gòu)中互連中的瓶頸問(wèn)題。這是 PowerVia 推出后應(yīng)該解決的常見(jiàn)問(wèn)題。Power Via 不是將數(shù)據(jù)通信信號(hào)電源互連傳輸?shù)骄w管層的頂部,而是直接傳輸?shù)焦杈A的背面,同時(shí)在晶圓頂部傳輸信號(hào)。

我們迫不及待地想看看 PowerVia 做了什么,并在接下來(lái)的幾個(gè)月里看到它的實(shí)際應(yīng)用,因?yàn)樗?tīng)起來(lái)絕對(duì)是一種可以改變電力傳輸格局的技術(shù)。

背面供電是大勢(shì)所趨

據(jù)此前報(bào)道,芯片供電網(wǎng)絡(luò)(Power Delivery Network, PDN)的設(shè)計(jì)目標(biāo)是以最高效率為芯片上的主動(dòng)元件提供所需的電源(VDD)與參考電壓(VSS)。一直以來(lái),業(yè)界都是利用后段制程(BEOL),在晶圓正面布線,透過(guò)這些低電阻的導(dǎo)線來(lái)供應(yīng)電力給芯片(圖1)。但也因?yàn)槿绱?,芯片?nèi)的供電網(wǎng)絡(luò)與信號(hào)網(wǎng)絡(luò)(即芯片內(nèi)的信號(hào)線)必須共用相同的元件空間。

9e2ea806-ed43-11ed-90ce-dac502259ad0.jpg

圖1.傳統(tǒng)的芯片正面供電網(wǎng)絡(luò)

但隨著制程節(jié)點(diǎn)往前推進(jìn),把電源網(wǎng)絡(luò)實(shí)作在芯片正面,遇到越來(lái)越多挑戰(zhàn),使得業(yè)界開(kāi)始探索把供電網(wǎng)絡(luò)轉(zhuǎn)移到背面的可能性,從而讓晶背供電(Backside PDN)成為熱門(mén)的技術(shù)議題。本文將先從傳統(tǒng)PDN所遇到的挑戰(zhàn)談起,進(jìn)一步探討晶背供電技術(shù)的優(yōu)勢(shì),以及這項(xiàng)技術(shù)未來(lái)的發(fā)展重點(diǎn)。

傳統(tǒng)PDN布線面臨諸多挑戰(zhàn)

為了將電力從封裝傳輸至芯片中的電晶體,電子必須經(jīng)由金屬導(dǎo)線和通孔,穿越15~20層BEOL堆疊。然而,越接近電晶體,線寬和通孔就越窄,電阻值也因而上升,這使得電子在向下傳輸?shù)倪^(guò)程中,會(huì)出現(xiàn)IR壓降現(xiàn)象,導(dǎo)致電力損失產(chǎn)生。

除了電力損失之外,PDN占用的空間也是一個(gè)問(wèn)題。當(dāng)電子快到達(dá)電晶體,例如抵達(dá)標(biāo)準(zhǔn)元件層時(shí),電子會(huì)進(jìn)入由BEOL制程所制造Mint金屬層,進(jìn)而分配給負(fù)責(zé)提供工作電壓與接地電壓的電源軌。然后,這些電源軌會(huì)透過(guò)互連網(wǎng)絡(luò),連接到每一個(gè)電晶體的源極與汲極,完成供電任務(wù)。但這些電源軌會(huì)占用元件周?chē)皹?biāo)準(zhǔn)單元(Standard Cell)之間的空間。

然而,隨著制程技術(shù)世代交替,傳統(tǒng)后段制程的元件架構(gòu)難以跟上電晶體的微縮速度。如今,芯片內(nèi)部的電源線路,在布線復(fù)雜的后段制程上,往往占據(jù)了至少20%的繞線資源,如何解決信號(hào)網(wǎng)絡(luò)跟供電網(wǎng)絡(luò)之間的資源排擠問(wèn)題,變成芯片設(shè)計(jì)者所面臨的主要挑戰(zhàn)之一。此外,電源線和接地線在標(biāo)準(zhǔn)單元設(shè)計(jì)上占了很大空間,使得元件很難進(jìn)一步微縮。就系統(tǒng)設(shè)計(jì)而言,因?yàn)楣β拭芏群虸R壓降急劇增加,從穩(wěn)壓器到電晶體的功率損失就很難控制在10%以下,帶給工程師嚴(yán)峻挑戰(zhàn)。

晶背供電網(wǎng)絡(luò)具有雄厚潛力

把芯片內(nèi)的PDN從正面移到背面,也就是所謂的晶背PDN(圖2),可以解決上述問(wèn)題。若能將供電網(wǎng)絡(luò)與信號(hào)網(wǎng)絡(luò)分離,把電源線路全部移至晶圓背面,就能對(duì)標(biāo)準(zhǔn)單元進(jìn)行直接供電,不僅導(dǎo)線更寬、電阻更低,而且電子還不需層層穿越后段制程的元件堆疊。如以一來(lái),不僅緩解了IR壓降問(wèn)題,讓PDN的效能獲得改善,同時(shí)也避免了后段制程的布線壅塞問(wèn)題。如果設(shè)計(jì)得當(dāng),晶背PDN甚至還能進(jìn)一步減少標(biāo)準(zhǔn)單元的高度。

9e422c78-ed43-11ed-90ce-dac502259ad0.jpg

圖2 把供電網(wǎng)絡(luò)從正面轉(zhuǎn)移到背面,讓供電網(wǎng)絡(luò)跟信號(hào)網(wǎng)絡(luò)分離,可帶來(lái)諸多效益

要把PDN從芯片正面轉(zhuǎn)移到背面,需要兩項(xiàng)關(guān)鍵技術(shù),分別是埋入式電源軌(BPR)與納米硅穿孔(nTSV),其結(jié)構(gòu)示意如圖3。

9e57e3b0-ed43-11ed-90ce-dac502259ad0.jpg

圖3 晶背供電網(wǎng)絡(luò)結(jié)構(gòu)的示意圖,最頂端的Nanosheet電晶體藉由埋入式電源軌跟納米硅穿孔,連接到位于芯片背部的互聯(lián)線路

埋入式電源軌是一種微縮化技術(shù),可以進(jìn)一步降低標(biāo)準(zhǔn)單元的高度,并減緩IR壓降問(wèn)題。這些電源軌是埋在電晶體下方的導(dǎo)線,一部份藏在硅基板內(nèi),另一部份則在淺溝槽隔離氧化層內(nèi)。它們?nèi)〈藗鹘y(tǒng)后段制程在標(biāo)準(zhǔn)單元布下的電源線與接地線。

將供電網(wǎng)絡(luò)的實(shí)作從后段制程移到前段制程,是劃時(shí)代之舉。這種作法能有效減少M(fèi)int層的元件堆疊數(shù)量,進(jìn)而微縮標(biāo)準(zhǔn)單元尺寸。還有一點(diǎn),如果電源軌設(shè)計(jì)在標(biāo)準(zhǔn)單元的垂直向,還能放寬導(dǎo)線,進(jìn)而減緩IR壓降。

在2019年的IEEE國(guó)際電子研究會(huì)議(IEDM)上,imec攜手硅智財(cái)公司Arm,預(yù)測(cè)晶背供電技術(shù)所能帶來(lái)的效能升級(jí)。Arm在其開(kāi)發(fā)與采用先進(jìn)設(shè)計(jì)規(guī)則的中央處理器(CPU)上進(jìn)行模擬,并比較「?jìng)鹘y(tǒng)供電」、「晶圓正面供電結(jié)合埋入式電源軌」、「晶背供電搭配納米硅穿孔與埋入式電源軌」這三種供電網(wǎng)絡(luò)實(shí)作方法的優(yōu)劣。

模擬結(jié)果顯示,就供電效率來(lái)看,第三種明顯勝過(guò)其它實(shí)作方法。芯片上的動(dòng)態(tài)IR壓降熱力圖(圖4)顯示,與傳統(tǒng)的正面供電網(wǎng)絡(luò)相比,導(dǎo)入埋入式電源軌后,IR壓降最多可以減至1.7倍。但埋入式電軌結(jié)合晶背供電網(wǎng)絡(luò)的性能表現(xiàn)更佳,電壓損耗大幅下降7倍。

9e715d0e-ed43-11ed-90ce-dac502259ad0.jpg

圖4 三種不同供電方法的動(dòng)態(tài)IR壓降模擬熱力圖

晶背PDN制程解析

接下來(lái),我們會(huì)說(shuō)明晶背供電網(wǎng)絡(luò)的其中一項(xiàng)應(yīng)用案例:納米硅穿孔在超薄膜晶圓的背面進(jìn)行制造,并與埋入式電源軌連接。我們以在晶圓正面制造的FinFET為例,這些元件透過(guò)埋入式電源軌與納米硅穿孔,連接到晶圓背面。其制程步驟如圖5。

9e898960-ed43-11ed-90ce-dac502259ad0.jpg

圖5 晶背供電網(wǎng)絡(luò)制程包含與納米硅穿孔相連的埋入式電源軌。為了方便說(shuō)明,步驟2和步驟3的部分細(xì)節(jié)與步驟1雷同,故省略,包含連接埋入式電源軌與元件

步驟1:在晶圓正面制程導(dǎo)入埋入式電軌

首先,在12吋硅晶圓上成長(zhǎng)一層硅鍺(SiGe)層。這層硅鍺材料在接下來(lái)進(jìn)行晶圓研磨(步驟2)時(shí)可以當(dāng)作蝕刻停止層。接下來(lái),在硅鍺層上方成長(zhǎng)一層薄膜硅覆蓋層,這時(shí)才算開(kāi)始制造元件與埋入式電源軌。埋入式電源軌在進(jìn)行淺溝槽隔離后才確定圖形。這些溝槽在硅覆蓋層內(nèi)蝕刻成形,并以氧化物(襯墊層)與金屬材料(例如鎢或釕)填充。通常,這些電源軌的最大線寬為30nm,最大間距為100nm。接著在金屬材料挖洞,并覆蓋一層介電材料。元件(本文指的是FinFET)的制造是在布下埋入式電源軌之后,而這些電源軌透過(guò)連接到BPR的通孔(via-to-BPR, VBPR)與M0A層的導(dǎo)線,與電晶體的源極和汲極連接。最后進(jìn)行銅金屬化。

步驟2:晶圓接合與研磨

載有元件與埋入式電源軌的晶圓接著翻到另一面,讓用來(lái)制造主動(dòng)元件的晶圓正面與未圖形化的載板接合。先在室溫下采用SiCN熔接制程(Fusion Bonding),然后在250℃下進(jìn)行退火,第一片晶圓的背面就能研磨到硅鍺層,也就是蝕刻停止層。晶圓研磨步驟結(jié)合了化學(xué)機(jī)械研磨(CMP)與濕式、干式蝕刻技術(shù),依序進(jìn)行晶背薄化處理。接著,移除硅鍺層,晶圓處理就緒,準(zhǔn)備進(jìn)入納米硅穿孔制程。

步驟3:制造納米硅穿孔并連接到埋入式電源軌

先在晶背長(zhǎng)出一層鈍化層,隨后采用一種能從晶背穿透硅材進(jìn)行對(duì)準(zhǔn)的微影制程,進(jìn)行納米硅穿孔的圖形化。這里所用的蝕刻技術(shù)可以穿透硅材(深度達(dá)到數(shù)百納米)來(lái)制造納米硅穿孔,這些通孔最后落在埋入式電源軌上,并以氧化物與金屬鎢填充。

在這個(gè)特殊案例中,納米硅穿孔的間距為200nm,完全沒(méi)占用到標(biāo)準(zhǔn)單元的空間。最終是制造單層或多層的金屬層,這些位于晶背的元件層會(huì)透過(guò)納米硅穿孔,與晶圓正面的埋入式電源軌實(shí)現(xiàn)通電。

鎖定三大關(guān)鍵步驟進(jìn)一步改良

導(dǎo)入晶背供電網(wǎng)絡(luò)意味著增加制程步驟。這幾年來(lái),imec展示了不少關(guān)鍵技術(shù),逐步處理這些新增制程步驟所帶來(lái)的挑戰(zhàn)。

為埋入式電源軌引進(jìn)新金屬材料

就先前提議的制程,埋入式電源軌會(huì)在制成元件前,于前段制程制造。也就是說(shuō),這些金屬導(dǎo)線必須在后續(xù)進(jìn)行元件制造的步驟時(shí)承受高溫。對(duì)芯片制造商來(lái)說(shuō),這就跟數(shù)十年前在后段制程導(dǎo)入銅材料一樣,極具顛覆性。

因此,埋入式電源軌的材料選擇至關(guān)重要。imec可以整合以不同耐火金屬制成的埋入式電源軌,包含釕(Ru)和鎢(W)等高度耐熱的金屬元素。為了避免前段制程的材料受到污染,imec研究團(tuán)隊(duì)還額外增加了覆蓋層來(lái)包覆這些金屬導(dǎo)線。

imec相信,就性能升級(jí)與微縮化而言,結(jié)合埋入式電源軌與納米硅穿孔的發(fā)展?jié)摿κ挚捎^。晶背供電網(wǎng)絡(luò)還有其它做法,但是有的會(huì)犧牲供電效能、標(biāo)準(zhǔn)單元面積,或是增加前段制程的復(fù)雜度。

提高晶圓研磨精準(zhǔn)度

為了將納米硅穿孔連接至后續(xù)制造的銅導(dǎo)線,并降低其電阻,進(jìn)而減緩IR壓降,我們必須更精準(zhǔn)地控制晶圓薄化的厚度,研磨至數(shù)百納米。這就限制了晶圓厚度的容許差異,但在進(jìn)行不同道研磨步驟時(shí)就可能出現(xiàn)變異性。imec攜手合作伙伴,致力于改良蝕刻制程的化學(xué)溶液。例如,最后一道濕式蝕刻能夠展現(xiàn)高度選擇性,干凈去除硅鍺層。在晶圓研磨的最后一步,硅鍺層被移除,這時(shí)需要一種對(duì)硅材具備高度選擇性的專(zhuān)用化學(xué)物質(zhì)。這樣才能確保硅覆蓋層能夠平滑露出,厚度差異小于40nm。

不過(guò),在硅基板高度薄化的情況下,元件本身的溫度變化所造成的熱沖擊(Thermal Impact)會(huì)變得更加明顯。這是需要審慎評(píng)估的一點(diǎn)。初步模擬結(jié)果顯示,晶背的導(dǎo)線可協(xié)助從橫向散逸熱能,因此對(duì)整體散熱效果能帶來(lái)許多助益,從而緩解了熱沖擊的疑慮。其它與散熱有關(guān)的模擬工作仍在進(jìn)行,以獲取更多這方面的資訊。

提高晶圓接合對(duì)位精度

晶圓接合步驟會(huì)讓主動(dòng)式元件所在的第一層晶圓產(chǎn)生形變,進(jìn)而在微影方面帶來(lái)技術(shù)挑戰(zhàn)。因?yàn)橐诰A研磨后,從晶背進(jìn)行納米硅穿孔的圖形化,故微影技術(shù)需要更高精確度,才能讓納米硅穿孔與下層的埋入式電源軌對(duì)準(zhǔn)。因?yàn)檫@些元件特征都算是標(biāo)準(zhǔn)單元設(shè)計(jì),對(duì)準(zhǔn)精度應(yīng)該優(yōu)于10nm。但是傳統(tǒng)的微影對(duì)準(zhǔn)技術(shù)不足以準(zhǔn)確校正晶圓接合的形變。

值得慶幸的是,晶圓接合技術(shù)已有多項(xiàng)進(jìn)展,對(duì)準(zhǔn)誤差和失真都已大幅下降。此外,透過(guò)先進(jìn)的微影校正技術(shù),納米硅穿孔對(duì)準(zhǔn)埋入式電源軌的誤差可以降至10nm以下。

新增制程不影響元件電性

在前段制程添加埋入式電源軌、晶圓研磨跟納米硅穿孔這些新步驟,會(huì)影響前段制程所制造出的元件的電性嗎?這點(diǎn)想必是很多半導(dǎo)體制程工程師都會(huì)有的疑問(wèn)。

為了找出解答,imec近期開(kāi)發(fā)了測(cè)試元件,采用上述制程與經(jīng)過(guò)改良的做法。該元件是微型FinFET(圖6),利用精確的對(duì)準(zhǔn)能力,將納米硅穿孔從晶背連接至320nm深的埋入式電源軌。電源軌透過(guò)MOA層與VO通孔連接到晶圓正面的導(dǎo)線。借此,研究人員就能比較測(cè)試元件在進(jìn)行后段制程前后的電性差異。結(jié)果顯示,只要在制程最后進(jìn)行退火,就能取得FinFET的最佳性能,不受埋入式電源軌與后段制程影響。

9ea882fc-ed43-11ed-90ce-dac502259ad0.jpg

圖6 微型FinFET測(cè)試元件的穿透式電子顯微鏡(TEM)圖,可見(jiàn)其與晶圓正面和背面相連

先進(jìn)邏輯與3D SoC率先獲益

有些芯片廠商已經(jīng)宣布將在2nm及未來(lái)技術(shù)節(jié)點(diǎn)的邏輯芯片制程,也就是Nanosheet電晶體世代導(dǎo)入晶背供電技術(shù)。不過(guò),這項(xiàng)新興的布線技術(shù)其實(shí)可以應(yīng)用在更廣泛的電晶體架構(gòu)上。imec認(rèn)為,未來(lái)業(yè)界將發(fā)展出具備6T的Nanosheet電晶體,若結(jié)合埋入式電源軌設(shè)計(jì),標(biāo)準(zhǔn)單元高度可望降至6T以下。

其實(shí),晶背供電技術(shù)的應(yīng)用不僅限于2D芯片,未來(lái)還有可能用來(lái)提升3D系統(tǒng)單芯片(SoC)的性能。想像未來(lái)的3D SoC能將部分甚至所有的記憶體元件移到芯片上層,邏輯元件則在下層,如圖7。

9ebdda76-ed43-11ed-90ce-dac502259ad0.jpg

圖7 導(dǎo)入晶背供電網(wǎng)絡(luò)的3D SoC示意圖

技術(shù)上,這是可以透過(guò)晶圓接合技術(shù)實(shí)現(xiàn)的。把邏輯元件與記憶體分別置于不同晶圓的正面,再將兩片晶圓正面接合。這時(shí),兩片晶圓的背面變成3D SoC的外側(cè)。接著就是思考如何善用邏輯元件那片晶圓的背面,才能把電源連接到核心邏輯電路。其實(shí),透過(guò)2D SoC技術(shù)就能做到這點(diǎn),但主要差別是前面提到的載板晶圓,本來(lái)是為了晶圓研磨而設(shè)計(jì),但現(xiàn)在則是以記憶體那片晶圓來(lái)取代。

雖然目前還未進(jìn)入實(shí)驗(yàn),初步評(píng)估這套做法在IR壓降方面的發(fā)展可期。透過(guò)先進(jìn)制程研究用的設(shè)計(jì)流程套件(PDK),上述解決方案在邏輯與記憶體堆疊(Memory-on-logic)的芯片分區(qū)設(shè)計(jì)上進(jìn)行驗(yàn)證。結(jié)果顯示,結(jié)合晶背供電網(wǎng)絡(luò)、納米硅穿孔與埋入式電源軌的元件性能頗富前景:與傳統(tǒng)從晶圓正面供電的做法相比,底層元件的平均IR壓降減少81%,峰值減少77%。因此,晶背供電技術(shù)特別適合用于先進(jìn)CMOS的3D IC設(shè)計(jì)。

不論是2D或3D芯片設(shè)計(jì),晶背空間還能有其它的延伸應(yīng)用,像是增設(shè)I/O或靜電保護(hù)(ESD)等元件。舉例來(lái)說(shuō),imec結(jié)合了晶背供電技術(shù)與2.5D元件:一顆柱狀且由金屬—絕緣體—金屬(MIM)組成的去耦電容。該元件將電容密度提升了4~5倍,利于進(jìn)一步控制IR壓降。這些研究成果皆源自經(jīng)過(guò)實(shí)驗(yàn)數(shù)據(jù)校正的IR壓降模型。

晶背供電帶來(lái)諸多優(yōu)勢(shì)發(fā)展?jié)摿χ档闷诖?/p>

新一代芯片很可能打破傳統(tǒng),從晶圓背面供電。晶背供電網(wǎng)絡(luò)的設(shè)計(jì)包含在晶圓背面制造金屬導(dǎo)線、埋入式電源軌與納米硅穿孔,具備多項(xiàng)發(fā)展優(yōu)勢(shì),不僅能減少I(mǎi)R壓降、紓解后段制程的布線壓力,還能幫助微縮標(biāo)準(zhǔn)單元。關(guān)鍵的制程技術(shù)包含整合埋入式電源軌、晶圓接合、晶圓研磨與納米硅穿孔制程,全都在進(jìn)行研發(fā)改良,為將來(lái)應(yīng)用在先進(jìn)邏輯元件與3D SOC做準(zhǔn)備。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51121

    瀏覽量

    426083
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5550

    瀏覽量

    172481
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10002

    瀏覽量

    172129

原文標(biāo)題:芯片巨頭,發(fā)力背面供電

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    2nm突圍,背面供電技術(shù)的首個(gè)戰(zhàn)場(chǎng)

    電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))對(duì)于任何試圖將半導(dǎo)體工藝推進(jìn)至埃米級(jí)的晶圓廠而言,GAA和背面供電似乎都成了逃不開(kāi)的兩大技術(shù)。GAA和背面供電在滿(mǎn)足
    的頭像 發(fā)表于 06-14 00:11 ?3726次閱讀
    2nm突圍,<b class='flag-5'>背面</b><b class='flag-5'>供電</b>技術(shù)的首個(gè)戰(zhàn)場(chǎng)

    晶圓背面涂敷工藝對(duì)晶圓的影響

    一、概述 晶圓背面涂敷工藝是在晶圓背面涂覆一層特定的材料,以滿(mǎn)足封裝過(guò)程中的各種需求。這種工藝不僅可以提高芯片的機(jī)械強(qiáng)度,還可以?xún)?yōu)化散熱性能,確保芯片的穩(wěn)定性和可靠性。 二、材料選擇
    的頭像 發(fā)表于 12-19 09:54 ?314次閱讀
    晶圓<b class='flag-5'>背面</b>涂敷工藝對(duì)晶圓的影響

    聯(lián)發(fā)科攜手臺(tái)積電、新思科技邁向2nm芯片時(shí)代

    近日,聯(lián)發(fā)科在AI相關(guān)領(lǐng)域的持續(xù)發(fā)引起了業(yè)界的廣泛關(guān)注。據(jù)悉,聯(lián)發(fā)科正采用新思科技以AI驅(qū)動(dòng)的電子設(shè)計(jì)自動(dòng)化(EDA)流程,用于2nm制程上的先進(jìn)
    的頭像 發(fā)表于 11-11 15:52 ?608次閱讀

    AI算芯片供電電源測(cè)試?yán)?費(fèi)思低壓大電流系列電子負(fù)載

    AI算芯片作為驅(qū)動(dòng)復(fù)雜計(jì)算任務(wù)的核心引擎,其性能與穩(wěn)定性成為了決定應(yīng)用成敗的關(guān)鍵因素。而在這背后,供電電源的穩(wěn)定性和高效性則是保障AI算芯片
    的頭像 發(fā)表于 10-25 11:26 ?621次閱讀
    AI算<b class='flag-5'>力</b><b class='flag-5'>芯片</b><b class='flag-5'>供電</b>電源測(cè)試?yán)?費(fèi)思低壓大電流系列電子負(fù)載

    新思科技發(fā)布1.6納米背面布線技術(shù),助力萬(wàn)億晶體管芯片發(fā)展

    近日,新思科技(Synopsys)宣布了一項(xiàng)重大的技術(shù)突破,成功推出了1.6納米背面電源布線項(xiàng)目。這一技術(shù)將成為未來(lái)萬(wàn)億晶體管芯片制造過(guò)程中的關(guān)鍵所在。
    的頭像 發(fā)表于 09-30 16:11 ?402次閱讀

    反饋支路的背面要挖空,這是個(gè)什么原理?

    如圖,請(qǐng)教,反饋支路的背面要挖空,這是個(gè)什么原理?
    發(fā)表于 09-04 08:01

    達(dá)發(fā)科技LDAC藍(lán)牙音頻芯片出貨量破7000萬(wàn)

    聯(lián)發(fā)科旗下的網(wǎng)通芯片與物聯(lián)網(wǎng)芯片領(lǐng)先企業(yè)——達(dá)發(fā)科技,宣布了一項(xiàng)重要里程碑。自2021年起,通過(guò)與全球知名電子巨頭索尼集團(tuán)的深度合作,達(dá)
    的頭像 發(fā)表于 08-28 15:31 ?597次閱讀

    OPA4192在使用過(guò)程中,芯片發(fā)燙是什么原因?qū)е碌模?/a>

    OPA4192在使用過(guò)程中,芯片發(fā)燙,我們的供電電壓是正負(fù)16V,是因?yàn)?b class='flag-5'>供電電壓太高導(dǎo)致的嘛?有這方面的數(shù)據(jù)嘛?
    發(fā)表于 08-05 07:27

    臺(tái)積電正積極研發(fā)并推廣背面供電網(wǎng)絡(luò)(BSPDN)方案

    7月4日最新報(bào)道指出,臺(tái)積電正積極研發(fā)并推廣其創(chuàng)新的背面供電網(wǎng)絡(luò)(BSPDN)方案,盡管該方案在實(shí)施復(fù)雜度和成本上均面臨挑戰(zhàn),但預(yù)計(jì)將于2026年實(shí)現(xiàn)量產(chǎn)。當(dāng)前,臺(tái)積電的核心競(jìng)爭(zhēng)之一在于其領(lǐng)先
    的頭像 發(fā)表于 07-05 11:50 ?646次閱讀

    聯(lián)發(fā)科加速布局AI與PC領(lǐng)域,新型PC芯片將挑戰(zhàn)市場(chǎng)格局

    在人工智能與消費(fèi)計(jì)算技術(shù)飛速發(fā)展的今天,中國(guó)臺(tái)灣地區(qū)的芯片設(shè)計(jì)巨頭聯(lián)發(fā)科正以其敏銳的市場(chǎng)洞察和技術(shù)實(shí)力,積極布局未來(lái)。近日,有媒體援引業(yè)內(nèi)知情人士的消息報(bào)道,聯(lián)
    的頭像 發(fā)表于 06-12 16:05 ?734次閱讀

    聯(lián)發(fā)科 MT6983_天璣9000 5G移動(dòng)芯片

    芯片聯(lián)發(fā)
    jf_87063710
    發(fā)布于 :2024年05月21日 09:57:28

    聯(lián)發(fā)科發(fā)布旗艦5G生成式AI移動(dòng)芯片

    在近日舉辦的聯(lián)發(fā)科天璣開(kāi)發(fā)者大會(huì)2024上,這家全球知名的芯片巨頭宣布了旗下最新的旗艦產(chǎn)品——天璣9300+ 5G生成式AI移動(dòng)芯片。這款芯片
    的頭像 發(fā)表于 05-07 14:47 ?631次閱讀

    臺(tái)積電2023年報(bào)預(yù)告:2026年N2制程量產(chǎn),首推背面供電

    傳統(tǒng)芯片制造方式是自下而上,先制作晶體管,然后構(gòu)建互聯(lián)和供電線路層。然而,隨著制程工藝的不斷縮小,傳統(tǒng)供電模式的線路層變得愈發(fā)復(fù)雜,給設(shè)計(jì)和制造帶來(lái)困擾。
    的頭像 發(fā)表于 04-25 14:43 ?474次閱讀

    AI芯片架構(gòu)誰(shuí)將問(wèn)鼎江湖?

    Al算對(duì)高效電源提出新需求,背面供電技術(shù)蓄勢(shì)待發(fā):越來(lái)越高度化的集成會(huì)造成針對(duì)加速芯片的電源解決方案越來(lái)越復(fù)雜,方案需要不同電壓、不同路的多路輸入,這種情況下電壓軌會(huì)越來(lái)越多。
    發(fā)表于 03-05 10:15 ?375次閱讀
    AI<b class='flag-5'>芯片</b>架構(gòu)誰(shuí)將問(wèn)鼎江湖?

    2納米芯片背面供電技術(shù)分析

    在英特爾簡(jiǎn)化的工藝流程中(見(jiàn)圖 5),該工藝首先制造出鰭式場(chǎng)效應(yīng)晶體管(finFET)或全柵極晶體管,然后蝕刻納米硅片并填充鎢或其他低電阻金屬。
    的頭像 發(fā)表于 02-28 11:45 ?788次閱讀
    2納米<b class='flag-5'>芯片</b>的<b class='flag-5'>背面</b><b class='flag-5'>供電</b>技術(shù)分析