0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過(guò)使用模塊上的系統(tǒng)降低風(fēng)險(xiǎn)和時(shí)間

星星科技指導(dǎo)員 ? 來(lái)源:microchip ? 作者:microchip ? 2023-04-23 09:29 ? 次閱讀

工業(yè)應(yīng)用中,開發(fā)人員通常很難找到滿足其要求的合適嵌入式系統(tǒng),例如魯棒性、可靠性、安全性、多功能性以及功耗和吞吐量。憑借M100PFS系統(tǒng)模塊,ARIES嵌入式為具有挑戰(zhàn)性的工業(yè)項(xiàng)目提供了理想的平臺(tái)。用戶現(xiàn)在可以評(píng)估Microchip的PolarFire? SoC-FPGA架構(gòu),或?qū)⑵渥鳛楣δ軌K集成到新項(xiàng)目中。使用模塊化方法可降低風(fēng)險(xiǎn)并縮短開發(fā)時(shí)間。Quadcore RISC-V? PolarFire? SoC FPGA架構(gòu)特別適合低功耗應(yīng)用。

了解使用基于 Microchip 的 PolarFire? SoC-FPGA 架構(gòu)的模塊化解決方案創(chuàng)建穩(wěn)健可靠的嵌入式系統(tǒng)的可能性。

現(xiàn)代嵌入式系統(tǒng)通常需要最大的多功能性以及現(xiàn)代技術(shù)來(lái)滿足項(xiàng)目要求。此外,快速啟動(dòng)時(shí)間和低功耗是此類項(xiàng)目的常見要求。M100PFS 系統(tǒng)級(jí)模塊采用 PolarFire? SoC-FPGA 架構(gòu),提供了一個(gè)即用型構(gòu)建模塊,可用于大多數(shù)嵌入式應(yīng)用。SoM集成了用于HMS和FPGA的DDR4 RAM,eMMC NAND閃存,NOR閃存和專用時(shí)鐘芯片。提供的 IP 參考項(xiàng)目以及 U-Boot 和 Yocto 支持使開發(fā)人員能夠快速開始新架構(gòu)的工作,并邁出邁向產(chǎn)品的第一步。

功能強(qiáng)大且高效的 M100PFS 系統(tǒng)級(jí)模塊,帶極火? SoC

M100PFS SoM基于Microchip的PolarFire? SoC,Microchip的片上系統(tǒng)(SoC)FPGA系列將高性能64位RISC-V多核處理器子系統(tǒng)與低功耗FPGA技術(shù)相結(jié)合。嵌入式板在各種不同的用例中以其低功耗、非常好的效率和高系統(tǒng)安全性而令人印象深刻。它是安全相關(guān)系統(tǒng)和人工智能等應(yīng)用的理想選擇,在這些應(yīng)用中,高性能、安全和節(jié)能的計(jì)算機(jī)架構(gòu)將與 FPGA 相結(jié)合。

M100PFS平臺(tái)使客戶能夠輕松利用PolarFire? SoC強(qiáng)化的實(shí)時(shí)、支持Linux的RISC-V處理器子系統(tǒng),該子系統(tǒng)與業(yè)界功耗最低的中端FPGA極火FPGA系列集成。對(duì)于需要確定性操作的一系列嵌入式系統(tǒng),應(yīng)用可以從低功耗、熱效率和國(guó)防級(jí)安全性中受益。其廣泛的應(yīng)用包括智能嵌入式視覺、機(jī)器人工業(yè)自動(dòng)化、電信、無(wú)人機(jī)和工業(yè)物聯(lián)網(wǎng) (IIOT) 等應(yīng)用。

低功耗、可靠、安全

74 x 42 mm 小型 M100PFS SoM 采用低器件靜態(tài)功耗、低浪涌電流和低功耗收發(fā)器運(yùn)行。PolarFire? FPGA 技術(shù)憑借其單事件翻轉(zhuǎn) (SEU) 抗擾度、內(nèi)置 SECDED 和內(nèi)置于 FPGA 結(jié)構(gòu)中的 LSRAM 存儲(chǔ)器交錯(cuò)的可靠性而著稱。此外,SECDED 在所有處理器內(nèi)存資源上運(yùn)行,系統(tǒng)控制器掛起模式適用于安全關(guān)鍵型設(shè)計(jì)。有幾個(gè)功能支持安全方面:例如,密碼學(xué)研究公司(CRI)獲得專利的差分功率分析(DPA)位流保護(hù),集成的雙物理不可克隆功能(PUF)和56 KB的安全非易失性存儲(chǔ)器(sNVM)。

功能強(qiáng)大且可擴(kuò)展

來(lái)自ARIES Embedded的M100PFS SoM搭載的PolarFire? SoC結(jié)合了四通道64位RISC-V 64GC內(nèi)核和64位RISC-V 64 IMAC監(jiān)視器內(nèi)核。SoM 使用 FCVG484 封裝,可從 PolarFire SoC 的 23k 邏輯元件 (LE) 器件擴(kuò)展到 250k LE 器件。提供最大的460k LE PolarFire SoC器件的SoM將在以后的版本中提供。RISC-V CPU 微架構(gòu)實(shí)現(xiàn)是一個(gè)簡(jiǎn)單的 5 階段、單問(wèn)題、有序管道,不受常見無(wú)序機(jī)器中發(fā)現(xiàn)的 Meltdown 和 Spectre 漏洞的影響。

所有五個(gè) CPU 內(nèi)核都是一致的,內(nèi)存子系統(tǒng)允許在單個(gè)多核 CPU 集群中實(shí)現(xiàn)確定性實(shí)時(shí)系統(tǒng)和 Linux 的多功能組合。處理器 I/O 包括:2 個(gè)千兆以太網(wǎng)、USB 2.0 OTG、2 個(gè) CAN 2.0 A 和 B、就地執(zhí)行四通道 SPI 閃存控制器、5 個(gè)多模 UART、2 個(gè) SPI、2 個(gè) I2C、RTC、GPIO 和 5 個(gè)看門狗定時(shí)器。內(nèi)存包括專用于HMS的1/2/4 GByte LPDDR4 RAM,專用于FPGA的1/2/4 GByte LPDDR4 RAM,32 Mbit NOR閃存和4 - 64 GByte eMMC內(nèi)存。默認(rèn)配置包含千兆以太網(wǎng)、UART、CAN、SPI、I2C 和 USB。

通過(guò)哈特軟件服務(wù)實(shí)現(xiàn)可靠運(yùn)行

為了使SoM適用于大多數(shù)嵌入式應(yīng)用,ARIES Embedded為緊湊型系統(tǒng)提供了額外的功能。該模塊具有其IP參考設(shè)計(jì),定制的零級(jí)引導(dǎo)加載程序,U-Boot作為通用引導(dǎo)加載程序,支持Yocto的Linux和Hart軟件服務(wù)(HSS)。Polarfire? RISC-V四核SoC為控制和監(jiān)控任務(wù)提供了一個(gè)額外的內(nèi)核。一系列特殊服務(wù)在帶有 Hart 軟件服務(wù)的 E51 顯示器內(nèi)核上運(yùn)行,提供許多配置選項(xiàng)并確保運(yùn)行可靠性。例如,當(dāng)使用非對(duì)稱多處理時(shí),RISC-V內(nèi)核可以用于不同的操作系統(tǒng)或裸機(jī)。這使得在嵌入式系統(tǒng)中實(shí)現(xiàn)高級(jí)實(shí)時(shí)或安全要求成為可能。

用于輕松進(jìn)入項(xiàng)目的評(píng)估板

除了SoM之外,ARIES Embedded還提供M100PFSEVP評(píng)估板,以便輕松快速地啟動(dòng)FPGA SoC設(shè)計(jì)項(xiàng)目?;蹇梢酝ㄟ^(guò)Pmod連接器或HSMC端口靈活擴(kuò)展,因此可用于快速實(shí)現(xiàn)原型設(shè)計(jì)。

采用 FPGA 架構(gòu)的四核 RISC-V? CPU 甚至可以提升您要求苛刻的工業(yè)應(yīng)用。請(qǐng)查看艾睿電子網(wǎng)絡(luò)研討會(huì)上的演講:基于Microchip PolarFire? SoC的多核RISC-V?構(gòu)建應(yīng)用。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21744

    瀏覽量

    603662
  • 嵌入式
    +關(guān)注

    關(guān)注

    5083

    文章

    19131

    瀏覽量

    305544
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4169

    瀏覽量

    218350
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA提供快速、簡(jiǎn)單、零風(fēng)險(xiǎn)的成本降低方案

    , Inc.) 日前宣布隆重推出EasyPath-6FPGA,該產(chǎn)品為高性能 FPGA 進(jìn)入量產(chǎn)器件提供了六周內(nèi)即可實(shí)現(xiàn)的總成本最低、風(fēng)險(xiǎn)最小的的解決方案,在所有FPGA降低成本解決方案中轉(zhuǎn)入量產(chǎn)時(shí)間
    發(fā)表于 08-11 18:17

    降低PCB設(shè)計(jì)風(fēng)險(xiǎn)的三點(diǎn)技巧

    的問(wèn)題,可能需要打好幾版,調(diào)試很長(zhǎng)時(shí)間。其實(shí)如果了解系統(tǒng)的設(shè)計(jì)方法,這些完全可以避免。接下來(lái)我們就來(lái)談?wù)?b class='flag-5'>降低PCB設(shè)計(jì)風(fēng)險(xiǎn)的三點(diǎn)技巧。第1、系統(tǒng)
    發(fā)表于 12-22 11:22

    降低pcb設(shè)計(jì)風(fēng)險(xiǎn)的三點(diǎn)技巧

    的問(wèn)題,可能需要打好幾版,調(diào)試很長(zhǎng)時(shí)間。其實(shí)如果了解系統(tǒng)的設(shè)計(jì)方法,這些完全可以避免。接下來(lái)我們就來(lái)談?wù)?b class='flag-5'>降低PCB設(shè)計(jì)風(fēng)險(xiǎn)的三點(diǎn)技巧。第1、系統(tǒng)
    發(fā)表于 01-11 10:14

    電源方案成本分析和自搭電源方案的風(fēng)險(xiǎn)評(píng)估

    ,因?yàn)?b class='flag-5'>系統(tǒng)工程師要花費(fèi)更多的時(shí)間在原材料選擇、拓?fù)浞桨竷?yōu)化、方案設(shè)計(jì)調(diào)試及驗(yàn)證模塊電源方案的設(shè)計(jì)是一個(gè)整合和優(yōu)化的過(guò)程,如果其中一個(gè)環(huán)節(jié)出現(xiàn)問(wèn)題,如果再加上
    發(fā)表于 08-01 14:07

    降低可編程電源系統(tǒng)設(shè)計(jì)風(fēng)險(xiǎn)的方法

    ,系統(tǒng)設(shè)計(jì)師在開發(fā)日益復(fù)雜的電源系統(tǒng)方面所花費(fèi)的時(shí)間越來(lái)越少。正由于所花的時(shí)間不夠,大大提高了設(shè)計(jì)電源時(shí)的風(fēng)險(xiǎn),導(dǎo)致電源不滿足要求,需要返工
    發(fā)表于 09-26 17:30

    AD8055AR-EBZ,用于AD8055ARZ單路,能最大限度地降低風(fēng)險(xiǎn)并縮短產(chǎn)品上市時(shí)間

    免費(fèi)樣品。無(wú)需填充的電路板使用戶能夠快速定制和原型化各種運(yùn)算放大器電路,從而最大限度地降低風(fēng)險(xiǎn)并縮短產(chǎn)品上市時(shí)間
    發(fā)表于 09-17 09:05

    如何降低PCB設(shè)計(jì)的風(fēng)險(xiǎn)?

    設(shè)計(jì)PCB的過(guò)程中,我們要克服很多問(wèn)題。比如:元器件的選擇,節(jié)約成本,元器件間的兼容問(wèn)題,以及本文所闡述的如何規(guī)避PCB設(shè)計(jì)風(fēng)險(xiǎn)等其他問(wèn)題,該怎么有效的設(shè)置呢?所以了解這些問(wèn)題,更能高效的完成一款
    發(fā)表于 10-21 15:15

    絕緣電阻測(cè)試可降低電擊風(fēng)險(xiǎn)

    華天電力專業(yè)生產(chǎn)絕緣電阻測(cè)試儀(又稱絕緣電阻表),接下來(lái)為大家分享絕緣電阻測(cè)試可降低電擊風(fēng)險(xiǎn)。在正常情況下,電氣設(shè)備會(huì)由于電壓和內(nèi)部電容而產(chǎn)生最小量的泄漏電流,但是絕緣層可能會(huì)擊穿,從而導(dǎo)致泄漏
    發(fā)表于 11-12 11:10

    嵌入式GUI庫(kù)需要解決哪些問(wèn)題才能有效降低嵌入式系統(tǒng)開發(fā)的風(fēng)險(xiǎn)

    嵌入式系統(tǒng)由于軟硬件資源的差異性,往往在選擇GUI庫(kù)時(shí),打傷腦筋;或許有些開發(fā)者認(rèn)為,直接選擇Qt就可以了,但實(shí)踐證明,有些項(xiàng)目走到一半的時(shí)候,才發(fā)現(xiàn)系統(tǒng)的性能和資源完全喂不飽這個(gè)大鱷~~個(gè)人認(rèn)為嵌入式GUI庫(kù)需要解決以下問(wèn)題,才能有效
    發(fā)表于 12-15 08:20

    化工廠人員定位管理,強(qiáng)化生產(chǎn)安全管理降低安全風(fēng)險(xiǎn)

    能力,強(qiáng)化化工生產(chǎn)安全管理,降低安全風(fēng)險(xiǎn)。云酷科技依托于強(qiáng)大的技術(shù)支撐和對(duì)行業(yè)的深入洞察,研發(fā)了基于UWB定位技術(shù)的搞精度定位系統(tǒng),并成功將“化工人員定位管理系統(tǒng)”在多個(gè)大型廠區(qū)內(nèi)進(jìn)行
    發(fā)表于 02-18 16:56

    考慮降低暫態(tài)電壓失穩(wěn)風(fēng)險(xiǎn)的動(dòng)態(tài)無(wú)功優(yōu)化配置方法

    為了降低系統(tǒng)動(dòng)態(tài)負(fù)荷尤其是電動(dòng)機(jī)負(fù)荷比重越來(lái)越大帶來(lái)的電網(wǎng)暫態(tài)電壓失穩(wěn)風(fēng)險(xiǎn),提出了一種考慮降低暫態(tài)電壓失穩(wěn)風(fēng)險(xiǎn)的動(dòng)態(tài)無(wú)功優(yōu)化配置方法。綜合考
    發(fā)表于 04-10 10:59 ?0次下載

    Subtle Medical利用AI降低磁共振成像時(shí)間和成本

    硅谷的初創(chuàng)公司Subtle Medical正在利用AI大幅降低磁共振成像的時(shí)間和資金成本,同時(shí)降低輻射暴露的風(fēng)險(xiǎn)。
    的頭像 發(fā)表于 08-09 14:35 ?4854次閱讀

    序列預(yù)測(cè)算法降低鉆井測(cè)量時(shí)間風(fēng)險(xiǎn)

    公司地面系統(tǒng)的高級(jí)解碼算法為隨鉆測(cè)量(measurement while drilling,MWD)方法提供了支持。使用MWD時(shí),可以收集寶貴的方位數(shù)據(jù)和地層數(shù)據(jù),以用來(lái)優(yōu)化鉆井流程。該系統(tǒng)支持更準(zhǔn)確地定位井眼,這可以使鉆井作業(yè)更具成本效益,并使操作員可以較少的非生產(chǎn)
    發(fā)表于 02-26 09:16 ?749次閱讀
    序列預(yù)測(cè)算法<b class='flag-5'>降低</b>鉆井測(cè)量<b class='flag-5'>時(shí)間</b>與<b class='flag-5'>風(fēng)險(xiǎn)</b>

    通過(guò)節(jié)省時(shí)間和成本的創(chuàng)新技術(shù)降低電源中的EMI

    通過(guò)節(jié)省時(shí)間和成本的創(chuàng)新技術(shù)降低電源中的EMI。
    發(fā)表于 06-09 09:53 ?20次下載

    利用汽車開發(fā)標(biāo)準(zhǔn)如何降低風(fēng)險(xiǎn)

      底線是汽車應(yīng)用的端到端測(cè)試過(guò)于昂貴和復(fù)雜。另一方面,軟件故障的成本應(yīng)該成為尋找降低風(fēng)險(xiǎn)方法的動(dòng)力。通過(guò)應(yīng)用 ISO 26262 和 MISRA 等汽車軟件開發(fā)標(biāo)準(zhǔn),汽車制造商將自己置于最佳位置,以避免與錯(cuò)誤軟件相關(guān)的
    的頭像 發(fā)表于 06-22 14:37 ?713次閱讀