0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用系統(tǒng)參考模式設(shè)計JESD 204B時鐘

星星科技指導員 ? 來源:TI ? 作者:TI ? 2023-04-18 09:25 ? 次閱讀

在本文中,將談?wù)摱秳雍铣善髋c清除器的不同系統(tǒng)參考信號(SYSREF)模式,以及如何用它們來最大限度地提高JESD204B時鐘方案的性能。

LMK04821系列器件為該話題提供了很好的范例研究素材,因為它們是高性能的雙環(huán)路抖動清除器,可在具有器件和SYSREF時鐘的子類1時鐘方案里驅(qū)動多達七個JESD204B轉(zhuǎn)換器或邏輯器件。圖1是典型JESD204B系統(tǒng)(以LMK04821系列器件作為時鐘解決方案)的高級方框圖。

pYYBAGQ98YiAb10wAABphiYnbZU566.jpg

圖1:典型的JEDEC JESD204B應(yīng)用方框圖

LMK04821憑借來自第二鎖相環(huán)(PLL)電壓控制振蕩器的單個SYSREF時鐘分頻器來產(chǎn)生SYSREF信號。信號從分頻器被分配到個別的輸出路徑。每個輸出路徑均包含數(shù)字和模擬延遲,以調(diào)節(jié)與器件時鐘有關(guān)的SYSREF相位。

根據(jù)JESD204B標準,SYSREF可采用不同的模式,如圖2所示。它可以是連續(xù)性(也稱為周期性)、有間隙的周期性或一次性信號。連續(xù)性和有間隙的周期性SYSREF的周期必須是本地多幀時鐘(LMFC)的整數(shù)倍,以避免多幀中間的SYSREF脈沖。

連續(xù)性模式允許連續(xù)性輸出。由于從SYSREF至器件時鐘存在串擾,因此許多開發(fā)人員不用連續(xù)性模式。但是,連續(xù)性模式使系統(tǒng)開發(fā)人員能在兩個信號之間手動設(shè)置恰當?shù)拇_定性相位關(guān)系。設(shè)置后,它可變?yōu)橛虚g隙的周期性SYSREF。

在有間隙的周期性或一次性模式中,SYSREF時鐘分頻器的輸出通過脈沖發(fā)生器被饋送給輸出路徑。脈沖發(fā)生器用門控制SYSREF信號,只讓少數(shù)脈沖通過。脈沖數(shù)可被設(shè)定為一個、兩個、四個或八個。因為沒有周期性信號,所以從SYSREF至器件時鐘的串擾被最大限度地減少。

LMK0482x中另一類有間隙的周期性SYSREF模式是請求模式,只要SYNC/SYSREF_REQ引腳為高電平,該模式就能輸出SYSREF脈沖的連續(xù)流。

poYBAGQ98YmAdNCCAAB2hGqJY3M841.jpg

圖2:LMK0482x的SYSREF模式是:a)連續(xù)性SYSREF;b)脈沖式SYSREF(一次性或有間隙的周期性模式);c)SYSREF請求(有間隙的周期性模式)

在LMK04821器件中,內(nèi)部SYSREF分配路徑與輸出分頻器同步路徑共享。因此,它需要一個特定的寄存器寫入序列,以支持同步輸出和無干擾SYSREF脈沖的產(chǎn)生。在表1中,筆者描述的方法都與它們的寄存器寫入序列一起列出。表1還展示了內(nèi)容為十進制值的內(nèi)部寄存器字段名。具有相同編號的步驟可以互換。

pYYBAGQ98YqAaNaVAAMlJ81sjig665.jpg

表1:能啟用不同SYSREF模式的寄存器寫入序列

JESD204B標準是減少布局工作量,同時在信號轉(zhuǎn)換器和邏輯器件之間采用串行化數(shù)據(jù)傳輸。通過充分利用JESD204B致能時鐘器件的SYSREF模式,您可在整個系統(tǒng)中輕松創(chuàng)建確定性的相位關(guān)系。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8784

    瀏覽量

    148895
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5392

    瀏覽量

    121930
  • 脈沖發(fā)生器
    +關(guān)注

    關(guān)注

    5

    文章

    178

    瀏覽量

    34359
收藏 人收藏

    評論

    相關(guān)推薦

    如何實現(xiàn)JESD204B時鐘方案最大性能

    在一篇以前的文章中,Timothy T.曾談到JESD204B接口標準(該標準越來越受歡迎,因為它能在高速數(shù)據(jù)采集系統(tǒng)里簡化設(shè)計)的時鐘要求。在本文中,筆者將談?wù)摱秳雍铣善髋c清除器的不同系統(tǒng)
    的頭像 發(fā)表于 05-14 08:48 ?1w次閱讀
    如何實現(xiàn)<b class='flag-5'>JESD204B</b><b class='flag-5'>時鐘</b>方案最大性能

    JESD204B系統(tǒng)級優(yōu)勢

    的引腳數(shù)。因此它能獲得工程師的青睞和關(guān)注也就不足為奇了,它具備如下系統(tǒng)級優(yōu)勢:更小的封裝尺寸與更低的封裝成本:JESD204B 不僅采用 8b10b 編碼技術(shù)串行打包數(shù)據(jù),而且還有助于
    發(fā)表于 09-18 11:29

    串行LVDS和JESD204B的對比

    匹配FPGA和轉(zhuǎn)換器的引腳輸出,迫使元件數(shù)增加,并使PCB復(fù)雜化。這加大了客戶系統(tǒng)的成本支出以及復(fù)雜程度;而這些問題可通過采用更有效的JESD204B接口加以解決。雷達和安全通信目前高級雷達接收器的脈沖
    發(fā)表于 05-29 05:00

    JESD204標準解析

    不同路徑之間的偏斜時,就會對系統(tǒng)設(shè)計產(chǎn)生不必要的復(fù)雜性。JESD204B中,采用設(shè)備時鐘作為JESD204
    發(fā)表于 06-17 05:00

    JESD204B串行接口時鐘的優(yōu)勢

    。2.2 通用的LVDS 時鐘芯片 在某些應(yīng)用中客戶的系統(tǒng)上既有JESD204B 的數(shù)模轉(zhuǎn)換器,也有LVDS 接口的數(shù)模轉(zhuǎn)換器,或者客戶需要用到連續(xù)模式的SYSREF,這時LMK048
    發(fā)表于 06-19 05:00

    jesd204b ip核支持的線速率

    因?qū)嶋H需求,本人想使用JESD204b的ip核接收ADC發(fā)送過來的數(shù)據(jù),ADC發(fā)送的數(shù)據(jù)鏈路速率是15gbps, 廠家說屬于204b標準。我看到jesd204b的ip核標準最大是12.5gbps,但是支持的支持高達16.375
    發(fā)表于 08-12 09:36

    如何去實現(xiàn)JESD204B時鐘?

    JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實現(xiàn)JESD204B時鐘
    發(fā)表于 05-18 06:06

    如何采用系統(tǒng)參考模式設(shè)計JESD204B時鐘

    JESD204B系統(tǒng)(以LMK04821系列器件作為時鐘解決方案)的高級方框圖。圖1:典型的JEDEC JESD204B應(yīng)用方框圖 LMK04821憑借來自第二鎖相環(huán)(PLL)電壓控制
    發(fā)表于 11-18 06:36

    采用系統(tǒng)參考模式設(shè)計JESD204B時鐘

    在本文中,筆者將談?wù)摱秳雍铣善髋c清除器的不同系統(tǒng)參考信號(SYSREF)模式,以及如何用它們來最大限度地提高JESD204B時鐘方案的性能。 LMK04821系列器件為該話題提供了很好
    發(fā)表于 11-17 10:31 ?3227次閱讀
    <b class='flag-5'>采用</b><b class='flag-5'>系統(tǒng)</b>參考<b class='flag-5'>模式</b>設(shè)計<b class='flag-5'>JESD204B</b><b class='flag-5'>時鐘</b>

    JESD204B時鐘方面的設(shè)計及其驗證實現(xiàn)

    隨著數(shù)模轉(zhuǎn)換器的轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時鐘和同步時鐘之間的時序關(guān)系有著嚴格需求。本文就重點講解了JESD204B 數(shù)模
    發(fā)表于 11-18 08:00 ?2183次閱讀

    采用系統(tǒng)參考模式設(shè)計JESD 204B時鐘

    中,筆者將談?wù)摱秳雍铣善髋c清除器的不同系統(tǒng)參考信號(SYSREF)模式,以及如何用它們來最大限度地提高JESD204B時鐘方案的性能。 ? LMK04821系列器件為該話題提供了很
    的頭像 發(fā)表于 11-24 14:48 ?2805次閱讀
    <b class='flag-5'>采用</b><b class='flag-5'>系統(tǒng)</b>參考<b class='flag-5'>模式</b>設(shè)計<b class='flag-5'>JESD</b> <b class='flag-5'>204B</b><b class='flag-5'>時鐘</b>

    JESD204B時鐘網(wǎng)絡(luò)原理概述

    明德?lián)P的JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網(wǎng)來配置AD9144和AD9516板卡,實現(xiàn)高速ad采集。最終可以在示波器和上位機上采集到設(shè)定頻率的正弦波。本文重點介紹JESD204B時鐘網(wǎng)絡(luò)。
    的頭像 發(fā)表于 07-07 08:58 ?1832次閱讀
    <b class='flag-5'>JESD204B</b><b class='flag-5'>時鐘</b>網(wǎng)絡(luò)原理概述

    時序至關(guān)重要:采用系統(tǒng)參考模式設(shè)計JESD 204B時鐘

    時序至關(guān)重要:采用系統(tǒng)參考模式設(shè)計JESD 204B時鐘
    發(fā)表于 11-04 09:50 ?0次下載
    時序至關(guān)重要:<b class='flag-5'>采用</b><b class='flag-5'>系統(tǒng)</b>參考<b class='flag-5'>模式</b>設(shè)計<b class='flag-5'>JESD</b> <b class='flag-5'>204B</b><b class='flag-5'>時鐘</b>

    AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對數(shù)字轉(zhuǎn)換器數(shù)據(jù)表 ADI

    電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9694S: 14-Bit, 500 MSPS, JESD 204B, 二次對數(shù)字轉(zhuǎn)換器數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9694S: 14-Bit
    發(fā)表于 10-08 16:48
    AD9694S: 14-Bit, 500 MSPS, <b class='flag-5'>JESD</b> <b class='flag-5'>204B</b>, 二次對數(shù)字轉(zhuǎn)換器數(shù)據(jù)表 ADI

    JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項.pdf》資料免費下載
    發(fā)表于 09-21 10:19 ?5次下載
    從<b class='flag-5'>JESD204B</b>升級到<b class='flag-5'>JESD204</b>C時的<b class='flag-5'>系統(tǒng)</b>設(shè)計注意事項