0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號(hào)完整性之反射(五)

CHANBAEK ? 來(lái)源:從狒狒進(jìn)化到硬件工程師 ? 作者:李曉晶 ? 2023-04-15 16:07 ? 次閱讀

11 分支走線對(duì)信號(hào)反射的影響

有些設(shè)計(jì)中可能是三個(gè)或者更多芯片在同一個(gè)信號(hào)鏈路上,按照f(shuō)lyby拓?fù)浣Y(jié)構(gòu)布局。如下圖是一顆SOC和3顆DDR3的PCB布局設(shè)計(jì)。因?yàn)槿wDDR3的ADD是共用一組來(lái)自SOC的信號(hào)線,因此只有ADD信號(hào)線有分支一說(shuō),黃色箭頭所示即為分支,也稱為樁線。除了PCB板上的走線,芯片封裝中的走線也是樁線的組成部分。這些分支是影響信號(hào)反射波形的因素之一。DATA線是SOC和DDR點(diǎn)對(duì)點(diǎn)傳輸?shù)?,沒(méi)有分支。(注:此處僅僅是舉例,現(xiàn)實(shí)設(shè)計(jì)中,通常SOC的一組DDR端口驅(qū)動(dòng)2顆DDR3芯片,SOC的另一組DDR端口驅(qū)動(dòng)另外1顆或者2顆DDR3芯片)。

信號(hào)從SOC端(A點(diǎn))輸出后,當(dāng)傳輸?shù)降谝粋€(gè)分支時(shí)(B點(diǎn)),遇到的阻抗是兩端傳輸線的并聯(lián)阻抗,即在此分支遇到的阻抗會(huì)下降,因此在此阻抗變化點(diǎn),會(huì)有負(fù)反射發(fā)生,有負(fù)反射波形返回SOC。同時(shí)另一部分的信號(hào)將沿著兩個(gè)分支繼續(xù)傳播(一個(gè)向DDR3-2方向傳播下去,另一個(gè)向DDR3-1方向傳輸)。當(dāng)信號(hào)到達(dá)DDR3-1終端時(shí),可能會(huì)有反射發(fā)生,從DDR3-1終端反射回分支點(diǎn)(B點(diǎn)),再?gòu)腁點(diǎn)反射回DDR3-1終端,即在DDR3-1的這一段分支上來(lái)回反射。類似的情況也會(huì)在分支C點(diǎn)、D點(diǎn)發(fā)生。因此A點(diǎn)、B點(diǎn)、C點(diǎn)、D點(diǎn)、DDR3-1終端點(diǎn)、DDR3-2終端點(diǎn)的波形,是這些分支的反射波形的組合。它們的計(jì)算是極其復(fù)雜的,通過(guò)仿真電路得到仿真波形是比較高效的辦法。

pYYBAGQ6WviAApPJAAChTQOphX4526.png

針對(duì)分支走線對(duì)信號(hào)的影響,做仿真如下:

(一)沒(méi)有分支時(shí)的仿真

pYYBAGQ6Wv-ACtJLAADdcyOlwHQ702.png

仿真結(jié)果如下:負(fù)載端R2的波形看起來(lái)還不錯(cuò),沒(méi)有反射振鈴,過(guò)沖和下沖也很小。

pYYBAGQ6WwiALGn6AAAwvkmpABQ091.png

(二)有分支走線存在時(shí)的仿真

仿真電路如下:分支TL2和R3已經(jīng)接入信號(hào)路徑。

poYBAGQ6WxCAUnQ3AADIQHfvjnc003.png

如下是有分支存在時(shí)的波形??梢钥吹截?fù)載R2和負(fù)載R3上的波形非常的差。明顯的多次振鈴,幅度也超過(guò)信號(hào)電壓幅度的±5%。

pYYBAGQ6WxqAHwS9AABt7emTJqI593.png

針對(duì)這種設(shè)計(jì),怎么修改才能是信號(hào)滿足負(fù)載端的需求呢?

(三)如果仿真電路只有2個(gè)負(fù)載,可以考慮T型拓?fù)?/p>

在上圖<2>中,TL1長(zhǎng)度為1in,TL2長(zhǎng)度為0.5in。即負(fù)載R3距離源端近,負(fù)載R2距離源端遠(yuǎn)。因?yàn)橹挥袃蓚€(gè)負(fù)載,可以修改設(shè)計(jì)如下圖<3>所示,TL1=TL2=1in,即兩負(fù)載距離源端一樣,按照T型結(jié)構(gòu)布局和走線。

poYBAGQ6WyKAfk34AADXPPowHKY227.png

仿真結(jié)果如下:兩負(fù)載的波形完全重合,也沒(méi)有過(guò)沖、振鈴之類的失真。

poYBAGQ6WyuAXJcWAABhtLTqk8I523.png

(四)如果多于2個(gè)負(fù)載的拓?fù)浣Y(jié)構(gòu),盡量縮短TL2等的距離

如下圖,針對(duì)TL2的不同長(zhǎng)度做信號(hào)仿真。

pYYBAGQ6WzOAWbcKAADJQvIecVY648.png

如下是TL2在不同長(zhǎng)度下的負(fù)載R2的波形

poYBAGQ6Wz2AYO1mAAB_X6YoZrU860.png

局部放大后,可以看到。TL2=0.05in的是綠色實(shí)線波形,只有幅度很輕微的抖動(dòng)。最嚴(yán)重的是TL2=0.5in藍(lán)色虛線波形,抖動(dòng)和振鈴非常明顯。其他波形隨著TL2長(zhǎng)度的縮短,質(zhì)量越來(lái)越好。

poYBAGQ6W0eAL6CdAAEKszeLeDA719.png

結(jié)論:多負(fù)載設(shè)計(jì)時(shí),如果是兩個(gè)負(fù)載,考慮按照T型拓?fù)湓O(shè)計(jì)。如果大于兩個(gè)負(fù)載,按照Flyby拓?fù)浣Y(jié)構(gòu)設(shè)計(jì)時(shí),每個(gè)分支的走線都盡量短。在PCB出圖前,最好結(jié)合實(shí)際PCB疊層參數(shù)、PCB走線參數(shù)進(jìn)行仿真,調(diào)整到比較優(yōu)化的階段。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50851

    瀏覽量

    423987
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23105

    瀏覽量

    398132
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    276

    瀏覽量

    42285
  • 信號(hào)完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1408

    瀏覽量

    95496
  • 信號(hào)反射
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    10468
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    信號(hào)完整性():信號(hào)反射

    ,信號(hào)傳播路徑中阻抗發(fā)生變化的點(diǎn),其電壓不再是原來(lái)傳輸?shù)碾妷?。這種反射電壓會(huì)改變信號(hào)的波形,從而可能會(huì)引起信號(hào)完整性問(wèn)題。這種感性的認(rèn)識(shí)對(duì)研
    發(fā)表于 05-31 07:48

    何為信號(hào)完整性?信號(hào)完整性包含哪些

    何為信號(hào)完整性信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量
    發(fā)表于 12-30 08:15

    高速電路信號(hào)完整性分析應(yīng)用篇

    高速電路信號(hào)完整性分析應(yīng)用篇
    發(fā)表于 05-28 01:00 ?0次下載

    信號(hào)完整性原理分析

    信號(hào)完整性原理分析 什么是“信號(hào)完整性”?在傳統(tǒng)的定義中“完整性(integrity)”指完整
    發(fā)表于 11-04 12:07 ?211次下載

    什么是信號(hào)完整性

    什么是信號(hào)完整性 信號(hào)完整性(Signal Integrity):就是指電路系統(tǒng)中信號(hào)
    發(fā)表于 06-30 10:23 ?5321次閱讀
    什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性與電源完整性仿真分析

    為了使設(shè)計(jì)人員對(duì)信號(hào)完整性與電源完整性有個(gè)全面的了解,文中對(duì)信號(hào)完整性與電源完整性的問(wèn)題進(jìn)行了仿
    發(fā)表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>仿真分析

    信號(hào)完整性原理

    介紹信號(hào)完整性的四個(gè)方面,EMI,串?dāng)_,反射,電源等。
    發(fā)表于 08-29 15:02 ?0次下載

    信號(hào)完整性簡(jiǎn)介及protel信號(hào)完整性設(shè)計(jì)指南

    信號(hào)完整性(Signal Integrity Signal Integrity,簡(jiǎn)稱SI SI)是指在信號(hào)線上的信號(hào)質(zhì)量。差的信號(hào)
    發(fā)表于 11-16 13:24 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>簡(jiǎn)介及protel<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>設(shè)計(jì)指南

    信號(hào)完整性的“反射”的心路歷程

    我們?cè)诮榻B信號(hào)完整性的時(shí)候通常會(huì)說(shuō)“當(dāng)傳輸延時(shí)大于六分之一的信號(hào)的上升時(shí)間時(shí),需要考慮信號(hào)完整性問(wèn)題”,于是乎教科書(shū)里面都會(huì)配上一副類似于這
    的頭像 發(fā)表于 04-13 09:46 ?2763次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的“<b class='flag-5'>反射</b>”的心路歷程

    信號(hào)完整性系列信號(hào)完整性簡(jiǎn)介

    本文主要介紹信號(hào)完整性是什么,信號(hào)完整性包括哪些內(nèi)容,什么時(shí)候需要注意信號(hào)完整性問(wèn)題?
    的頭像 發(fā)表于 01-20 14:22 ?1503次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>系列<b class='flag-5'>之</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>簡(jiǎn)介

    信號(hào)完整性系列信號(hào)完整性簡(jiǎn)介”

    本文主要介紹信號(hào)完整性是什么,信號(hào)完整性包括哪些內(nèi)容,什么時(shí)候需要注意信號(hào)完整性問(wèn)題?
    發(fā)表于 01-23 08:45 ?28次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>系列<b class='flag-5'>之</b>“<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>簡(jiǎn)介”

    信號(hào)完整性與電源完整性的仿真

    信號(hào)完整性與電源完整性的仿真(5V40A開(kāi)關(guān)電源技術(shù)參數(shù))-信號(hào)完整性與電源完整性的仿真分析與設(shè)
    發(fā)表于 09-29 12:11 ?91次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>的仿真

    信號(hào)完整性反射(一)

    信號(hào)沿互連線傳播時(shí),如果感受到的瞬態(tài)阻抗發(fā)生變化,則一部分信號(hào)反射回源端,另一部分信號(hào)發(fā)生失真并且繼續(xù)向負(fù)載端傳輸過(guò)去。這是單一信號(hào)網(wǎng)絡(luò)中
    的頭像 發(fā)表于 04-15 15:50 ?2087次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>之</b><b class='flag-5'>反射</b>(一)

    信號(hào)完整性分析科普

    小的成本,快的時(shí)間使產(chǎn)品達(dá)到波形完整性、時(shí)序完整性、電源完整性的要求;我們知道:電源不穩(wěn)定、電源的干擾、信號(hào)間的串?dāng)_、信號(hào)傳輸過(guò)程中的
    的頭像 發(fā)表于 08-17 09:29 ?6157次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析科普

    串?dāng)_和反射影響信號(hào)完整性

    串?dāng)_和反射影響信號(hào)完整性? 串?dāng)_和反射是影響信號(hào)傳輸完整性的兩個(gè)主要因素。在深入討論之前,首先
    的頭像 發(fā)表于 11-30 15:21 ?567次閱讀