0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

世界首款采用58Gbps PAM4收發(fā)器技術(shù)的現(xiàn)場可編程門陣列

FPGA之家 ? 來源:FPGA之家 ? 2023-04-13 09:53 ? 次閱讀

本周,光纖通信 (OFC) 大會在圣迭戈隆重舉行。在此次大會上,英特爾編程解決方案事業(yè)部將展示獨步市場的 58Gbps 收發(fā)器技術(shù),其集成在英特爾 Stratix 10 TX FPGA 上,帶來了世界首款采用 58Gbps PAM4 收發(fā)器技術(shù)的現(xiàn)場可編程門陣列 (FPGA),該產(chǎn)品現(xiàn)已開始批量生產(chǎn)和發(fā)運,它支持 400Gb 以太網(wǎng)部署。

“我們繼續(xù)推動產(chǎn)品創(chuàng)新和功能開發(fā),以提高對網(wǎng)絡(luò)和數(shù)據(jù)中心應(yīng)用至關(guān)重要的數(shù)據(jù)獲取和處理速度,今天的發(fā)布內(nèi)容正是這種努力的成果,突顯出英特爾 FPGA 能夠為客戶創(chuàng)造的實際價值?!?/p>

——Dan McNamara,英特爾公司高級副總裁兼可編程解決方案事業(yè)部總經(jīng)理

重要意義

相比傳統(tǒng)解決方案,這一先進技術(shù)可將收發(fā)器帶寬提高一倍。對于需要高帶寬的應(yīng)用,這種改進至關(guān)重要,此類應(yīng)用包括:網(wǎng)絡(luò)、云和 5G 應(yīng)用,光學傳輸網(wǎng)絡(luò),企業(yè)網(wǎng)絡(luò),云服務(wù)提供商和 5G。通過支持雙模調(diào)制、58Gbps PAM4 和 30Gbps NRZ,新基礎(chǔ)設(shè)施可達到 58Gbps 的數(shù)據(jù)速率,同時保持與現(xiàn)有網(wǎng)絡(luò)基礎(chǔ)設(shè)施的向后兼容。

采用 58Gbps PAM4 收發(fā)器技術(shù)的 Stratix 10 TX FPGA 可為架構(gòu)師提供更高的收發(fā)器帶寬和硬化IP核,以滿足其對于更高密度和更快連接速度的巨大需求。

VeEX 產(chǎn)品營銷副總裁 Ildefonso M. Polo 表示:“400Gb 以太網(wǎng)和 QSFP-DD 市場正在快速發(fā)展。在市場中率先推出可移植解決方案有助于企業(yè)把握先機,更快地將實驗成果付諸實踐。我們很榮幸與英特爾緊密合作,推出我們的下一代測試模塊,其采用了可支持原生 58Gbps PAM4生產(chǎn)量級FPGA 技術(shù)?!?/p>

功能

英特爾 Stratix 10 TX FPGA 提供多達 144 個收發(fā)器通道和 1 到 58 Gbps 的串行數(shù)據(jù)速率,可推動網(wǎng)絡(luò)、網(wǎng)絡(luò)功能虛擬化 (NFV) 和光傳輸解決方案的未來發(fā)展。這一組合提供了比現(xiàn)有 FPGA 更高的總帶寬,支持系統(tǒng)架構(gòu)擴展到 100Gb、200Gb 和 400Gb 傳輸速度。

包括 100Gb MAC 和 FEC 在內(nèi)的各種硬知識產(chǎn)權(quán) (IP) 內(nèi)核可提供優(yōu)化的性能、延遲和功耗。

優(yōu)勢

英特爾 Stratix 10 FPGA 58Gbs 收發(fā)器可與 400G 以太網(wǎng) FPGA 互連,僅使用八個通道便可滿足路由器、交換機、有源光纜和直連電纜、互連和測試與測量設(shè)備的全新高帶寬要求。

未來可期 在英特爾“架構(gòu)日”,英特爾披露了一款采用 10 納米制程技術(shù)構(gòu)建的 112G PAM4 高速收發(fā)器測試芯片。這款芯片將整合到英特爾的下一代 FPGA 產(chǎn)品系列,滿足下一代數(shù)據(jù)中心、企業(yè)和網(wǎng)絡(luò)環(huán)境對帶寬的苛刻需求。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21738

    瀏覽量

    603461
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3428

    瀏覽量

    106008
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    40

    文章

    5426

    瀏覽量

    171740

原文標題:支持 400G 以太網(wǎng)部署,首款 58Gbps FPGA 收發(fā)器開始批量生產(chǎn)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    AMD Versal自適應(yīng)SoC GTM如何用XSIM仿真和觀察PAM4信號

    可以傳輸兩個 Bit 的信息,相比傳統(tǒng)的 NRZ 模式,信號傳輸速率相當于原來的兩倍,當前主流的 400G 光模塊廣泛采用 PAM4 技術(shù)。AMD Versal 自適應(yīng) SoC 的 GTM 支持
    的頭像 發(fā)表于 11-22 13:49 ?229次閱讀
    AMD Versal自適應(yīng)SoC GTM如何用XSIM仿真和觀察<b class='flag-5'>PAM4</b>信號

    古希臘掌管224G 的神 | Samtec 224G PAM4 高速互連大合集!

    。 接下來,我們將仔細觀察Samtec的兩個224 G現(xiàn)場產(chǎn)品演示,每個演示都展示了不同的通道評估方法。第一個是全通道測量。 上圖所示演示是一個異步224 Gbps PAM4 系統(tǒng)。Synopsys
    發(fā)表于 08-07 11:43 ?2336次閱讀
    古希臘掌管224G 的神 | Samtec 224G <b class='flag-5'>PAM4</b> 高速互連大合集!

    FPGA高速收發(fā)器的特點和應(yīng)用

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)高速收發(fā)器是現(xiàn)代數(shù)字通信系統(tǒng)中不可或缺的關(guān)鍵組件。它們以其高速、靈活和
    的頭像 發(fā)表于 08-05 15:02 ?598次閱讀

    DS560MB410低功耗56Gbps PAM4 4通道線性轉(zhuǎn)接驅(qū)動數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS560MB410低功耗56Gbps PAM4 4通道線性轉(zhuǎn)接驅(qū)動數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-28 10:09 ?0次下載
    DS560MB410低功耗56<b class='flag-5'>Gbps</b> <b class='flag-5'>PAM4</b> <b class='flag-5'>4</b>通道線性轉(zhuǎn)接驅(qū)動數(shù)據(jù)表

    Samtec技術(shù)前沿 | 新型 Samtec前面板電纜系統(tǒng)帶來112 Gbps PAM4優(yōu)異性能

    摘要/前言 Samtec 有10種連接系統(tǒng)(包括線到板和板到板)可在112 Gbps PAM4數(shù)據(jù)速率下實現(xiàn)出色的性能。112 G電纜系統(tǒng)是Samtec Flyover? 專為中板、中板到前面板
    發(fā)表于 06-12 15:13 ?362次閱讀

    什么是現(xiàn)場可編程邏輯陣列?它有哪些特點和應(yīng)用?

    在電子工程領(lǐng)域,現(xiàn)場可編程邏輯陣列(Field Programmable Logic Array,簡稱FPLA)是一種具有強大靈活性和可編程性的半導(dǎo)體器件。它屬于可編程邏輯器件(PLD
    的頭像 發(fā)表于 05-23 16:25 ?964次閱讀

    SG3225EEN在PAM4光模塊和400G,QSFP-DD光模塊中的應(yīng)用

    ?SG3225EEN又是怎么應(yīng)用在PAM4光模塊和QSFP-DD光模塊中的呢? 首先介紹的是PAM4光模塊:PAM4PAM(脈沖幅度調(diào)制)調(diào)制
    發(fā)表于 05-10 14:41 ?0次下載

    現(xiàn)場可編程門陣列的基本結(jié)構(gòu)和優(yōu)缺點

    現(xiàn)場可編程門陣列(FPGA)的基本結(jié)構(gòu)主要包括可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)
    的頭像 發(fā)表于 03-27 14:49 ?613次閱讀

    現(xiàn)場可編程門陣列的原理和應(yīng)用

    FPGA是一種可編程的硬件邏輯器件,其核心組成部分是可編程邏輯單元(PLU)和可編程互連資源(Interconnect Resources)。PLU是一組可編程的邏輯門,如與門、或門、
    的頭像 發(fā)表于 03-27 14:49 ?703次閱讀

    現(xiàn)場可編程門陣列簡介

    現(xiàn)場可編程門陣列(FPGA)是一種由半導(dǎo)體材料制成的集成電路,用戶購買后可以重新編程或配置,以滿足特定功能或應(yīng)用需求。其控制程序存儲在內(nèi)存中,加電后,程序自動裝載到芯片執(zhí)行。FPGA的
    的頭像 發(fā)表于 03-27 14:48 ?561次閱讀

    fpga開發(fā)需要掌握哪些編程語言

    FPGA(現(xiàn)場可編程門陣列)開發(fā)涉及多種編程語言和技術(shù).
    的頭像 發(fā)表于 03-27 14:34 ?1478次閱讀

    現(xiàn)場可編程門陣列設(shè)計流程

    現(xiàn)場可編程門陣列(FPGA)設(shè)計流程是一個綜合性的過程,它涵蓋了從需求分析到最終實現(xiàn)的各個環(huán)節(jié)。下面將詳細介紹FPGA設(shè)計流程的主要步驟。
    的頭像 發(fā)表于 03-16 16:38 ?1962次閱讀

    現(xiàn)場可編程門陣列是什么

    現(xiàn)場可編程門陣列(Field Programmable Gate Array,簡稱FPGA)是一種超大規(guī)模可編程邏輯器件,由可編程邏輯資源、
    的頭像 發(fā)表于 03-16 16:38 ?2474次閱讀

    fpga用什么語言編程

    FPGA(現(xiàn)場可編程門陣列)的編程主要使用硬件描述語言(HDL),其中最常用的是Verilog HDL和VHDL。
    的頭像 發(fā)表于 03-14 18:17 ?2839次閱讀

    可編程邏輯陣列PLA內(nèi)部邏輯結(jié)構(gòu)示意

    可編程邏輯陣列(Programmable Logic Array,PLA)和可編程陣列邏輯(Programmable Array Logic,PAL)都是數(shù)字邏輯電路中常見的可編程邏輯
    發(fā)表于 02-02 11:41 ?2855次閱讀
    <b class='flag-5'>可編程邏輯陣列</b>PLA內(nèi)部邏輯結(jié)構(gòu)示意