0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?Cadence Allegro飛線的隱藏關(guān)閉

凡億PCB ? 來(lái)源:未知 ? 2023-04-11 10:30 ? 次閱讀

Cadence Allegro飛線的隱藏關(guān)閉

PCB設(shè)計(jì)過(guò)程中,一把布線的順序是先走信號(hào)線,然后進(jìn)行電源的處理、電源的分割,然而電源的飛線是非常多的,非常影響信號(hào)線的布線,所以剛開始會(huì)將電源的飛線進(jìn)行隱藏,具體操作的步驟如下所示:

1.點(diǎn)擊執(zhí)行菜單命令Logic-Identify DC Nets,如圖1所示,定義電源的電壓屬性;


圖1 定義電壓屬性示意圖


2.進(jìn)入電壓設(shè)置界面,可以從網(wǎng)絡(luò)列表選擇網(wǎng)絡(luò),也可以是鼠標(biāo)去PCB界面進(jìn)行點(diǎn)擊,如圖2所示,我們選擇到GND網(wǎng)絡(luò),目前是沒(méi)有賦予電壓值的,顯示是None,在Voltage欄輸入電壓值為0,這樣飛線就會(huì)收起來(lái)了;


圖2將電源飛線收起示意圖


3.如圖3所示,將電壓值指定好以后,點(diǎn)擊Apply命令運(yùn)用下,飛線就收起來(lái),不會(huì)到處飛,方便對(duì)其它信號(hào)線的布線以及規(guī)劃。其它電源的飛線,跟這個(gè)的處理方法是一致的,也是賦予電壓值即可,是多少伏特的電壓值就賦予多少電壓值即可。

上述,就是在Allegro軟件中,對(duì)電源飛線進(jìn)行隱藏的方法解析,當(dāng)信號(hào)線布完之后,需要顯示電源的飛線,將之前的賦予的電壓值進(jìn)行刪除即可。

圖3 地網(wǎng)絡(luò)飛線收起示意圖

聲明:

本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請(qǐng)注明來(lái)源!
投稿/招聘/廣告/課程合作/資源置換請(qǐng)加微信:13237418207
往期文章 精彩回顧

嘉立創(chuàng)EDA專業(yè)版PCB絲印的快速調(diào)整方法

嘉立創(chuàng)EDA專業(yè)版尺寸標(biāo)注操作教程

嘉立創(chuàng)EDA專業(yè)版PCB距離測(cè)量操作

嘉立創(chuàng)EDA PCB設(shè)計(jì)對(duì)齊與等間距操作

嘉立創(chuàng)EDA PCB設(shè)計(jì)移動(dòng)操作命令介紹

點(diǎn)擊“閱讀原文”查看更多干貨文章


原文標(biāo)題:?Cadence Allegro飛線的隱藏關(guān)閉

文章出處:【微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23140

    瀏覽量

    398916

原文標(biāo)題:?Cadence Allegro飛線的隱藏關(guān)閉

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    cadence打印原理圖如何取消格點(diǎn)顯示

    cadence在打印原理圖時(shí)候會(huì)顯示格點(diǎn),請(qǐng)問(wèn)如何取消格點(diǎn)顯示呢,在原理圖中已經(jīng)隱藏格點(diǎn)顯示了。
    發(fā)表于 11-13 15:59

    Cadence官方出品CadencePCBViewers

    CadencePCBViewers 24.1為Cadence官方出品,包含PCB Editor Viewer、Capture Viewer、Allegro X APD Viewer 通過(guò)百度網(wǎng)盤
    發(fā)表于 11-12 13:11

    如何解決老舊小區(qū)“充電”,減少火災(zāi)事故

    摘要:隨著電動(dòng)車保有量的激增,大多數(shù)電動(dòng)車主都在使用“充電”的方式給電動(dòng)車充電,所以因過(guò)充、漏電引發(fā)的火災(zāi)事故呈現(xiàn)多發(fā)態(tài)勢(shì)。而充電樁供需矛盾突出、居民消防安全意識(shí)薄弱、違法成本
    的頭像 發(fā)表于 10-24 10:19 ?508次閱讀
    如何解決老舊小區(qū)“<b class='flag-5'>飛</b><b class='flag-5'>線</b>充電”,減少火災(zāi)事故

    cadence allegro orcad各版本軟件下載鏈接分享

    851825 Cadence Allegro and OrCAD 2022 https://pan.quark.cn/s/923a58670d69 cadence 16.6補(bǔ)丁 https
    發(fā)表于 10-18 13:51

    淺談社區(qū)“充電”治理研究

    隨著電動(dòng)車保有量的激增,大多數(shù)電動(dòng)車主都在使用“充電”的方式給電動(dòng)車充電,所以因過(guò)充、漏電引發(fā)的火災(zāi)事故呈現(xiàn)多發(fā)態(tài)勢(shì)。而充電樁供需矛盾突出、居民消防安全意識(shí)薄弱、違法成本低廉成
    的頭像 發(fā)表于 10-14 13:16 ?317次閱讀
    淺談社區(qū)“<b class='flag-5'>飛</b><b class='flag-5'>線</b>充電”治理研究

    社區(qū)“充電”如何治理

    替代燃油帶來(lái)的較低出行成本,受到眾多城市居民的喜愛(ài)。然而,隨之而來(lái)的“充電”問(wèn)題卻像頑疾一樣困擾著人們,每年因“充電”引發(fā)的人員傷亡和財(cái)產(chǎn)損失事故層出不窮。媒體的報(bào)道、社區(qū)的宣
    的頭像 發(fā)表于 10-14 12:19 ?357次閱讀
    社區(qū)“<b class='flag-5'>飛</b><b class='flag-5'>線</b>充電”如何治理

    Cadence Allegro 17.4PCB阻抗分析功能操作說(shuō)

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評(píng)估每根走線上的阻抗變化情況,對(duì)工程師衡量信號(hào)的質(zhì)量起著關(guān)鍵性的作用。
    發(fā)表于 09-23 17:11 ?4次下載

    直接下載了OPA659的PCB封裝,用ultra librarian導(dǎo)入到cadence allegro 16.6里面,為什么會(huì)報(bào)錯(cuò)?

    直接下載了OPA659的PCB封裝,用ultra librarian 導(dǎo)入到cadence allegro 16.6里面了,但是想要放置到板子上的時(shí)候會(huì)報(bào)錯(cuò): E- (SPMHGE-82
    發(fā)表于 08-27 08:29

    Cadence快板PCB培訓(xùn)

    Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB疊層設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅PCB設(shè)計(jì)后處理
    發(fā)表于 07-02 17:22 ?0次下載

    Allegro生成光繪文件

    Allegro生成光繪文件
    發(fā)表于 05-06 10:37 ?1次下載

    Cadence Allegro16.5教程

    電子發(fā)燒友網(wǎng)站提供《Cadence Allegro16.5教程.pdf》資料免費(fèi)下載
    發(fā)表于 04-17 09:22 ?5次下載

    Cadence攜手Intel代工廠研發(fā)先進(jìn)封裝流程,助力HPC、AI及移動(dòng)設(shè)備

    Cadence Allegro? X APD(用以實(shí)現(xiàn)元件布局、信號(hào)/電源/接地布線、設(shè)計(jì)同步電氣分析、DFM/DFA及最后制造輸出)、Integrity? 3D-IC Platform 及其對(duì)應(yīng)的Integrity System Planner(負(fù)責(zé)系統(tǒng)級(jí)設(shè)計(jì)聚合、規(guī)劃
    的頭像 發(fā)表于 03-13 10:05 ?769次閱讀

    allegro快速入門教程

    電子發(fā)燒友網(wǎng)站提供《allegro快速入門教程.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:32 ?71次下載

    allegro教程介紹

    電子發(fā)燒友網(wǎng)站提供《allegro教程介紹.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:28 ?3次下載

    利用Sigrity Aurora進(jìn)行PCB布線后的仿真分析-阻抗及寄生參數(shù)析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯(lián)系更加緊密,同時(shí)PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity中完成。
    的頭像 發(fā)表于 02-26 09:12 ?4675次閱讀
    利用Sigrity Aurora進(jìn)行PCB布線后的仿真分析-阻抗及寄生參數(shù)析