0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序約束--多時(shí)鐘

Hack電子 ? 來源:Hack電子 ? 2023-04-06 11:30 ? 次閱讀

當(dāng)設(shè)計(jì)存在多個(gè)時(shí)鐘時(shí),根據(jù)時(shí)鐘的相位和頻率關(guān)系,分為同步時(shí)鐘和異步時(shí)鐘,這兩類要分別討論其約束

1、同步時(shí)鐘

考慮分頻器產(chǎn)生的各個(gè)時(shí)鐘,它們來源于同一個(gè)晶振,受主時(shí)鐘調(diào)配。如下圖所示,由3GHz的時(shí)鐘進(jìn)行9、6、4、3分頻產(chǎn)生clka,clkc,clkd,clke。

為了約束我們設(shè)計(jì)的邏輯N,X和S,需要給出clkc的周期、邏輯N的外部延時(shí),邏輯S的外部延時(shí)。

9e383592-d42a-11ed-bfe3-dac502259ad0.png

對于邏輯N而言,由clka產(chǎn)生數(shù)據(jù),clkc采樣數(shù)據(jù),在它們周期的最小公倍數(shù)內(nèi),最嚴(yán)格的時(shí)序是3ns產(chǎn)生數(shù)據(jù),在4ns采樣。只要保證最嚴(yán)格的情形下,電路正常工作,其他時(shí)候都沒問題

9e5213c2-d42a-11ed-bfe3-dac502259ad0.png

當(dāng)我們寫時(shí)序約束時(shí),只需要創(chuàng)建時(shí)鐘,其中clka為虛擬時(shí)鐘,然后set_input_delay通過-clock指定產(chǎn)生數(shù)據(jù)的時(shí)鐘,給出clka產(chǎn)生的數(shù)據(jù)延時(shí)(觸發(fā)器+組合邏輯)

9e675ffc-d42a-11ed-bfe3-dac502259ad0.png

可見,寫約束還是更簡單,計(jì)算由時(shí)序分析工具處理。我們要提供產(chǎn)生數(shù)據(jù)的時(shí)鐘和數(shù)據(jù)延時(shí)即可

對于輸出數(shù)據(jù),可以驅(qū)動多個(gè)單元。如下圖所示,clkc的輸出OUT1會經(jīng)過組合邏輯被clkd和clke采樣。設(shè)置約束,同樣創(chuàng)建外部的虛擬時(shí)鐘,然后set_output_delay,指定采樣時(shí)鐘和外部延時(shí)。另外,增加-add_delay選項(xiàng)避免被覆蓋,表示讓時(shí)序工具計(jì)算兩條約束,選擇更嚴(yán)格的進(jìn)行分析

9e85d3e2-d42a-11ed-bfe3-dac502259ad0.png

DC中,所有時(shí)鐘都是同步的,即create_clock并不能創(chuàng)建異步時(shí)鐘,異步電路靜態(tài)時(shí)序分析不適合。

9eab868c-d42a-11ed-bfe3-dac502259ad0.png

2、異步時(shí)鐘

考慮不同時(shí)鐘源的電路,由于每個(gè)時(shí)鐘源獨(dú)立工作,它們諸如延遲、轉(zhuǎn)換時(shí)間等不一定一致,時(shí)鐘之間的相位不固定,表現(xiàn)出異步電路。

9ecb4de6-d42a-11ed-bfe3-dac502259ad0.png

異步電路要減少亞穩(wěn)態(tài)產(chǎn)生,是設(shè)計(jì)者負(fù)責(zé)亞穩(wěn)態(tài)處理,別指望工具幫助處理。我們需要在每個(gè)時(shí)鐘域內(nèi)約束路徑,然后告訴工具不要檢查跨時(shí)鐘域路徑。(否則工具會努力讓該路徑滿足要求,導(dǎo)致浪費(fèi)時(shí)間)

下圖中,clka驅(qū)動的數(shù)據(jù)被clkb采樣。很顯然,兩個(gè)不同時(shí)鐘的觸發(fā)器之間的路徑都要告訴工具不要檢查。

9ee34806-d42a-11ed-bfe3-dac502259ad0.png

DC中,使用set_false_path告訴工具不要在指定的路徑分析

9ef88bee-d42a-11ed-bfe3-dac502259ad0.png

通過-from指定路徑起點(diǎn),可以是clock、port、pin和cell,clock作為起點(diǎn),所有和該clock有關(guān)的路徑都會被影響。通過-to指定路徑終點(diǎn),類似于from。

約束如下,使用-from clock能夠簡化,不用將路徑一一列舉。

9f085aba-d42a-11ed-bfe3-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    447

    瀏覽量

    49946
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    388

    瀏覽量

    37343

原文標(biāo)題:時(shí)序約束--多時(shí)鐘

文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    FPGA的IO口時(shí)序約束分析

      在高速系統(tǒng)中FPGA時(shí)序約束不止包括內(nèi)部時(shí)鐘約束,還應(yīng)包括完整的IO時(shí)序約束
    發(fā)表于 09-27 09:56 ?1756次閱讀

    FPGA主時(shí)鐘約束詳解 Vivado添加時(shí)序約束方法

    在FPGA設(shè)計(jì)中,時(shí)序約束的設(shè)置對于電路性能和可靠性都至關(guān)重要。在上一篇的文章中,已經(jīng)詳細(xì)介紹了FPGA時(shí)序約束的基礎(chǔ)知識。
    發(fā)表于 06-06 18:27 ?1.1w次閱讀
    FPGA主<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>約束</b>詳解 Vivado添加<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>方法

    FPGA時(shí)序約束之衍生時(shí)鐘約束時(shí)鐘分組約束

    在FPGA設(shè)計(jì)中,時(shí)序約束對于電路性能和可靠性非常重要。在上一篇的文章中,已經(jīng)詳細(xì)介紹了FPGA時(shí)序約束的主時(shí)鐘
    發(fā)表于 06-12 17:29 ?2763次閱讀

    FPGA時(shí)鐘周期約束講解

    時(shí)鐘周期約束是用于對時(shí)鐘周期的約束,屬于時(shí)序約束中最重要的
    發(fā)表于 08-14 18:25 ?892次閱讀

    請教時(shí)序約束的方法

    我是一個(gè)FPGA初學(xué)者,關(guān)于時(shí)序約束一直不是很明白,時(shí)序約束有什么用呢?我只會全局時(shí)鐘時(shí)序
    發(fā)表于 07-04 09:45

    時(shí)序約束時(shí)鐘約束

    vivado默認(rèn)計(jì)算所有時(shí)鐘之間的路徑,通過set_clock_groups命令可禁止在所標(biāo)識的時(shí)鐘組之間以及一個(gè)時(shí)鐘組內(nèi)的時(shí)鐘進(jìn)行時(shí)序分析
    發(fā)表于 09-21 12:40

    時(shí)序約束時(shí)序分析 ppt教程

    時(shí)序約束時(shí)序分析 ppt教程 本章概要:時(shí)序約束時(shí)序分析基礎(chǔ)常用
    發(fā)表于 05-17 16:08 ?0次下載

    FPGA開發(fā)之時(shí)序約束(周期約束

    時(shí)序約束可以使得布線的成功率的提高,減少ISE布局布線時(shí)間。這時(shí)候用到的全局約束就有周期約束和偏移約束。周期
    發(fā)表于 02-09 02:56 ?719次閱讀

    添加時(shí)序約束的技巧分析

    。 在添加全局時(shí)序約束時(shí),需要根據(jù)時(shí)鐘頻率劃分不同的時(shí)鐘域,添加各自的周期約束;然后對輸入輸出端口信號添加偏移
    發(fā)表于 11-25 09:14 ?2605次閱讀

    xilinx時(shí)序分析及約束

    詳細(xì)講解了xilinx的時(shí)序約束實(shí)現(xiàn)方法和意義。包括:初級時(shí)鐘,衍生時(shí)鐘,異步時(shí)終域,多時(shí)終周期的講解
    發(fā)表于 01-25 09:53 ?6次下載

    如何使用時(shí)序約束向?qū)?/a>

    了解時(shí)序約束向?qū)绾斡糜凇巴耆?b class='flag-5'>約束您的設(shè)計(jì)。 該向?qū)ё裱璘ltraFast設(shè)計(jì)方法,定義您的時(shí)鐘時(shí)鐘交互,最后是您的輸入和輸出
    的頭像 發(fā)表于 11-29 06:47 ?3006次閱讀
    如何使用<b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>向?qū)? />    </a>
</div>                            <div   id=

    FPGA時(shí)序約束的概念和基本策略

    約束條件可以使綜合布線工具調(diào)整映射和布局布線過程,使設(shè)計(jì)達(dá)到時(shí)序要求。例如用OFFSET_IN_BEFORE約束可以告訴綜合布線工具輸入信號在時(shí)鐘之前什么時(shí)候準(zhǔn)備好,綜合布線工具就可以
    的頭像 發(fā)表于 09-30 15:17 ?5100次閱讀

    時(shí)序約束---多時(shí)鐘介紹

    當(dāng)設(shè)計(jì)存在多個(gè)時(shí)鐘時(shí),根據(jù)時(shí)鐘的相位和頻率關(guān)系,分為同步時(shí)鐘和異步時(shí)鐘,這兩類要分別討論其約束
    的頭像 發(fā)表于 04-06 14:34 ?1204次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>約束</b>---<b class='flag-5'>多時(shí)鐘</b>介紹

    約束時(shí)序分析的概念

    很多人詢問關(guān)于約束、時(shí)序分析的問題,比如:如何設(shè)置setup,hold時(shí)間?如何使用全局時(shí)鐘和第二全局時(shí)鐘(長線資源)?如何進(jìn)行分組約束?如
    的頭像 發(fā)表于 05-29 10:06 ?808次閱讀
    <b class='flag-5'>約束</b>、<b class='flag-5'>時(shí)序</b>分析的概念

    淺談時(shí)序設(shè)計(jì)和時(shí)序約束

    ??本文主要介紹了時(shí)序設(shè)計(jì)和時(shí)序約束。
    的頭像 發(fā)表于 07-04 14:43 ?1424次閱讀