0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RA2快速設(shè)計指南 [5] 復(fù)位要求和復(fù)位電路

瑞薩MCU小百科 ? 來源:未知 ? 2023-04-03 15:30 ? 次閱讀

6. 復(fù)位要求和復(fù)位電路

Arm Cortex-M23產(chǎn)品共有12或13種類型的復(fù)位。

表11. Arm Cortex-M23 MCU復(fù)位

284361e4-d1f1-11ed-bfe3-dac502259ad0.jpg

注:RA2E1及RA2E2產(chǎn)品不支持。

6.1 引腳復(fù)位

當(dāng)RES#引腳被拉低時,所有處理都將中止,MCU進(jìn)入復(fù)位狀態(tài)。要在運(yùn)行中復(fù)位MCU,應(yīng)在指定的復(fù)位脈沖寬度內(nèi)將RES#保持為低電平。有關(guān)時序要求的更詳細(xì)信息,請參見《硬件手冊》中“電氣特性”一章的“復(fù)位時序”部分。另請參見本系列文章的第2節(jié)“仿真器支持”,了解與調(diào)試支持相關(guān)的復(fù)位電路的詳細(xì)信息。

無需在RES#線路上使用外部電容,因?yàn)镻OR電路在內(nèi)部將其保持為低電平以實(shí)現(xiàn)良好的復(fù)位,并且需要最小的復(fù)位脈沖來啟動此過程。

6.2 上電復(fù)位

有兩種情況會產(chǎn)生上電復(fù)位(POR):

1. 如果RES#引腳在接通電源后處于高電平狀態(tài)。

2. 如果RES#引腳在VCC低于VPOR時處于高電平狀態(tài)。

在VCC超過上電復(fù)位電壓(VPOR)并經(jīng)過上電復(fù)位時間(tPOR)之后,芯片將從上電復(fù)位狀態(tài)釋放。上電復(fù)位時間是允許外部電源和MCU達(dá)到穩(wěn)定狀態(tài)的時間。有關(guān)電壓大小和時序的詳細(xì)信息,請參見《硬件手冊》中“電氣特性”一章的“POR和LVD特性”部分。

由于POR電路依賴于RES#與VCC同時為高電平,因此請勿在復(fù)位引腳上放置電容。這將減慢RES#相對于VCC的上升時間,從而妨礙POR電路正確識別上電條件。

當(dāng)電源(VCC)降至不超過VPOR時,如果RES#引腳為高電平,則會產(chǎn)生上電復(fù)位。在VCC上升到VPOR以上并且經(jīng)過tPOR之后,芯片將從上電狀態(tài)釋放。

上電復(fù)位后,RSTSR0中的PORF位置1。引腳復(fù)位后,PORF清零。

6.3 獨(dú)立看門狗定時器復(fù)位

這是由獨(dú)立看門狗定時器(IWDT)產(chǎn)生的內(nèi)部復(fù)位。

當(dāng)IWDT下溢時,可以選擇產(chǎn)生獨(dú)立看門狗定時器復(fù)位(可以改為產(chǎn)生NMI),并且RSTSR1中的IWDTRF位置1。短暫延遲后,將取消IWDT復(fù)位。詳情請參照《硬件手冊》。

6.4 看門狗定時器復(fù)位

這是看門狗定時器(WDT)產(chǎn)生的內(nèi)部復(fù)位。

當(dāng)WDT下溢時,可以選擇產(chǎn)生看門狗定時器復(fù)位(可以改為產(chǎn)生NMI),并且RSTSR1中的WDTRF位置1。短暫延遲后,將取消WDT復(fù)位。詳情請參照《硬件手冊》。

6.5 電壓監(jiān)視復(fù)位

RA2系列包括允許MCU在欠壓期間防止不安全操作的電路。板上比較器根據(jù)三個參考電壓Vdet0、Vdet1和Vdet2檢查電源電壓。當(dāng)電源下降到每個參考電壓以下時,會產(chǎn)生中斷或復(fù)位。檢測電壓Vdet0、Vdet1和Vdet2均可從3個不同大小的值中選擇。

當(dāng)Vcc隨后上升到超過Vdet0、Vdet1或Vdet2時,經(jīng)過穩(wěn)定時間后,電壓監(jiān)視復(fù)位釋放將繼續(xù)。

上電復(fù)位后,將禁用低電壓檢測。可以通過使用選項功能寄存器OFS1來使能電壓監(jiān)視。有關(guān)更多詳細(xì)信息,請參見《硬件手冊》中的“低電壓檢測(LVD)”一章。

LVD復(fù)位后,RSTSR0中的LVDnRF(n = 0、1、2)位置1。

6.6 軟件復(fù)位

這是通過SYSRESETREQ位寫入Arm內(nèi)核的AIRCR寄存器產(chǎn)生的內(nèi)部復(fù)位。當(dāng)SYSRESETREQ位設(shè)為1時,產(chǎn)生軟件復(fù)位,再經(jīng)過內(nèi)部復(fù)位時間(tRESW2)后,將取消內(nèi)部復(fù)位,CPU進(jìn)行復(fù)位異常處理。詳情請參照MCU硬件手冊。

有關(guān)SYSRESETREQ位的詳細(xì)信息,請參照Arm Cortex-M23的技術(shù)手冊。

6.7 其他復(fù)位

MCU內(nèi)的大多數(shù)外設(shè)功能都可以在特定的故障條件下產(chǎn)生復(fù)位。無需硬件配置即可使能這些復(fù)位。有關(guān)將為每個外設(shè)功能產(chǎn)生復(fù)位的條件的詳細(xì)信息,請參見《硬件手冊》中的相關(guān)章節(jié)。

6.8 冷/熱啟動的確定

借助RA2 MCU,用戶可以確定發(fā)生復(fù)位過程的原因。RSTSR2中的CWSF標(biāo)志指示是上電復(fù)位導(dǎo)致了復(fù)位過程(冷啟動),還是操作期間輸入的復(fù)位信號導(dǎo)致了復(fù)位過程(熱啟動)。

發(fā)生上電復(fù)位時,該標(biāo)志置0。否則,該標(biāo)志不會置0。通過軟件向該標(biāo)志寫入1時會將其置1。即使在寫入0時也不會將其置0。

6.9 確定復(fù)位源

借助RA2 MCU,用戶可以確定復(fù)位信號產(chǎn)生源。讀取RSTSR0和RSTSR1,以確定哪個復(fù)位是復(fù)位源。有關(guān)流程圖,請參見《硬件手冊》中的“復(fù)位產(chǎn)生源的確定”部分。

以下代碼示例展示了如何使用Renesas FSP中基于CMSIS的寄存器結(jié)構(gòu)確定復(fù)位是由軟件復(fù)位、深度軟件待機(jī)還是上電復(fù)位導(dǎo)致的。

2862432a-d1f1-11ed-bfe3-dac502259ad0.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    146

    文章

    17473

    瀏覽量

    354603
  • 瑞薩
    +關(guān)注

    關(guān)注

    36

    文章

    22325

    瀏覽量

    87194

原文標(biāo)題:RA2快速設(shè)計指南 [5] 復(fù)位要求和復(fù)位電路

文章出處:【微信號:瑞薩MCU小百科,微信公眾號:瑞薩MCU小百科】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    復(fù)位電路的作用、控制方式和類型

    復(fù)位電路也是數(shù)字邏輯設(shè)計中常用的電路,不管是 FPGA 還是 ASIC 設(shè)計,都會涉及到復(fù)位,一般 FPGA或者 ASIC 的復(fù)位需要我們自
    的頭像 發(fā)表于 03-12 13:54 ?327次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>的作用、控制方式和類型

    FPGA復(fù)位的8種技巧

    在 FPGA 設(shè)計中,復(fù)位起到的是同步信號的作用,能夠?qū)⑺械拇鎯υO(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計中,設(shè)計人員一般把全局復(fù)位作為一個外部引腳來實(shí)現(xiàn),在加電的時候初始化設(shè)計。全局復(fù)位
    的頭像 發(fā)表于 11-16 10:18 ?592次閱讀
    FPGA<b class='flag-5'>復(fù)位</b>的8種技巧

    復(fù)位電路的設(shè)計問題

    前言 最近看advanced fpga 以及fpga設(shè)計實(shí)戰(zhàn)演練中有講到復(fù)位電路的設(shè)計,才知道復(fù)位電路有這么多的門道,而不是簡單的外界信號輸入系統(tǒng)復(fù)
    的頭像 發(fā)表于 11-15 11:13 ?278次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>的設(shè)計問題

    復(fù)位電路的三種方式 復(fù)位電路的原理和作用

    復(fù)位電路是一種電子電路,用于將微控制器或其他電子設(shè)備重置到其初始狀態(tài)。這種電路通常在設(shè)備啟動時或在需要清除當(dāng)前狀態(tài)以避免錯誤時使用。 1. 上電復(fù)位
    的頭像 發(fā)表于 10-21 10:28 ?2379次閱讀

    復(fù)位電路的電容多大的 復(fù)位電路設(shè)計類型有哪幾種

    復(fù)位電路是電子系統(tǒng)中的一個關(guān)鍵部分,它確保系統(tǒng)在啟動或發(fā)生故障時能夠正確地初始化。復(fù)位電路的設(shè)計取決于多種因素,包括系統(tǒng)的復(fù)雜性、所需的復(fù)位
    的頭像 發(fā)表于 10-21 10:24 ?571次閱讀

    復(fù)位電路是如何工作的

    在現(xiàn)代電子系統(tǒng)中,復(fù)位電路扮演著至關(guān)重要的角色。它負(fù)責(zé)在系統(tǒng)啟動時或在某些異常情況下將系統(tǒng)重置到一個預(yù)定義的初始狀態(tài)。這種重置機(jī)制確保了系統(tǒng)的穩(wěn)定性和可靠性,防止了由于未知狀態(tài)導(dǎo)致的潛在錯誤。 1.
    的頭像 發(fā)表于 10-21 10:22 ?619次閱讀

    復(fù)位電路靜電整改案例分享(一)——交換機(jī)復(fù)位電路

    復(fù)位信號,確保單片機(jī)在上電后能夠立即進(jìn)入初始化狀態(tài)。其中上拉電阻可以確保在未按下按鈕時輸入引腳上具有高電平狀態(tài),避免輸入信號的浮動和噪音干擾。在選擇上拉電阻時,根據(jù)具體需求和電路設(shè)計合理參數(shù)可以提高
    的頭像 發(fā)表于 10-19 14:56 ?580次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>靜電整改案例分享(一)——交換機(jī)<b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>

    復(fù)位電路介紹 復(fù)位電路的原理及作用

    復(fù)位電路(Reset Circuit)是現(xiàn)代電子設(shè)備中常見的一種關(guān)鍵電路,它用于確保在正確的時間和條件下將系統(tǒng)恢復(fù)到初始狀態(tài)。復(fù)位電路的設(shè)計
    的頭像 發(fā)表于 10-18 16:44 ?3689次閱讀

    51單片機(jī)復(fù)位電路電容怎么放電

    在51單片機(jī)的復(fù)位電路中,電容的放電過程是實(shí)現(xiàn)復(fù)位功能的關(guān)鍵環(huán)節(jié)之一。以下是關(guān)于51單片機(jī)復(fù)位電路中電容放電的介紹: 放電過程 電容充電狀態(tài)
    的頭像 發(fā)表于 08-06 10:52 ?950次閱讀

    單片機(jī)復(fù)位電路電阻電容如何取值

    在單片機(jī)系統(tǒng)中,復(fù)位電路是非常重要的組成部分,它確保了單片機(jī)在啟動時能夠可靠地進(jìn)入初始狀態(tài),以及在異常情況下能夠進(jìn)行復(fù)位操作。復(fù)位電路通常由
    的頭像 發(fā)表于 08-06 10:28 ?1410次閱讀

    STM32復(fù)位電路復(fù)位芯片和阻容復(fù)位電路區(qū)別

    STM32是一款廣泛使用的微控制器,其復(fù)位電路設(shè)計對于系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。本文將詳細(xì)介紹STM32復(fù)位電路中使用復(fù)位芯片和阻容
    的頭像 發(fā)表于 08-06 10:26 ?2078次閱讀

    雙管正激勵磁復(fù)位電路的作用

    雙管正激勵磁復(fù)位電路是一種廣泛應(yīng)用于電子設(shè)備中的電路,它具有多種功能和優(yōu)點(diǎn)。 一、雙管正激勵磁復(fù)位電路的作用 雙管正激勵磁
    的頭像 發(fā)表于 08-02 15:41 ?742次閱讀

    FPGA同步復(fù)位和異步復(fù)位

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)中的復(fù)位操作是設(shè)計過程中不可或缺的一環(huán),它負(fù)責(zé)將電路恢復(fù)到初始狀態(tài),以確保系統(tǒng)的正確啟動和穩(wěn)定運(yùn)行。在FPGA設(shè)計中,復(fù)位方式主要分為同步
    的頭像 發(fā)表于 07-17 11:12 ?1991次閱讀

    單端正激電路磁芯復(fù)位的方法

    單端正激電路是一種常見的開關(guān)電源電路,廣泛應(yīng)用于各種電子設(shè)備中。在單端正激電路中,磁芯的復(fù)位是一個非常重要的問題,它直接影響到電路的穩(wěn)定性和
    的頭像 發(fā)表于 07-10 09:51 ?2176次閱讀

    RA2在e2 studio環(huán)境生成LIB庫操作

    RA2在e2 studio環(huán)境生成LIB庫操作
    的頭像 發(fā)表于 05-15 08:06 ?692次閱讀
    <b class='flag-5'>RA2</b>在e2 studio環(huán)境生成LIB庫操作