0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鏈路上小段線的阻抗突變到底會不會影響信號質(zhì)量?

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-03-28 14:39 ? 次閱讀

一博高速先生成員:劉春

在進行PCB設(shè)計時,相信有經(jīng)驗的工程師都遇到過這種情況,在布線過程中,有時候由于電路結(jié)構(gòu)或空間限制,需要中途某段走線變粗或變細,如串接電阻電容、下孔、BGA出線區(qū)域或走線密集區(qū)域等,但這樣做的結(jié)果就導致信號走線阻抗不連續(xù),嚴重的甚至會影響信號的質(zhì)量。那么當面臨這類情況時,我們該如何更好的去把控好設(shè)計以避免或減小對信號質(zhì)量造成影響呢?

本文將利用SIGRITY仿真軟件對信號在傳輸線上出現(xiàn)一段串聯(lián)走線阻抗突變的情況進行仿真分析,了解串聯(lián)走線阻抗突變的情況是如何影響信號質(zhì)量的,方便我們在設(shè)計中遇到類似阻抗突變時能游刃有余的順利完成設(shè)計。

搭建簡易的仿真拓撲如下圖所示:

pYYBAGQii5CAOoyXAANBP4VkeLw628.png

其中激勵源Vs的內(nèi)阻為50ohm,TL,TL2均為50ohm阻抗,延時1ns的均勻傳輸線,TL1作為變量,模擬PCB布線時發(fā)生阻抗突變的線段,負載Resistor為100K的電阻相當于開路端接。

為了讓我們更直觀的了解在傳輸線路中串聯(lián)走線阻抗突變對信號的影響,基于上面搭建的仿真拓撲設(shè)置如下:

激勵源Vs設(shè)置幅度為1V的理想方波;

TL1設(shè)置阻抗為30ohm,延時0.2ns;

仿真結(jié)果:

pYYBAGQii5CAO3YmAAD-XY_n48Q327.png

根據(jù)仿真結(jié)果我們可以看到,在當前模型配置下,信號最差時電平幅度跌到了0.765V,已經(jīng)嚴重影響了信號的質(zhì)量。為了更方便大家理解該突變對信號的影響,我們還可以用反射原理進行計算分析,看是否和我們的仿真結(jié)果相吻合。這里關(guān)于反射理論的知識就不再闡述,感興趣的朋友可以關(guān)注高速先生前幾期的文章,里面有詳細的描述哈!

分析如下:

poYBAGQii5GAQSzRAAIZCxwMiFU246.png

0ns:

第一次反射,激勵源內(nèi)阻分壓,A點電壓0.5V;

1ns:

第二次反射,B點分界,反射系數(shù)-0.25,TL1傳輸線上電壓0.375V;

1.2ns:

第三次反射,C點分界,反射系數(shù)0.25,TL2傳輸線上電壓0.46875V;

2.2ns:

第四次反射,D點分界,反射系數(shù)1,負載接受電壓電壓0.937V;

4.2ns:

由負載反射回去的電壓在C點分界再反射回來,受反射的影響,此時負載接收到的電壓變?yōu)?.765V;

……

可見仿真結(jié)果與我們計算分析結(jié)果是相吻合的。

通過上面的仿真例子和分析,相信大家對傳輸線中串聯(lián)走線阻抗突變是如何影響信號質(zhì)量的原理都有一定的了解了哈!下面我們再來仿真一下其他阻抗突變的情況,觀察是否能發(fā)現(xiàn)一些有價值的規(guī)律。同樣基于搭建的仿真拓撲設(shè)置如下:

激勵源Vs設(shè)置幅度為1V的理想方波;

TL1設(shè)置阻抗分別為30,40,50,60,70ohm,延時0.2ns;

仿真結(jié)果:

pYYBAGQii5KAcbbuAAEvvt3_CWw765.png

從仿真結(jié)果來看,我們可以知道當串聯(lián)走線阻抗突變越大,對信號質(zhì)量的影響也就越大。因此在PCB布線時,要盡可能的保證傳輸線阻抗連續(xù)或減小阻抗的突變程度。

當然,上面的仿真研究都是基于不存于現(xiàn)實的理想方波的,接下來我們來看看信號上升時間不為0時又是怎樣的?同樣基于搭建的仿真拓撲設(shè)置如下:

激勵源Vs設(shè)置幅度為1V,上升時間RT=1ns的脈沖;

TL1設(shè)置阻抗為30ohm,延時0.2ns;

仿真結(jié)果與理想方波仿真結(jié)果比較:

poYBAGQii5KAJw78AAEa25emdpM868.png

根據(jù)仿真結(jié)果可知,當信號上升時間為1ns時,最差的信號電平為0.893V,信號質(zhì)量相較于理想方波的0.765V有了明顯的改善,那是否可認為傳輸線上串聯(lián)走線阻抗突變對信號質(zhì)量的影響和信號的上升邊有關(guān)呢?接下來我們繼續(xù)做進一步仿真驗證,觀察之間是否存在關(guān)聯(lián)。同樣基于搭建的仿真拓撲設(shè)置如下:

激勵源Vs設(shè)置幅度為1V,上升時間RT分別設(shè)置為0.5ns,1ns,1.5ns的脈沖;

TL1設(shè)置阻抗為30ohm,延時0.2ns;

仿真結(jié)果:

poYBAGQii5OAKBYdAAEzAquWdeI992.png

仿真結(jié)果顯示,

RT=0.5ns時,信號最差電平0.807V;

RT=1.0ns時,信號最差電平0.893V;

RT=1.5ns時,信號最差電平0.928V。

可知,當信號的上升時間越長,串聯(lián)走線阻抗突變段對信號質(zhì)量的影響越小,信號質(zhì)量就越好。因為阻抗突變段前后分界的反射是大小相等,方向相反的,在經(jīng)歷兩倍的突變延時后會相互抵消,可是在沒抵消之前這兩倍的延時內(nèi)信號質(zhì)量受反射影響會變差,但如果信號的上升時間足夠大,就能夠把該影響給減弱甚至幾乎完全掩蓋掉。

然而在實際設(shè)計中,我們信號的上升時間基本都是固定的,除了減小阻抗的突變之外還有哪些因素可以幫助我們?nèi)ジ纳仆蛔兙€段對信號質(zhì)量的影響呢?

相信大家都已經(jīng)猜到了哈!那就是我們阻抗突變段的長度,即信號在阻抗突變段傳輸時的延時大小。話不多說,我們直接來看仿真驗證吧!同樣基于搭建的仿真拓撲設(shè)置如下:

激勵源Vs設(shè)置幅度為1V,上升時間RT=1ns的脈沖;

TL1設(shè)置阻抗為30ohm,延時分別為0.01ns,0.1ns,0.2n,0.3ns;

仿真結(jié)果:

pYYBAGQii5SAN9w8AAFS2fmrj-Q732.png

仿真結(jié)果顯示,

延時=0.01ns時,信號最差電平0.994V;

延時=0.1ns時,信號最差電平0.946V;

延時=0.2ns時,信號最差電平0.893V;

延時=0.3ns時,信號最差電平0.848V。

說明,阻抗突變段的長度越長,串聯(lián)走線阻抗突變段對信號質(zhì)量的影響越大,當突變長度足夠短時,影響可以忽略不計。這與信號上升時間越大,串聯(lián)走線阻抗突變段對信號質(zhì)量的影響越小是同樣的原理。

最后,綜合上面的仿真結(jié)果和分析,我們可以對串聯(lián)走線阻抗突變對信號質(zhì)量的影響做如下總結(jié):

(1)串聯(lián)走線阻抗突變越大,對信號質(zhì)量的影響也就越大。因此在進行PCB布線設(shè)計時,我們的串聯(lián)走線阻抗突變應盡可能的??;

(2)信號的上升時間越長,串聯(lián)走線阻抗突變段對信號質(zhì)量的影響越小,即信號質(zhì)量就越好。

(3)阻抗突變段的長度越長,串聯(lián)走線阻抗突變段對信號質(zhì)量的影響越大,當突變長度足夠短時,影響可以忽略不計。因此在進行布線設(shè)計時,我們應該把走線的阻抗突變段盡可能的控制在較短的長度內(nèi),當然,具體的長度還要結(jié)合對應信號的上升時間進行評估。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4993

    瀏覽量

    98546
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    961

    瀏覽量

    46167
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4122

    瀏覽量

    133858
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2804

    瀏覽量

    76992
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1823

    瀏覽量

    13204
收藏 人收藏

    評論

    相關(guān)推薦

    信號完整性傳輸引起阻抗突變會怎樣?

    由于阻抗突變而引起的反射和失真會導致誤觸發(fā)和誤碼。這種由于阻抗變化而引起的反射是信號失真和信號質(zhì)量
    發(fā)表于 10-08 10:18 ?1998次閱讀
    <b class='flag-5'>信號</b>完整性傳輸<b class='flag-5'>線</b>引起<b class='flag-5'>阻抗</b><b class='flag-5'>突變</b>會怎樣?

    添加測試點會不會影響高速信號質(zhì)量

    添加測試點會不會影響高速信號質(zhì)量
    發(fā)表于 09-06 08:40

    剛出PIN的一小段差分信號線滿足不了100 Ω,該怎么處理?

    阻抗匹配問題像這些剛出PIN的一小段差分信號線滿足不了100 Ω,該怎么處理?可以作成每根(就這一小段)50Ω不?在滿足差分100歐后,這一小段
    發(fā)表于 10-20 14:31

    【連載筆記】信號完整性-單一網(wǎng)絡(luò)的信號質(zhì)量

    阻。減小阻抗突變問題的方法是讓整個網(wǎng)絡(luò)中的信號所感受到的阻抗保持不變。1.使用線條阻抗為常量或者“可控”的電路板-----均勻的傳輸
    發(fā)表于 11-23 11:14

    鉆孔、塞孔對過孔的阻抗影響,請問鉆孔的加工公差到底會對過孔性能產(chǎn)生多大的影響?

    本帖最后由 一只耳朵怪 于 2018-5-24 10:29 編輯 鉆孔、塞孔對過孔的阻抗影響-如果過孔的阻抗也能控+-10%我們?nèi)ル娐钒鍙S轉(zhuǎn)一圈,問他們:走可以幫我們控10%的阻抗
    發(fā)表于 05-23 17:24

    添加測試點對高速信號質(zhì)量影響概述!

    問:添加測試點會不會影響高速信號質(zhì)量?答:至于會不會影響信號質(zhì)量就要看加測試點的方式和
    發(fā)表于 08-30 00:45

    直流信號在傳輸會不會因為阻抗不匹配而引起反射呢?

    直流信號在傳輸會不會因為阻抗不匹配而引起反射呢?求大神解答
    發(fā)表于 03-22 14:04

    路上小段阻抗突變到底會不會影響信號質(zhì)量?

    傳輸線上出現(xiàn)一段串聯(lián)走阻抗突變的情況進行仿真分析,了解串聯(lián)走阻抗突變的情況是如何影響
    發(fā)表于 03-28 14:40

    任天堂到底會不會推出強化版NS PRO

    PS5和Xbox Series X已經(jīng)確定會在2020年年底推出。不過有懸念的是,任天堂會不會剛正面,在今年推出強化版的NS PRO,或者說New Switch。行業(yè)網(wǎng)站Gamesindustry
    的頭像 發(fā)表于 01-06 17:06 ?4166次閱讀

    手機頻繁卸載和安裝軟件到底會不會影響手機性能

    我們想要知道頻繁的安裝APP會不會對手機造成傷害,就首先需要了解,頻繁的安裝和卸載主要是對那個硬件進行操作。
    的頭像 發(fā)表于 10-24 17:22 ?2.4w次閱讀

    蘋果手機卸載軟件到底會不會有殘留iOS的沙盒機制到底是什么

    iPhone能干凈的卸載軟件嗎,會不會有殘留_蘋果手機怎么樣完全清除軟件殘留個人信息?
    的頭像 發(fā)表于 02-15 12:55 ?6578次閱讀

    常見的阻抗突變有哪些?這些突變會對信號產(chǎn)生什么影響呢?

    之前有推導過,導線中的電子速度為1cm/s, 所以90°拐角不會影響電子速度。90°拐角彎曲處更多影響是線寬,造成容性突變,影響信號質(zhì)量。
    的頭像 發(fā)表于 08-15 09:43 ?5923次閱讀
    常見的<b class='flag-5'>阻抗</b><b class='flag-5'>突變</b>有哪些?這些<b class='flag-5'>突變</b>會對<b class='flag-5'>信號</b>產(chǎn)生什么影響呢?

    測試點對高速信號質(zhì)量的影響

    至于會不會影響信號質(zhì)量就要看加測試點的方式和信號到底多快而定。基本上外加的測試點(不用在線既有的穿孔(via or DIP pin)當測試點
    的頭像 發(fā)表于 09-16 08:55 ?2384次閱讀
    測試點對高速<b class='flag-5'>信號</b><b class='flag-5'>質(zhì)量</b>的影響

    信號完整性阻抗突變處為什么會有反射呢?

    由于阻抗突變而引起的反射和失真會導致誤觸發(fā)和誤碼。這種由于阻抗變化而引起的反射是信號失真和信號質(zhì)量
    的頭像 發(fā)表于 09-22 15:48 ?1735次閱讀
    <b class='flag-5'>信號</b>完整性<b class='flag-5'>阻抗</b><b class='flag-5'>突變</b>處為什么會有反射呢?

    是什么引起了反射?為什么信號遇到阻抗突變時會發(fā)生反射?

    是什么引起了反射?為什么信號遇到阻抗突變時會發(fā)生反射? 標題:反射現(xiàn)象的成因與阻抗突變導致信號
    的頭像 發(fā)表于 11-07 09:56 ?2190次閱讀