0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

加法器的應用舉例

CHANBAEK ? 來源:IOput ? 作者:Bruno ? 2023-03-21 11:39 ? 次閱讀

通用加法器集成電路

wKgZomQZJr6AYI9tAABZFNj0GI0019.jpg

加法器應用舉例

用4×2選1數(shù)據(jù)選擇器74157和4位全加器7483,構(gòu)成4位二進制加/減器。

在二進制補碼系統(tǒng)中,減法功能由加“減數(shù)”的補碼實現(xiàn)。

wKgaomQZJr6AL0qJAACSYT9jrBM325.jpg

關(guān)于減法電路探討

二進制減法運算

wKgaomQZJr6AMBU6AABRxrIKxV0785.jpg

(1)式的實現(xiàn)方法: (以4位數(shù)相減為例)

wKgZomQZJr6ARPmqAABLR0OokJ0946.jpg

借位信號實現(xiàn)減2n 的功能: 當A+B反+1 的高位有進位時,

該進位信號和2n 相減使最高位為0, 反之為1。

分兩種情況討論:

wKgaomQZJr6AbbEQAAF6fYNHJ5s962.jpg

wKgaomQZJr6AQI-zAAGuOsG41kk126.jpg

由符號決定求補的邏輯圖

利用7483(四位二進制加法器)構(gòu)成8421BCD碼加法器.

二進制數(shù)和8421BCD碼對照表

wKgaomQZJr6AZhbkAAIQxZkJ2Ps346.jpg

wKgZomQZJr6AQBDhAADeUi_TkWE996.jpg

總結(jié)上表,可得:

wKgZomQZJr6ALbxYAAGok35NMfY223.jpg

wKgZomQZJr6AdHgpAAGIjUvcFUA823.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5388

    文章

    11547

    瀏覽量

    361824
  • 二進制
    +關(guān)注

    關(guān)注

    2

    文章

    795

    瀏覽量

    41652
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    30125
  • 減法電路
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    8022
  • 數(shù)據(jù)選擇器

    關(guān)注

    2

    文章

    116

    瀏覽量

    16439
收藏 人收藏

    評論

    相關(guān)推薦

    運算放大器的同相加法器和反相加法器

      運算放大器構(gòu)成加法器 可以分為同相加法器和反相加法器
    發(fā)表于 08-05 17:17 ?3.1w次閱讀
    運算放大器的同相<b class='flag-5'>加法器</b>和反相<b class='flag-5'>加法器</b>

    加法器

    請問下大家,,進位選擇加法器和進位跳躍加法器的區(qū)別是啥???我用Verilog實現(xiàn)16位他們的加法器有什么樣的不同啊?還請知道的大神告訴我一下。。
    發(fā)表于 10-20 20:23

    什么是加法器?加法器的原理是什么 ?

    什么是加法器?加法器的原理是什么 反相加法器等效原理圖解析
    發(fā)表于 03-11 06:30

    加法器,加法器是什么意思

    加法器,加法器是什么意思 加法器 :  加法器是為了實現(xiàn)加法的?! 〖词钱a(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與
    發(fā)表于 03-08 16:48 ?5556次閱讀

    十進制加法器,十進制加法器工作原理是什么?

    十進制加法器,十進制加法器工作原理是什么?   十進制加法器可由BCD碼(二-十進制碼)來設計,它可以在二進制加法器的基礎上加上適當?shù)摹靶U边壿媮韺崿F(xiàn),該校正邏
    發(fā)表于 04-13 10:58 ?1.4w次閱讀

    FPU加法器的設計與實現(xiàn)

    浮點運算器的核心運算部件是浮點加法器,它是實現(xiàn)浮點指令各種運算的基礎,其設計優(yōu)化對于提高浮點運算的速度和精度相當關(guān)鍵。文章從浮點加法器算法和電路實現(xiàn)的角度給出設計
    發(fā)表于 07-06 15:05 ?47次下載
    FPU<b class='flag-5'>加法器</b>的設計與實現(xiàn)

    8位加法器和減法器設計實習報告

    8位加法器和減法器設計實習報告
    發(fā)表于 09-04 14:53 ?134次下載

    同相加法器電路原理與同相加法器計算

    同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高.加法器是一種數(shù)位電路,其可進行數(shù)字的加法計算。當選用同相加法器時,如A輸
    發(fā)表于 09-13 17:23 ?5.8w次閱讀
    同相<b class='flag-5'>加法器</b>電路原理與同相<b class='flag-5'>加法器</b>計算

    Verilog基本功之:流水線設計Pipeline Design

    第一部分什么是流水線 第二部分什么時候用流水線設計 第三部分使用流水線的優(yōu)缺點 第四部分流水線加法器舉例 一. 什么是流水線 流水線設計就是將組合邏輯系統(tǒng)地分割,并在各個部分(分級)之間插入寄存器
    發(fā)表于 09-25 17:12 ?6418次閱讀

    加法器設計代碼參考

    介紹各種加法器的Verilog代碼和testbench。
    發(fā)表于 05-31 09:23 ?19次下載

    加法器的原理及采用加法器的原因

    有關(guān)加法器的知識,加法器是用來做什么的,故名思義,加法器是為了實現(xiàn)加法的,它是一種產(chǎn)生數(shù)的和的裝置,那么加法器的工作原理是什么,為什么要采用
    的頭像 發(fā)表于 06-09 18:04 ?5171次閱讀

    鏡像加法器的電路結(jié)構(gòu)及仿真設計

    鏡像加法器是一個經(jīng)過改進的加法器電路,首先,它取消了進位反相門;
    的頭像 發(fā)表于 07-07 14:20 ?2864次閱讀
    鏡像<b class='flag-5'>加法器</b>的電路結(jié)構(gòu)及仿真設計

    同相加法器和反相加法器的區(qū)別是什么

    同相加法器和反相加法器是運算放大器在模擬電路設計中常用的兩種基本電路結(jié)構(gòu),它們在信號處理方面有著不同的特性和應用場景。
    的頭像 發(fā)表于 05-23 14:35 ?2599次閱讀

    加法器的原理是什么 加法器有什么作用

    加法器是數(shù)字電路中的基本組件之一,用于執(zhí)行數(shù)值的加法運算。加法器的基本原理和作用可以從以下幾個方面進行詳細闡述。
    的頭像 發(fā)表于 05-23 15:01 ?3004次閱讀
    <b class='flag-5'>加法器</b>的原理是什么 <b class='flag-5'>加法器</b>有什么作用

    串行加法器和并行加法器的區(qū)別?

    串行加法器和并行加法器是兩種基本的數(shù)字電路設計,用于執(zhí)行二進制數(shù)的加法運算。它們在設計哲學、性能特點以及應用場景上有著明顯的區(qū)別。
    的頭像 發(fā)表于 05-23 15:06 ?2562次閱讀