系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對(duì)個(gè)人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對(duì)大家有所幫助。本次帶來Vivado系列,使用Vivado開發(fā)軟件下板驗(yàn)證教程。話不多說,上貨。
Vivado 開發(fā)軟件下板驗(yàn)證教程
作者:李西銳校對(duì):陸輝
在之前的學(xué)習(xí)當(dāng)中,我們已經(jīng)學(xué)習(xí)了Vivado的基本操作,接下來我們將繼續(xù)學(xué)習(xí)軟件的下板驗(yàn)證過程。
本次試驗(yàn)我們?nèi)匀皇褂蒙弦还?jié)中使用的實(shí)驗(yàn)內(nèi)容,用二輸入與門來進(jìn)行此次下板驗(yàn)證。
我們打開與門工程,先編譯一下。
編譯成功后,點(diǎn)擊open synthesized design打開,然后選擇最后一個(gè)選項(xiàng)schematic打開原理圖。
然后在界面右上角點(diǎn)擊打開I/O planning。
打開后,在界面下方打開I/O Ports。
在這個(gè)界面,我們需要分配引腳以及電平標(biāo)準(zhǔn)才能下板,此次實(shí)驗(yàn),我們以SANXIN-B04為基礎(chǔ)進(jìn)行下板。管腳約束如下表:
分配好之后,如下圖:
分配好之后點(diǎn)擊保存,會(huì)生成一個(gè)XDC文件。然后點(diǎn)擊生成bit流。
這個(gè)文件是我們下板的文件,生成之后點(diǎn)擊open hardware manager打開下板界面,連接開發(fā)板。點(diǎn)擊自動(dòng)連接。
然后選中芯片,如圖。鼠標(biāo)右鍵點(diǎn)擊,選擇program device,就會(huì)有提示框提示要下載的文件以及邏輯分析儀文件。在所選框中會(huì)默認(rèn)選擇此工程生成的下板文件,在下一行為邏輯分析儀的下載文件,我們暫時(shí)用不到,在此我們先不做過多講述。確認(rèn)沒有問題之后點(diǎn)擊program。
下板成功之后觀察開發(fā)板現(xiàn)象,我們會(huì)看到led0是一直亮的狀態(tài)。
當(dāng)我們按下按鍵,燈會(huì)熄滅。按鍵按下為0,led為1時(shí)點(diǎn)亮。那么按照我們與門的邏輯,驗(yàn)證結(jié)果正確。
由于開發(fā)板種類各有不同,大家可以根據(jù)自己使用的開發(fā)板去操作下板驗(yàn)證。
持續(xù)更新,歡迎各位關(guān)注。
審核編輯:湯梓紅
-
文件
+關(guān)注
關(guān)注
1文章
566瀏覽量
24745 -
引腳
+關(guān)注
關(guān)注
16文章
1196瀏覽量
50486 -
驗(yàn)證
+關(guān)注
關(guān)注
0文章
61瀏覽量
15192 -
開發(fā)軟件
+關(guān)注
關(guān)注
1文章
25瀏覽量
12945 -
Vivado
+關(guān)注
關(guān)注
19文章
812瀏覽量
66539
原文標(biāo)題:?Vivado 開發(fā)軟件下板驗(yàn)證教程
文章出處:【微信號(hào):HXSLH1010101010,微信公眾號(hào):FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論