0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

創(chuàng)意電子采用Cadence數(shù)字解決方案完成首款臺(tái)積電N3制程芯片及首款A(yù)I優(yōu)化的N5制程設(shè)計(jì)

Cadence楷登 ? 來源:Cadence楷登 ? 2023-02-06 15:02 ? 次閱讀

內(nèi)容提要

創(chuàng)意電子采用臺(tái)積電 N3 制程工藝,在 Cadence Innovus 設(shè)計(jì)實(shí)現(xiàn)的助力下,實(shí)現(xiàn)運(yùn)算速度為 3.16GHz 的 HPC 核心設(shè)計(jì),其中包含了 350 萬(wàn)個(gè)實(shí)例

創(chuàng)意電子在臺(tái)積電 N5 制程上采用了 Cadence Cerebrus AI 解決方案,在 CPU 設(shè)計(jì)上,成功縮小 9% 的設(shè)計(jì)面積并降低 8% 的功耗

楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,創(chuàng)意電子(GUC)借助 Cadence 數(shù)字解決方案成功完成先進(jìn)的高性能計(jì)算 (HPC)設(shè)計(jì)和 CPU 設(shè)計(jì)。其中,HPC 設(shè)計(jì)采用了臺(tái)積電先進(jìn)的 N3 制程,運(yùn)用 Cadence Innovus Implementation System 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng),順利完成首款具有高達(dá) 350 萬(wàn)個(gè)實(shí)例,時(shí)鐘速度高達(dá)到 3.16GHz 的先進(jìn)設(shè)計(jì)。另一款 CPU 設(shè)計(jì)采用 AI 賦能的 Cadence Cerebrus Intelligent Chip Explorer 和完整的數(shù)字設(shè)計(jì)流程,借助臺(tái)積電 N5 制程工藝,成功讓功耗降低 8%,設(shè)計(jì)面積縮小 9%,同時(shí)顯著提升了工程效率。

Innovus Implementation System 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)具備高度精確的 GigaPlace 引擎,支持臺(tái)積電 FINFLEX 單元行布局,可在整個(gè)流程中考慮引腳連接,以實(shí)現(xiàn)臺(tái)積電 N3 制程設(shè)計(jì)規(guī)則檢查(DRC)收斂。先進(jìn)的 GigaOpt 引擎從臺(tái)積電 N3 庫(kù)中部署最優(yōu)配置,同時(shí)平衡不同單元行的利用率,實(shí)現(xiàn)了更好的優(yōu)化。Innovus 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)還包括一個(gè)大規(guī)模的并行架構(gòu),并整合了成熟的 NanoRoute 引擎,助力創(chuàng)意電子在設(shè)計(jì)流程的初期就能解決信號(hào)完整性問題,同時(shí)改善布線后的設(shè)計(jì)相關(guān)性。

Cadence Cerebrus 與完整的 Cadence 數(shù)字產(chǎn)品線相結(jié)合,在助力創(chuàng)意電子優(yōu)化功率、性能和面積(PPA)方面發(fā)揮重要作用,并在 5nm CPU 設(shè)計(jì)中通過綜合、設(shè)計(jì)實(shí)現(xiàn)到簽核的完整流程,提升工程團(tuán)隊(duì)的生產(chǎn)力。Cadence Cerebrus 的獨(dú)特之處在于以 AI 強(qiáng)化學(xué)習(xí)引擎,可自主優(yōu)化創(chuàng)意電子的設(shè)計(jì)流程,幫助團(tuán)隊(duì)突破工程設(shè)計(jì)的人工極限,加快產(chǎn)品上市。

創(chuàng)意電子設(shè)計(jì)服務(wù)中心資深副總經(jīng)理林景源博士表示:“創(chuàng)意電子是為 AI、HPC、5G、工業(yè)和其他新興應(yīng)用提供先進(jìn)芯片解決方案的市場(chǎng)領(lǐng)導(dǎo)者。我們致力于向客戶提供最具競(jìng)爭(zhēng)力的設(shè)計(jì),因此對(duì)我們來說,投資于領(lǐng)先的技術(shù)非常重要。我們選擇 Cadence Cerebrus Intelligent Chip Explorer,正是因?yàn)槠渑c更廣泛的數(shù)字流程相結(jié)合,有助于我們通過人工智能技術(shù)加快設(shè)計(jì)周轉(zhuǎn),同時(shí)還能改善 PPA。Innovus 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)是我們的得力助手,讓我們成功交付了首款 N3 芯片,助力團(tuán)隊(duì)加速創(chuàng)建高性能、低功耗的 HPC 設(shè)計(jì)。”

Cadence Cerebrus AI 解決方案和 Innovus Implementation 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)是完整數(shù)字設(shè)計(jì)流程的一部分,支持 Cadence 的智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,旨在實(shí)現(xiàn)系統(tǒng)級(jí)芯片的卓越設(shè)計(jì)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5715

    瀏覽量

    167562
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10951

    瀏覽量

    213948
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    935

    瀏覽量

    142918
  • AI
    AI
    +關(guān)注

    關(guān)注

    87

    文章

    32490

    瀏覽量

    271701
  • 制程工藝
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    9479

原文標(biāo)題:創(chuàng)意電子采用 Cadence 數(shù)字解決方案完成首款臺(tái)積電 N3 制程芯片及首款 AI 優(yōu)化的 N5 制程設(shè)計(jì)

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    全球驍龍?8至尊版折疊旗艦,OPPO Find N5搭載冰川電池續(xù)航領(lǐng)先

    OPPO今日正式宣布,全球最薄的折疊旗艦——Find N5,將首度搭載驍龍? 8至尊版移動(dòng)計(jì)算平臺(tái),成為全球搭載這一最新旗艦平臺(tái)的折疊屏手機(jī)。同時(shí),F(xiàn)ind N5還將配備OPPO新
    發(fā)表于 02-11 10:23 ?103次閱讀
    全球<b class='flag-5'>首</b><b class='flag-5'>款</b>驍龍?8至尊版折疊旗艦,OPPO Find <b class='flag-5'>N5</b>搭載冰川電池續(xù)航領(lǐng)先

    蘋果M5芯片量產(chǎn),采用臺(tái)N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實(shí)現(xiàn)了約5%的提升,同時(shí)在功耗方面降低了5%至10%。這一顯著的進(jìn)步意味著,搭載M5
    的頭像 發(fā)表于 02-06 14:17 ?269次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)揭曉了其備受期待的2納米(N2)
    的頭像 發(fā)表于 12-19 10:28 ?435次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布

    近日,在舊金山舉辦的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)揭示了其備受期待的2納米(N2)
    的頭像 發(fā)表于 12-18 10:35 ?496次閱讀

    蘋果加速M(fèi)5芯片研發(fā),爭(zhēng)奪AI PC市場(chǎng),臺(tái)先進(jìn)制程訂單激增

    在蘋果即將發(fā)布搭載其自研M4芯片的新產(chǎn)品之際,業(yè)界又有消息稱,蘋果已著手開發(fā)下一代M5芯片,旨在在這場(chǎng)AI PC領(lǐng)域的競(jìng)爭(zhēng)中,憑借其更強(qiáng)大的Arm架構(gòu)處理器占據(jù)先機(jī)。據(jù)悉,M
    的頭像 發(fā)表于 10-29 13:57 ?715次閱讀

    谷歌Tensor G系列芯片代工轉(zhuǎn)向臺(tái)

    近日,谷歌Tensor G4將成為該公司最后一由三星代工的手機(jī)芯片。從明年的Tensor G5開始,谷歌將選擇臺(tái)
    的頭像 發(fā)表于 10-24 09:58 ?503次閱讀

    臺(tái)3nm制程需求激增,全年?duì)I收預(yù)期上調(diào)

    臺(tái)近期迎來3nm制程技術(shù)的出貨高潮,預(yù)示著其在半導(dǎo)體制造領(lǐng)域的領(lǐng)先地位進(jìn)一步鞏固。隨著蘋果iPhone 16系列新機(jī)發(fā)布,預(yù)計(jì)搭載的A1
    的頭像 發(fā)表于 09-10 16:56 ?752次閱讀

    SK海力士攜手臺(tái)N5工藝打造高性能HBM4內(nèi)存

    在半導(dǎo)體技術(shù)日新月異的今天,SK海力士再次引領(lǐng)行業(yè)潮流,宣布將采用臺(tái)先進(jìn)的N5工藝版基礎(chǔ)裸片來構(gòu)建其新一代HBM4內(nèi)存。這一舉措不僅標(biāo)志
    的頭像 發(fā)表于 07-18 09:47 ?752次閱讀

    臺(tái)2nm制程近況佳,N3X、N2P以及A16節(jié)點(diǎn)已在規(guī)劃中

    臺(tái)聯(lián)合首席運(yùn)營(yíng)官?gòu)垥詮?qiáng)進(jìn)一步指出,2nm制程的研發(fā)正處于“非常順利”的狀態(tài):納米片的“轉(zhuǎn)換效果”已達(dá)預(yù)定目標(biāo)中的90%,良率亦超過80%。臺(tái)
    的頭像 發(fā)表于 05-24 16:38 ?980次閱讀

    臺(tái)準(zhǔn)備生產(chǎn)HBM4基礎(chǔ)芯片

    在近日舉行的2024年歐洲技術(shù)研討會(huì)上,臺(tái)透露了關(guān)于HBM4基礎(chǔ)芯片制造的新進(jìn)展。據(jù)悉,未來HBM4將采用邏輯
    的頭像 發(fā)表于 05-21 14:53 ?810次閱讀

    臺(tái)采用HBM4,提供更大帶寬和更低延遲的AI存儲(chǔ)方案

    在近期舉行的2024年歐洲技術(shù)研討會(huì)上,臺(tái)透露了即將用于HBM4制造的基礎(chǔ)芯片的部分新信息。據(jù)悉,未來HBM4將采用邏輯
    的頭像 發(fā)表于 05-20 09:14 ?1217次閱讀

    臺(tái)N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負(fù)

    N3E工藝的批量生產(chǎn)預(yù)期如期進(jìn)行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺(tái)對(duì)N3E的良率
    的頭像 發(fā)表于 05-17 09:17 ?1307次閱讀

    新思科技物理驗(yàn)證解決方案已獲得臺(tái)公司N3P和N2工藝技術(shù)認(rèn)證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計(jì)流程能夠針對(duì)臺(tái)公司N3/N3P和N
    的頭像 發(fā)表于 05-14 10:36 ?571次閱讀
    新思科技物理驗(yàn)證<b class='flag-5'>解決方案</b>已獲得<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b>公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N</b>2工藝技術(shù)認(rèn)證

    蘋果M4芯片采用臺(tái)N3E工藝,分三

    據(jù)悉,蘋果將于當(dāng)?shù)貢r(shí)間今晚十時(shí)舉行的“放飛吧”特別活動(dòng)上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計(jì)搭載M4處理器,且有傳言稱其將采用臺(tái)N3E
    的頭像 發(fā)表于 05-07 15:40 ?930次閱讀

    臺(tái)2023年報(bào):先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)成績(jī)

    據(jù)悉,臺(tái)近期發(fā)布的2023年報(bào)詳述其先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)進(jìn)展,包括N2、N3、
    的頭像 發(fā)表于 04-25 15:54 ?875次閱讀