0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用晶體管做布爾邏輯和邏輯門?2

jf_78858299 ? 來源:北洋洋洋 ? 作者:北洋 ? 2023-02-02 11:25 ? 次閱讀

NOT 如何實(shí)現(xiàn)?

布爾值反轉(zhuǎn),true進(jìn)行NOT就是false,反之亦然.。

思路就是把**「輸出的電線放到上面的電極當(dāng)作OUTPUT;下面的電極接地。」**

一定要注意:電流是從上到下流動(dòng)的。當(dāng)有輸入時(shí),半導(dǎo)體會(huì)導(dǎo)電,下面會(huì)受到電流,這時(shí)候?qū)⑾旅娴碾姌O接地,這樣電流就都經(jīng)過了下面的電極,把輸出的電線放到上面的電極當(dāng)作OUTPUT就沒有電流了(輸入為true輸出為false);如果沒有輸入時(shí),半導(dǎo)體不導(dǎo)電,電流就會(huì)走OUTPUT。」

這個(gè)是不是就可以實(shí)現(xiàn),圖示:

「這個(gè)叫做NOT門,門是因?yàn)榭梢钥刂齐娏髀窂健?/strong>

圖片圖片

AND如何實(shí)現(xiàn)?

「有兩個(gè)輸入和一個(gè)輸出構(gòu)成,只有兩個(gè)輸入都是true時(shí),輸出才會(huì)也是true?!?/strong> 這個(gè)比上面的那個(gè)好理解。圖片

  • 電流從左到右流動(dòng),如果第一個(gè)打開了,第二個(gè)輸入沒打開,就是這個(gè)樣子:電流沒有到達(dá)OUTPUT:
  • 圖片
  • 如果第一個(gè)沒打開,第二個(gè)打開了,更沒有用,電流第一個(gè)都不會(huì)經(jīng)過:
  • 圖片
  • 只有都打開OUT才會(huì)收到電流:
  • 圖片

OR如何實(shí)現(xiàn)?

「和AND正好相反,都有兩個(gè)輸入一個(gè)輸出,兩個(gè)輸出都是false時(shí),輸出才會(huì)false?!?/strong>

上面的線都是串聯(lián),這個(gè)OR實(shí)現(xiàn)用的時(shí)并聯(lián)

下面那條線中第一個(gè)輸入和第二個(gè)輸入的中間是一個(gè)小“拱門”,代表第一個(gè)輸入的電流可以跨過去。

就不放圖了,只要任意一個(gè)輸入打開,OUT都可以收到電流(下面的小拱門會(huì)把第一個(gè)輸入的電流跨過去),只有都不打開OUTPUT才會(huì)收不到電流

圖片

圖標(biāo)表示

圖片圖片圖片

XOR亦或

和異或有一個(gè)不同就是:輸入都是true的時(shí)候,輸出是false

圖片

直接放組成圖吧:

通過小拱門保證還是兩個(gè)輸入;true,true要返回false可以拆分成true AND true在 NOT 變?yōu)閒alse,利用原有的OR的功能只要有一個(gè)false就是false,最后將這兩個(gè)功能AND 最后就是false。

圖片

圖標(biāo)符號(hào):一個(gè)OR門加一個(gè)笑臉

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯門
    +關(guān)注

    關(guān)注

    1

    文章

    142

    瀏覽量

    24091
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9711

    瀏覽量

    138590
  • 三進(jìn)制
    +關(guān)注

    關(guān)注

    1

    文章

    3

    瀏覽量

    5557
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PNP晶體管構(gòu)成的基本邏輯門電路

    這個(gè)圖表示電路的基本邏輯門電路??梢宰鳛镻NP晶體管電路、與門或。
    發(fā)表于 03-15 10:06 ?6348次閱讀
    PNP<b class='flag-5'>晶體管</b>構(gòu)成的基本<b class='flag-5'>邏輯</b>門電路

    基于NMOS與PMOS晶體管構(gòu)成的傳輸講解

    傳輸是由外部施加的邏輯電平控制的NMOS和PMOS晶體管組成的雙向開關(guān)。
    發(fā)表于 08-10 09:02 ?3681次閱讀
    基于NMOS與PMOS<b class='flag-5'>晶體管</b>構(gòu)成的傳輸<b class='flag-5'>門</b>講解

    數(shù)字電路部分關(guān)于邏輯與門的教程分析

    :“如果A和B都為真,則Q為真”2輸入晶體管AND可以使用如下所示連接在一起的RTL電阻-晶體管開關(guān)構(gòu)建簡單的2輸入
    發(fā)表于 01-20 08:00

    【數(shù)字電路】關(guān)于邏輯的教程分析

    ”,因?yàn)楫?dāng)兩個(gè)輸入均為真(HIGH)時(shí)輸出為真。然后,我們可以將2輸入邏輯的操作定義為:“如果A或B為真,則Q為真”2輸入晶體管
    發(fā)表于 01-20 09:00

    【數(shù)字電路】關(guān)于邏輯的電路設(shè)計(jì)教程

    ”,因?yàn)楫?dāng)兩個(gè)輸入均為真(HIGH)時(shí)輸出為真。然后,我們可以將2輸入邏輯的操作定義為:“如果A或B為真,則Q為真”2輸入晶體管
    發(fā)表于 01-21 08:00

    【數(shù)字電路】關(guān)于邏輯或非門系統(tǒng)特性分析教程

    :A + B= Q。然后,我們可以將2輸入數(shù)字邏輯或非門的操作定義為:“如果A和B都不為真,則Q為真”晶體管或非門可以使用如下所示連接在一起的RTL電阻-晶體管開關(guān)構(gòu)建簡單的
    發(fā)表于 01-22 09:00

    邏輯的特點(diǎn)總結(jié),這些細(xì)節(jié)你知道嗎?

    數(shù)據(jù)流到公共數(shù)據(jù)總線上。數(shù)字邏輯可由電阻,晶體管和二極等分立元件制成,以形成RTL(電阻晶體管邏輯
    發(fā)表于 01-27 08:00

    邏輯是什么?基礎(chǔ)數(shù)字邏輯詳解

    邏輯邏輯電路的基本組成部分,可以由晶體管來構(gòu)成,邏輯大致可以分為基本
    發(fā)表于 05-22 14:16 ?6.1w次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門</b>是什么?基礎(chǔ)數(shù)字<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>詳解

    晶體管搭建常見的邏輯門電路

    常見的晶體管有二極、三極和MOS,主要的邏輯門電路:與門、或、非門、與非門、或非門、異或
    的頭像 發(fā)表于 11-01 11:03 ?1.6w次閱讀
    用<b class='flag-5'>晶體管</b>搭建常見的<b class='flag-5'>邏輯</b>門電路

    如何使用晶體管設(shè)計(jì)或

    用于不同目的的不同邏輯。但本文的重點(diǎn)將放在OR Gate上,因?yàn)樯院笪覀儗⑹褂?BJT 晶體管電路構(gòu)建 OR Gate,類似于我們之前構(gòu)建的AND Gate 晶體管電路。
    的頭像 發(fā)表于 08-23 15:38 ?3017次閱讀
    如何使用<b class='flag-5'>晶體管</b>設(shè)計(jì)或<b class='flag-5'>門</b>

    如何使用晶體管布爾邏輯邏輯?1

    晶體管不僅可以控制電流開關(guān),還可以控制電流大小,比如一些早期計(jì)算機(jī)是三進(jìn)制的,有三種狀態(tài);五進(jìn)制,五種狀態(tài)。 **「狀態(tài)越多越難區(qū)分信號(hào)。而且抗干擾能力會(huì)越差」** (如果附件有電噪音,信號(hào)混在一起,每秒百萬次變化的晶體管會(huì)讓信號(hào)變得更復(fù)雜)
    的頭像 發(fā)表于 02-02 11:25 ?559次閱讀
    如何使用<b class='flag-5'>晶體管</b><b class='flag-5'>做</b><b class='flag-5'>布爾</b><b class='flag-5'>邏輯</b>和<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>?1

    關(guān)于邏輯的基本知識(shí)

    邏輯(LogicGates)是集成電路設(shè)計(jì)的基本組件,通過晶體管或MOS組成的簡單邏輯,可
    的頭像 發(fā)表于 04-30 09:14 ?3682次閱讀
    關(guān)于<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>的基本知識(shí)

    如何用晶體管搭建常見的邏輯門電路

    常見的晶體管有二極、三極和MOS,主要的邏輯門電路:與門、或、非門、與非門、或非門、異或
    的頭像 發(fā)表于 04-26 14:51 ?9269次閱讀
    如何用<b class='flag-5'>晶體管</b>搭建常見的<b class='flag-5'>邏輯</b>門電路

    使用晶體管邏輯條件

    、異或非門。在大多數(shù)邏輯中,低狀態(tài)大約為零伏?(0?V),而高狀態(tài)大約為正五伏?(+5?V)。 現(xiàn)在,我將展示使用?NPN?和?PNP?晶體管邏輯
    的頭像 發(fā)表于 09-25 11:40 ?869次閱讀
    使用<b class='flag-5'>晶體管</b>的<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>條件

    TTL邏輯的種類及應(yīng)用

    在數(shù)字電子領(lǐng)域,TTL(晶體管-晶體管邏輯邏輯是構(gòu)建復(fù)雜數(shù)字系統(tǒng)的基石。TTL技術(shù)以其可靠性、成本效益和廣泛的應(yīng)用而聞名。 TTL
    的頭像 發(fā)表于 11-18 10:36 ?609次閱讀