0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DRAM制程分享

半導(dǎo)體設(shè)備與材料 ? 來(lái)源:半導(dǎo)體設(shè)備與材料 ? 2023-01-30 16:40 ? 次閱讀

追求更小的 DRAM 單元尺寸(cell size)仍然很活躍并且正在進(jìn)行中。對(duì)于 D12 節(jié)點(diǎn),DRAM 單元尺寸預(yù)計(jì)接近 0.0013 um2。無(wú)論考慮使用 DUV 還是 EUV 光刻,圖案化挑戰(zhàn)都是重大的。特別是,ASML 報(bào)告說(shuō),當(dāng)中心到中心(center-to-center)值達(dá)到 40 nm 時(shí),即使對(duì)于 EUV ,也不推薦使用單一圖案化。在本文中,我們將展示對(duì)于 12 納米及更高節(jié)點(diǎn)的 DRAM 節(jié)點(diǎn),電容器中心到中心預(yù)計(jì)將低于 40 納米,因此需要多重圖案化。

存儲(chǔ)電容器的 DRAM 單元布局

存儲(chǔ)電容器排列成六邊形陣列(圖 1)。有源區(qū)設(shè)計(jì)規(guī)則由位線間距和字線間距決定。

d9c1d19e-a078-11ed-bfe3-dac502259ad0.png

圖 1. DRAM 單元網(wǎng)格上的存儲(chǔ)節(jié)點(diǎn)(黃色)。BLP=位線間距,WLP=字線間距。

對(duì)于 0.001254 um2的單元尺寸和略低于 12 nm 的有源區(qū)設(shè)計(jì)規(guī)則,38 nm 的位線間距和 33 nm 的字線間距將導(dǎo)致 38 nm 的中心到中心和 32.9 nm 的對(duì)角線間距。

對(duì)于 0.33 NA EUV 系統(tǒng),六邊形陣列將使用六極照明(hexapole illumination),其中每個(gè)極產(chǎn)生三光束干涉圖案(圖 2)。四個(gè)象限極產(chǎn)生與其他兩個(gè)水平極不同的模式。這導(dǎo)致具有獨(dú)立隨機(jī)性的兩個(gè)獨(dú)立劑量分量。這些被添加到最終的復(fù)合模式中。

d9cf2196-a078-11ed-bfe3-dac502259ad0.png

圖 2. DRAM 存儲(chǔ)模式的六極照明由 4 個(gè)象限極(灰色)和兩個(gè)水平極(黃色)組成。根據(jù)照明方向,生成的三光束干涉圖案具有特定方向。

由于特征邊緣處大量吸收的光子散粒噪聲,圖案放置誤差的隨機(jī)效應(yīng)非常顯著,正如參考文獻(xiàn)中已經(jīng)公開的那樣。1,很容易超過(guò) 1 nm 的覆蓋規(guī)格。較低的吸收劑量似乎明顯更差(圖 3)。

d9df7af0-a078-11ed-bfe3-dac502259ad0.png

圖 3. 38 nm x 66 nm cell(字線間距 = 33 nm)中中心柱的隨機(jī)放置誤差(僅 X),在 0.33 NA EUV 系統(tǒng)中具有預(yù)期的六極照明。這里顯示了兩個(gè)吸收劑量的一系列 25 個(gè)不同實(shí)例。

轉(zhuǎn)到 0.55 NA 會(huì)增加焦點(diǎn)深度嚴(yán)重降低的問(wèn)題。NA 為 0.55 會(huì)導(dǎo)致 15 nm 散焦,導(dǎo)致最內(nèi)層和最外層衍射級(jí)之間的相移 >50 度(圖 4),這會(huì)由于褪色嚴(yán)重降低圖像對(duì)比度。

d9ebc7ce-a078-11ed-bfe3-dac502259ad0.png

圖 4. 0.55 NA EUV 系統(tǒng)上的 15 nm 散焦導(dǎo)致最內(nèi)層和最外層衍射級(jí)之間的相移 >50 度。

因此,存儲(chǔ)節(jié)點(diǎn)圖案很可能需要由兩個(gè)交叉線圖案形成(圖 5)。每個(gè)交叉線圖案可以通過(guò) EUV 單次曝光或 DUV SAQP(自對(duì)準(zhǔn)四重圖案)形成。兩種選擇都是單掩模工藝。SAQP 工藝更成熟(早于 EUV)并且沒有 EUV 的二次電子隨機(jī)問(wèn)題,因此它應(yīng)該是首選。盡管如此,對(duì)于 SAQP 情況,間隔線必須在布局和線寬粗糙度方面得到很好的控制。

d9f6460e-a078-11ed-bfe3-dac502259ad0.png

圖 5. 存儲(chǔ)節(jié)點(diǎn)圖案可以由兩個(gè)交叉線圖案的交叉點(diǎn)形成。

三星還展示了一種二維間隔蜂窩圖案,而不是線型 SAQP,它使用具有起始蜂窩圖案的單個(gè)掩膜,而不是具有起始線圖案的兩個(gè)掩膜。

雖然上述情況考慮了 38 nm 位線間距和 33 nm 字線間距,但由于六邊形對(duì)稱性,它也適用于交換間距的情況(33 nm 位線間距和 38 nm 字線間距)。

DRAM 技術(shù),趨勢(shì)和挑戰(zhàn)

圖 1 顯示了來(lái)自三星, 美光, SK海力士,Nanya, PSMC, and CXMT廠商的 DRAM 路線圖。三星、美光和 SK海力士三大廠商已經(jīng)展示了適用于 DDR4、DDR5 和 LPDDR5 應(yīng)用的具有 15nm 和 14nm 級(jí)單元設(shè)計(jì)規(guī)則 (D/R) 的 D1z 和 D1a 產(chǎn)品。三星已在 D1x DDR4 試用車(TV) 產(chǎn)品和 D1z LPDDR量產(chǎn)產(chǎn)品中采用 EUV 光刻技術(shù),而美光和 SK 海力士則為 D1z 代保留了基于 ArF-i 的雙圖案化技術(shù) (DPT) 工藝。到 2030 年,將生產(chǎn)出D1d(或 1δ)、D0a(或 0α)和 D0b(或 0β)等設(shè)計(jì)進(jìn)一步縮小的幾代 DRAM。

da0778f2-a078-11ed-bfe3-dac502259ad0.png

圖 1.由TechInsights 提供的 DRAM 路線圖,顯示 2020 年至 2022 年市場(chǎng)上商業(yè)化的 D1z 和 D1a DRAM 產(chǎn)品。到 2030 年,將生產(chǎn)出D1d(或 1δ)、D0a(或 0α)和 D0b(或 0β)等幾代產(chǎn)品。

da2ecb32-a078-11ed-bfe3-dac502259ad0.png

圖 2. DRAM 設(shè)備的技術(shù)/應(yīng)用路線圖顯示 6F2 1T+1C 單元設(shè)計(jì)擴(kuò)展到更多下一代 DRAM,盡管 DRAM 廠商一直在開發(fā) 4F2 單元結(jié)構(gòu),例如 1T DRAM 或無(wú)電容器 DRAM 原型。

到目前為止,已經(jīng)有了 8F2 和 6F2 DRAM 單元設(shè)計(jì),其中單元包括 1T(晶體管)和 1C(電容器)。這種 1T+1C 單元設(shè)計(jì)將用于未來(lái)幾代 DRAM 的 DRAM 單元設(shè)計(jì)。然而,由于工藝和布局的限制,DRAM 廠商一直在開發(fā) 4F2 單元結(jié)構(gòu),例如 1T DRAM 或無(wú)電容器 DRAM 原型,作為擴(kuò)展 DRAM 技術(shù)的下一個(gè)候選者之一(圖 2)。具有 B-RCAT 結(jié)構(gòu)的大塊鰭(或鞍鰭)用于單元存取晶體管,然而,掩埋字線柵極材料已經(jīng)從單鎢層變?yōu)槎嗑Ч?鎢雙功函數(shù)層,以有效控制柵極泄漏。在這種情況下,具有較低功函數(shù)的多晶硅上柵極提高了 GIDL 電場(chǎng) (30%) ,增大了擴(kuò)散電阻。此外,美光使用純 TiN 柵極進(jìn)行 D1z 和 D1α 代單元集成。雖然圓柱型結(jié)構(gòu)是DRAM單元電容器集成的主流,但SK海力士(D1y和D1z)和三星(D1z)采用了準(zhǔn)柱狀電容器(或單面柱狀電容器)結(jié)構(gòu),其中單元電容器僅外表面呈圓柱狀,這導(dǎo)致單元電容比上一代更小。幾年后,DDR5、GDDR7、LPDDR6 和 HBM3 產(chǎn)品將在市場(chǎng)上普及。

對(duì)于 10nm 級(jí)及以上的 DRAM 單元設(shè)計(jì),應(yīng)在其中加入更多創(chuàng)新的工藝、材料和電路技術(shù),包括更高 NA EUV、4F2、1T DRAM、柱狀電容器、超薄 high-k 電容器介質(zhì)和低 -k ILD/IMD 材料(圖 3)。

da3ddc3a-a078-11ed-bfe3-dac502259ad0.png

圖 3. 從 30nm 級(jí)到 10nm 級(jí)的 DRAM 單元設(shè)計(jì)和技術(shù)趨勢(shì)。需要更多創(chuàng)新技術(shù)來(lái)滿足單元電容、尺寸縮小和提升速度的要求。

圖 4 顯示了主要廠商的 DRAM 設(shè)計(jì)規(guī)則 (D/R) 趨勢(shì)。如果他們保持 6F2 DRAM 單元設(shè)計(jì)以及1T+1C 結(jié)構(gòu),2027 年或 2028 年 10nm D/R 將是DRAM 的最后一個(gè)節(jié)點(diǎn)。DRAM 單元微縮將面臨若干挑戰(zhàn),例如 3D DRAM、減少row hammer(電路)、低功耗設(shè)計(jì)、刷新降低和管理刷新時(shí)間、低延遲、新功函數(shù)材料、HKMG 晶體管和片上 ECC。最受歡迎的功能將是“速度”和“感應(yīng)裕量(sensing margin)”。三星用于 DDR5 和 GDDR6 的 HKMG 外圍晶體管技術(shù)就是增加 BL 感應(yīng)裕量和速度的一個(gè)例子。

da7e27c2-a078-11ed-bfe3-dac502259ad0.png

圖 4. DRAM D/R 趨勢(shì)顯示 6F2 單元設(shè)計(jì)的局限性。2027 年或 2028 年,10nm D/R 將是 6F2 DRAM 的最后一個(gè)節(jié)點(diǎn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容器
    +關(guān)注

    關(guān)注

    64

    文章

    6231

    瀏覽量

    99855
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2320

    瀏覽量

    183610
  • EUV
    EUV
    +關(guān)注

    關(guān)注

    8

    文章

    607

    瀏覽量

    86064

原文標(biāo)題:DRAM制程

文章出處:【微信號(hào):半導(dǎo)體設(shè)備與材料,微信公眾號(hào):半導(dǎo)體設(shè)備與材料】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    DRAM的基本構(gòu)造與工作原理

    本文介紹了動(dòng)態(tài)隨機(jī)存取器DRAM的基本結(jié)構(gòu)與工作原理,以及其在器件縮小過(guò)程中面臨的挑戰(zhàn)。 DRAM的歷史背景與發(fā)展 動(dòng)態(tài)隨機(jī)存取器(Dynamic Random Access Memory,簡(jiǎn)稱
    的頭像 發(fā)表于 12-17 14:54 ?590次閱讀
    <b class='flag-5'>DRAM</b>的基本構(gòu)造與工作原理

    DRAM與NAND閃存價(jià)格大幅下跌

    近期,DRAM和NAND存儲(chǔ)行業(yè)再次遭遇消費(fèi)者需求下滑的沖擊,導(dǎo)致存儲(chǔ)合約價(jià)格在短短一個(gè)月內(nèi)出現(xiàn)大幅下跌。據(jù)分析公司DRAMeXchange的數(shù)據(jù)顯示,DRAM價(jià)格尤其受到重創(chuàng),近一個(gè)月內(nèi)下跌近20%。
    的頭像 發(fā)表于 10-09 17:08 ?555次閱讀

    SRAM和DRAM有什么區(qū)別

    靜態(tài)隨機(jī)存儲(chǔ)器(Static Random Access Memory,簡(jiǎn)稱SRAM)和動(dòng)態(tài)隨機(jī)存儲(chǔ)器(Dynamic Random Access Memory,簡(jiǎn)稱DRAM)是兩種不同類
    的頭像 發(fā)表于 09-26 16:35 ?2754次閱讀

    DRAM存儲(chǔ)器的基本單元

    DRAM(Dynamic Random Access Memory),即動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器,是現(xiàn)代計(jì)算機(jī)系統(tǒng)中不可或缺的內(nèi)存組件。其基本單元的設(shè)計(jì)簡(jiǎn)潔而高效,主要由一個(gè)晶體管(MOSFET)和一個(gè)電容組成,這一組合使得DRAM能夠在保持成本效益的同時(shí),實(shí)現(xiàn)高速的數(shù)據(jù)存取。
    的頭像 發(fā)表于 09-10 14:42 ?1124次閱讀

    DRAM的分類、特點(diǎn)及技術(shù)指標(biāo)

    DRAM(Dynamic Random Access Memory),即動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器,是計(jì)算機(jī)系統(tǒng)中廣泛使用的內(nèi)存類型之一。它以其高速、大容量和相對(duì)低成本的特點(diǎn),在數(shù)據(jù)處理和存儲(chǔ)中發(fā)揮著關(guān)鍵作用。以下將詳細(xì)介紹DRAM的分類、特點(diǎn)以及技術(shù)指標(biāo)。
    的頭像 發(fā)表于 08-20 09:35 ?3472次閱讀

    同步DRAM(SDRAM)介紹

    DRAM從20世紀(jì)70年代初到90年代初生產(chǎn),接口都是異步的,其中輸入控制信號(hào)直接影響內(nèi)部功能。
    的頭像 發(fā)表于 07-29 09:55 ?805次閱讀
    同步<b class='flag-5'>DRAM</b>(SDRAM)介紹

    DRAM芯片的基本結(jié)構(gòu)

    如果內(nèi)存是一個(gè)巨大的矩陣,那么DRAM芯片就是這個(gè)矩陣的實(shí)體化。如下圖所示,一個(gè)DRAM芯片包含了8個(gè)array,每個(gè)array擁有1024行和256列的存儲(chǔ)單元。
    的頭像 發(fā)表于 07-26 11:41 ?1140次閱讀
    <b class='flag-5'>DRAM</b>芯片的基本結(jié)構(gòu)

    DRAM內(nèi)存操作與時(shí)序解析

    在數(shù)字時(shí)代,DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)扮演著至關(guān)重要的角色。它們存儲(chǔ)著我們的數(shù)據(jù),也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運(yùn)行,了解其背后的時(shí)序和操作機(jī)制是必不可少的。
    的頭像 發(fā)表于 07-26 11:39 ?734次閱讀
    <b class='flag-5'>DRAM</b>內(nèi)存操作與時(shí)序解析

    DRAM在計(jì)算機(jī)中的應(yīng)用

    DRAM(Dynamic Random Access Memory,動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)在計(jì)算機(jī)系統(tǒng)中扮演著至關(guān)重要的角色。它是一種半導(dǎo)體存儲(chǔ)器,用于存儲(chǔ)和快速訪問(wèn)數(shù)據(jù),是計(jì)算機(jī)主內(nèi)存的主要組成部分。以下是對(duì)DRAM在計(jì)算機(jī)中的詳細(xì)解析。
    的頭像 發(fā)表于 07-24 17:04 ?1323次閱讀

    BiCMOS工藝制程技術(shù)簡(jiǎn)介

    按照基本工藝制程技術(shù)的類型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS 工藝制程技術(shù)為基礎(chǔ)的 BiCMOS 工藝制程技術(shù),或者以雙極型工藝制程
    的頭像 發(fā)表于 07-23 10:45 ?2231次閱讀
    BiCMOS工藝<b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    HV-CMOS工藝制程技術(shù)簡(jiǎn)介

    BCD 工藝制程技術(shù)只適合某些對(duì)功率器件尤其是BJT 或大電流 DMOS 器件要求比較高的IC產(chǎn)品。BCD 工藝制程技術(shù)的工藝步驟中包含大量工藝是為了改善 BJT 和 DMOS 的大電流特性,所以它
    的頭像 發(fā)表于 07-22 09:40 ?3040次閱讀
    HV-CMOS工藝<b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    SK海力士HBM4E內(nèi)存2025年下半年采用32Gb DRAM裸片量產(chǎn)

    值得注意的是,目前全球三大內(nèi)存制造商都還未開始量產(chǎn)1c nm(第六代10+nm級(jí))制程DRAM內(nèi)存顆粒。早前報(bào)道,三星電子與SK海力士預(yù)計(jì)今年內(nèi)實(shí)現(xiàn)1c nm DRAM的量產(chǎn),而美光則需等到明年。新一代顆粒有望在密度和能效方面取
    的頭像 發(fā)表于 05-14 14:56 ?552次閱讀

    三星LPDDR5X DRAM內(nèi)存創(chuàng)10.7Gbps速率新高

    值得注意的是,此前市場(chǎng)上其他品牌的LPDDR5X DRAM內(nèi)存最高速度僅為9.6Gbps。三星表示,新款10.7Gbps LPDDR5X內(nèi)存采用12納米級(jí)制程工藝,相較前代產(chǎn)品性能提升超過(guò)25%,容量增加30%。
    的頭像 發(fā)表于 04-17 16:29 ?724次閱讀

    臺(tái)灣地區(qū)地震對(duì)DRAM產(chǎn)出影響不足1%

    其中,美光的產(chǎn)能已轉(zhuǎn)向先進(jìn)制程;其他三家公司主要停留在38/25nm節(jié)點(diǎn),出貨量相對(duì)較少。因此,只有美光可能對(duì)全球DRAM位元產(chǎn)出產(chǎn)生一定影響,預(yù)計(jì)二季度總產(chǎn)出將減少不到1%。
    的頭像 發(fā)表于 04-11 16:00 ?392次閱讀

    美光科技: 納米印刷助降DRAM成本

    近期的演示會(huì)上,美光詳細(xì)闡述了其針對(duì)納米印刷與DRAM制造之間的具體工作模式。他們提出,DRAM工藝的每一個(gè)節(jié)點(diǎn)以及浸入式光刻的精度要求使得物理流程變得愈發(fā)復(fù)雜。
    的頭像 發(fā)表于 03-05 16:18 ?738次閱讀