0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文詳解傳輸門和三態(tài)門

CHANBAEK ? 來源:志芯 ? 作者: Jack Xu ? 2023-01-30 16:22 ? 次閱讀

反相器

反相器是最基本CMOS器件。

poYBAGPXfVqAG7AfAADLvvS1FmM435.png

pYYBAGPXfWWAYNiNAAAq5affIno786.png

緩沖區(qū)

兩個(gè)串聯(lián)的反相器組成buffer。

poYBAGPXfXCAT1SmAACcF-h6a-Y088.png

pYYBAGPXfXmAX30TAAAjbuoz1Ls115.png

傳輸門

pYYBAGPXfYSAGdAhAADOFNu5vDk442.png

TP和TN是結(jié)構(gòu)對(duì)稱的器件,它們的漏極和源極是可互換的。 設(shè)它們的開啟電壓| VT|=2V且輸入模擬信號(hào)的變化范圍為-5V到+5V。 為使襯底與漏源極之間的PN結(jié)任何時(shí)刻都不致正偏,故TP的襯底接+5V電壓,而TN的襯底接-5V電壓。 兩管的柵極由互補(bǔ)的信號(hào)電壓(+5V和-5V)來控制,分別用C和! C表示。

傳輸門的工作情況如下:當(dāng)C端接低電壓-5V時(shí)TN的柵壓即為-5V,vI取-5V到+5V范圍內(nèi)的任意值時(shí),TN不導(dǎo)通。 同時(shí)、TP的柵壓為+5V,TP亦不導(dǎo)通。 可見,當(dāng)C端接低電壓時(shí),開關(guān)是斷開的。 為使開關(guān)接通,可將C端接高電壓+5V。 此時(shí)TN的柵壓為+5V,vI在-5V到+3V的范圍內(nèi),TN導(dǎo)通。 同時(shí)TP的棚壓為-5V,vI在-3V到+5V的范圍內(nèi)TP將導(dǎo)通。 由上分析可知,當(dāng)vI《-3V時(shí),僅有TN導(dǎo)通,而當(dāng)vI》+3V時(shí),僅有TP導(dǎo)通當(dāng)vI在-3V到+3V的范圍內(nèi),TN和TP兩管均導(dǎo)通。 進(jìn)一步分析還可看到,一管導(dǎo)通的程度愈深,另一管的導(dǎo)通程度則相應(yīng)地減小。

pYYBAGPXfY6AM_h-AAB2LrQyqHM534.png

三態(tài)門

三態(tài)門是指邏輯門的輸出有三種狀態(tài):高電平狀態(tài)、低電平狀態(tài)、高阻狀態(tài)。 其中,高阻狀態(tài)相當(dāng)于隔離狀態(tài)(因?yàn)楦咦锠顟B(tài)電阻很大,相當(dāng)于開路)。 通常三態(tài)門有一個(gè)EN使能控制端,用于控制門電路的通斷(即通過EN使能控制,處于高阻態(tài)就是電路斷開,非高阻態(tài)就是電路導(dǎo)通),現(xiàn)如假設(shè)EN高電平有效,當(dāng)EN=1時(shí),門電路導(dǎo)通,三態(tài)門電路呈現(xiàn)正常的
0 或 1 的輸出;(電路導(dǎo)通)當(dāng)EN=0時(shí),門電路斷開,三態(tài)門電路給出高阻狀態(tài)的輸出;(電路斷開)。

poYBAGPXfZmAOPslAADSFw1BPPA188.png

poYBAGPXfaOAK8JgAAAw7z3K-zw355.png

?… :等于if … else.

其他通用邏輯門

OR:或門。 AND:與門。 XOR:異或門。 NOR:或非門。 NAND:與非門。 XNOR:異或非門。

pYYBAGPXffiAd4FqAAEieZdl3hk567.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5718

    瀏覽量

    235525
  • 邏輯門
    +關(guān)注

    關(guān)注

    1

    文章

    142

    瀏覽量

    24057
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    311

    瀏覽量

    43321
  • 三態(tài)門
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    18829
  • 傳輸門
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    9803
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    什么是三態(tài)和OC

    三態(tài)和OC、OC實(shí)際使用中,有時(shí)需要兩個(gè)或兩個(gè)以上與非門的輸出端連接在同條導(dǎo)線上,將這
    發(fā)表于 05-26 13:01

    高阻態(tài)三態(tài)的電路原理分析

    都有個(gè)EN控制使能端,來控制門電路的通斷。 可以具備這種狀態(tài)的器件就叫做三態(tài)(,總線,......)。 計(jì)算機(jī)里面用 1和0表示是,
    發(fā)表于 01-08 11:03

    【夢(mèng)翼師兄今日分享】 三態(tài)程序設(shè)計(jì)講解

    等,要求信號(hào)為三態(tài)類型,也就是我們所說的輸入輸出(inout)類型。那么,本節(jié)夢(mèng)翼師兄將和大家起來探討三態(tài)的用法。項(xiàng)目需求設(shè)計(jì)個(gè)
    發(fā)表于 12-12 16:11

    三態(tài)的工作原理是什么?

    三態(tài)的工作原理是什么?
    發(fā)表于 05-20 06:55

    集電極開路三態(tài)輸出門的應(yīng)用

    集電極開路三態(tài)輸出門的應(yīng)用 、 實(shí)訓(xùn)目的1.熟悉集電極開路(OC)和三態(tài)
    發(fā)表于 04-07 23:23 ?59次下載

    什么是三態(tài)? 三態(tài)邏輯與非門電路以及三態(tài)門電路

    什么是三態(tài)? 三態(tài),是指邏輯的輸出除有高、低電平兩種狀態(tài)外,還有第種狀態(tài)——高阻狀態(tài)的
    發(fā)表于 05-26 12:48 ?4.7w次閱讀
    什么是<b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>? <b class='flag-5'>三態(tài)</b>邏輯與非門電路以及<b class='flag-5'>三態(tài)</b>門電路

    三態(tài)的組成及工作原理

    三態(tài)的組成及工作原理
    發(fā)表于 02-28 19:13 ?2.6w次閱讀
    <b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>的組成及工作原理

    三態(tài)邏輯功能的Multisim仿真方案

    介紹了用Multisim仿真軟件分析三態(tài)工作過程的方法,目的是探索三態(tài)工作波形的仿真實(shí)驗(yàn)技術(shù),即用Multisim仿真軟件中的字組產(chǎn)生器產(chǎn)生三態(tài)
    發(fā)表于 05-06 15:59 ?0次下載
    <b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>邏輯功能的Multisim仿真方案

    三態(tài)總線傳輸電路的Multisim仿真方案

    基于探索仿真三態(tài)總線傳輸電路的目的,采用Multisim10仿真軟件對(duì)總線連接的三態(tài)分時(shí)輪流工作時(shí)的波形進(jìn)行了仿真實(shí)驗(yàn)測(cè)試,給出了仿真實(shí)
    發(fā)表于 06-08 17:58 ?48次下載
    <b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>總線<b class='flag-5'>傳輸</b>電路的Multisim仿真方案

    三態(tài)邏輯電路圖大全(三態(tài)邏輯電路圖)

    三態(tài)指其輸出既可以是般二值邏輯電路,即正常的高電平(邏輯1)或低電平(邏輯0),又可以保持特有的高阻抗?fàn)顟B(tài)。本文開始介紹了三態(tài)的定義,其次介紹了
    發(fā)表于 03-01 14:03 ?7.9w次閱讀
    <b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>邏輯電路圖大全(<b class='flag-5'>三</b>款<b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>邏輯電路圖)

    三態(tài)有哪三態(tài)_三態(tài)有什么特點(diǎn)

    本文開始介紹了三態(tài)的定義與三態(tài)的應(yīng)用,其次對(duì)三態(tài)三態(tài)
    發(fā)表于 03-01 14:47 ?12.9w次閱讀
    <b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>有哪<b class='flag-5'>三態(tài)</b>_<b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>有什么特點(diǎn)

    傳輸三態(tài)什么區(qū)別

    本文主要介紹了傳輸三態(tài)什么區(qū)別,三態(tài)就是指輸出有
    的頭像 發(fā)表于 04-08 15:33 ?5.5w次閱讀
    <b class='flag-5'>傳輸</b><b class='flag-5'>門</b>和<b class='flag-5'>三態(tài)</b><b class='flag-5'>門</b>什么區(qū)別

    三態(tài)怎么理解

    三態(tài)亦稱“三態(tài)輸出門”、“三態(tài)輸出電路”。是種重要的總線接口電路。具有高電平、低電平和高阻
    的頭像 發(fā)表于 03-10 09:29 ?1.8w次閱讀

    FPGA之三態(tài)

    三態(tài)電路可提供種不同的輸出值:邏輯“0”,邏輯“1”和高阻態(tài)。高阻態(tài)主要用來將邏輯同系統(tǒng)的其他部分加以隔離。例如雙向I/O電路和共用總線
    的頭像 發(fā)表于 11-29 07:09 ?4534次閱讀

    TTL三態(tài)輸出端可以并聯(lián)嗎?

    TTL三態(tài)種特殊的邏輯,它具有個(gè)狀態(tài):高電平、低電平和高阻抗?fàn)顟B(tài)(也稱為“三態(tài)”或“浮
    的頭像 發(fā)表于 05-28 17:18 ?2889次閱讀