0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

加速 FPGA 計(jì)算的 2 張卡

楊萬(wàn)富 ? 來(lái)源:Tommy Cummings ? 作者:Tommy Cummings ? 2022-12-30 09:40 ? 次閱讀

現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 由工程師 Ross Freeman 于 1984 年發(fā)明,在當(dāng)時(shí)是一項(xiàng)必需的技術(shù)。在 FPGA 出現(xiàn)之前,工程師需要一塊板上有幾十個(gè)分立集成電路,或者多塊板上有數(shù)百個(gè) IC,才能通過(guò)一個(gè) FPGA 設(shè)備完成今天的硬件功能。

隨著 FPGA 在處理電路復(fù)雜性和生產(chǎn)量方面變得更好,該技術(shù)在 1990 年代得到了發(fā)展。到 1990 年代末,F(xiàn)PGA 被整合到汽車、消費(fèi)和工業(yè)應(yīng)用中。

如今,高帶寬計(jì)算應(yīng)用和多樣化的工作負(fù)載正在推動(dòng)加速卡中對(duì) FPGA 的需求,這些加速卡嵌入了自己的軟件、內(nèi)存、端口電源等系統(tǒng)。

FPGA 加速器適用于具有重要數(shù)據(jù)處理要求的應(yīng)用,例如 5G 通信人工智能分析、視頻轉(zhuǎn)碼和處理以及機(jī)器學(xué)習(xí)中的應(yīng)用。FPGA 還可以比軟件、計(jì)算機(jī)處理單元或兩者更快地計(jì)算和處理大數(shù)據(jù)或常規(guī)數(shù)據(jù)。

隨著處理工作負(fù)載本身的加速,對(duì)處理加速和靈活性的需求至關(guān)重要。

本周的新技術(shù)星期二重點(diǎn)介紹了兩款用于開(kāi)發(fā)解決方案的基于 FPGA 的加速器卡。

這兩張牌是一手致勝牌

Advantech VEGA-4000 Xilinx Ultrascale+? FPGA 加速器是一款基于 FPGA 的薄型 PCI Express 卡,可滿足不斷升級(jí)的處理需求。VEGA-4000 是加速機(jī)器學(xué)習(xí)和數(shù)據(jù)分析的理想選擇。研華提升 VEGA-4000 的能力以滿足相應(yīng)的服務(wù)需求,實(shí)時(shí)分析和分類用戶生成的視頻內(nèi)容,以確保合規(guī)性。VEGA-4000 由具有 FFMPEG 集成的 Xilinx SDAccel 開(kāi)發(fā)環(huán)境支持。研華還為 VEGA-4000 提供定制開(kāi)發(fā)支持服務(wù),包括 FPGA IP 提供和系統(tǒng)集成。該板可以預(yù)先集成在一系列服務(wù)器平臺(tái)中。

BittWare 520N FPGA 加速器卡是一種外設(shè)互連高速 (PCIe) 板,采用 Intel ? Stratix ? 10 FPGA。520N 是一款用于高性能計(jì)算、數(shù)據(jù)中心、虛擬網(wǎng)絡(luò)功能和廣播應(yīng)用的多功能加速器。520N 提供高達(dá) 10 teraflops (TFLOPS) 的單精度浮點(diǎn)性能,帶有四個(gè) DDR4 外部存儲(chǔ)器組。一個(gè) TFLOP 是指處理器每秒計(jì)算 1 萬(wàn)億次浮點(diǎn)運(yùn)算的能力。

結(jié)論

FPGA 的發(fā)展推動(dòng)了加速器卡的發(fā)展,以提高技術(shù)的處理性能以滿足當(dāng)今的高帶寬計(jì)算需求。隨著 5G 通信、人工智能、機(jī)器學(xué)習(xí)和視頻轉(zhuǎn)碼充斥市場(chǎng),F(xiàn)PGA 加速卡有助于滿足需求。

Tommy Cummings 是德克薩斯州的自由撰稿人/編輯。他的新聞職業(yè)生涯已經(jīng)超過(guò) 40 年。他為《德克薩斯月刊》和《今日俄克拉荷馬》雜志撰稿。他還曾在達(dá)拉斯晨報(bào)、沃思堡星報(bào)、舊金山紀(jì)事報(bào)等公司工作。湯米報(bào)道了硅谷的互聯(lián)網(wǎng)繁榮,并一直是新聞媒體的數(shù)字內(nèi)容和觀眾參與編輯。Tommy 于 2018 年至 2021 年在 Mouser Electronics 工作,擔(dān)任技術(shù)內(nèi)容和產(chǎn)品內(nèi)容專家。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21738

    瀏覽量

    603463
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5915

    瀏覽量

    172268
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    799

    瀏覽量

    37876
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    S7t-VG6 VectorPath加速卡的特性和功能

    S7t-VG6 VectorPath加速卡是Achronix公司聯(lián)合BittWare公司(Molex旗下的領(lǐng)先企業(yè)級(jí)FPGA加速器產(chǎn)品供應(yīng)商)推出的一類全新的、面向高性能計(jì)算和數(shù)據(jù)
    的頭像 發(fā)表于 11-14 11:19 ?293次閱讀

    FPGA加速深度學(xué)習(xí)模型的案例

    FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)加速深度學(xué)習(xí)模型是當(dāng)前硬件加速領(lǐng)域的一個(gè)熱門(mén)研究方向。以下是一些FPGA加速深度學(xué)習(xí)模型的案例: 一、基于
    的頭像 發(fā)表于 10-25 09:22 ?229次閱讀

    大模型向邊端側(cè)部署,AI加速卡朝高算力、小體積發(fā)展

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)AI加速卡是專門(mén)用于處理人工智能應(yīng)用中的大量計(jì)算任務(wù)的模塊。它集成了高性能的計(jì)算核心和大量的內(nèi)存,旨在加速機(jī)器學(xué)習(xí)、深度學(xué)習(xí)等算法的
    的頭像 發(fā)表于 09-17 00:18 ?3296次閱讀

    EPSON差分晶振SG3225VEN頻點(diǎn)312.5mhz應(yīng)用于AI加速卡

    AI加速卡,通常也被稱為AI算力,是一種專為加速人工智能(AI)應(yīng)用和算法而設(shè)計(jì)的硬件設(shè)備。AI加速卡在數(shù)據(jù)中心、云計(jì)算、邊緣
    發(fā)表于 09-10 14:56 ?0次下載

    基于菲數(shù)科技FA728Q加速卡實(shí)現(xiàn)低時(shí)延LLT應(yīng)用

    菲數(shù)科技使用Stratix 10 FPGA和開(kāi)源的開(kāi)放式FPGA堆棧(OFS)基礎(chǔ)設(shè)施開(kāi)發(fā)高性能FPGA加速卡。
    的頭像 發(fā)表于 08-30 17:13 ?529次閱讀
    基于菲數(shù)科技FA728Q<b class='flag-5'>加速卡</b>實(shí)現(xiàn)低時(shí)延LLT應(yīng)用

    智能加速計(jì)算設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算 XCVU3P板卡

    DA 信號(hào)處理板卡 , PCIe 光纖加速計(jì)算 , XCVU3P板卡 , 高速視頻采集 , 信號(hào)輸出驗(yàn)證,?PCIe 光纖加速
    的頭像 發(fā)表于 08-01 11:03 ?314次閱讀
    智能<b class='flag-5'>加速</b><b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b>設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖<b class='flag-5'>加速</b><b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b> XCVU3P板卡

    云天勵(lì)飛推出IPU-X6000加速卡,針對(duì)大模型推理任務(wù)設(shè)計(jì)

    近期,云天勵(lì)飛推出IPU-X6000加速卡。該產(chǎn)品具備256T算力、128GB顯存容量、486GB/S顯存帶寬;采用C2C Mesh互聯(lián)技術(shù),可實(shí)現(xiàn)間高速互聯(lián),帶寬達(dá)64GB/s,最大可實(shí)現(xiàn)64
    的頭像 發(fā)表于 07-24 11:03 ?656次閱讀

    TCA5013支持1用戶和3SAM的多功能智能接口IC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TCA5013支持1用戶和3SAM的多功能智能接口IC數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-03 10:38 ?0次下載
    TCA5013支持1<b class='flag-5'>張</b>用戶<b class='flag-5'>卡</b>和3<b class='flag-5'>張</b>SAM<b class='flag-5'>卡</b>的多功能智能<b class='flag-5'>卡</b>接口IC數(shù)據(jù)表

    基于FPGA的類腦計(jì)算平臺(tái) —PYNQ 集群的無(wú)監(jiān)督圖像識(shí)別類腦計(jì)算系統(tǒng)

    模擬器,可為 SNN 算法開(kāi)發(fā)者和神經(jīng)學(xué)家提供理想滿意的類腦仿真實(shí)驗(yàn)平臺(tái)。 (2)本設(shè)計(jì)提供的基于 NEST 仿真器的 FPGA 集群的硬件加速服務(wù)可以為實(shí)驗(yàn)環(huán)境不理 想,應(yīng)用計(jì)算
    發(fā)表于 06-25 18:35

    借助全新 AMD Alveo? V80 計(jì)算加速卡釋放計(jì)算能力

    靈活應(yīng)變能力以實(shí)現(xiàn)工作負(fù)載優(yōu)化。Alveo V80 加速卡現(xiàn)已量產(chǎn)出貨,其能提供較之上一代加速卡至高 2 倍的帶寬與計(jì)算密度1,并為使用 AMD Vivado? 設(shè)計(jì)套件的
    發(fā)表于 05-16 14:09 ?217次閱讀
    借助全新 AMD Alveo? V80 <b class='flag-5'>計(jì)算</b><b class='flag-5'>加速卡</b>釋放<b class='flag-5'>計(jì)算</b>能力

    AMD Alveo V80計(jì)算加速卡實(shí)現(xiàn)量產(chǎn)

    AMD公司近日迎來(lái)了一個(gè)重要的里程碑,其專為大型數(shù)據(jù)集和內(nèi)存受限型應(yīng)用設(shè)計(jì)的Alveo V80計(jì)算加速卡,已正式進(jìn)入量產(chǎn)出貨階段。這款創(chuàng)新產(chǎn)品針對(duì)高性能計(jì)算(HPC)、數(shù)據(jù)分析、金融、網(wǎng)絡(luò)安全以及
    的頭像 發(fā)表于 05-16 11:40 ?619次閱讀

    AMD正式量產(chǎn)Alveo V80計(jì)算加速卡,優(yōu)化大數(shù)據(jù)集中的內(nèi)存瓶頸問(wèn)題

    適用場(chǎng)景包括HPC、數(shù)據(jù)分析、金融、網(wǎng)絡(luò)安全及計(jì)算存儲(chǔ)等領(lǐng)域。據(jù)AMD官網(wǎng)上顯示,計(jì)算加速卡建議零售價(jià)高達(dá)9495美元(當(dāng)前折合人民幣約為68,744元)。
    的頭像 發(fā)表于 05-15 15:51 ?565次閱讀

    KU060板卡設(shè)計(jì)方案:636-基于FMC的KU060高性能 PCIe 載板 AI加速計(jì)算

    AD采集板卡 , KU060板卡 , 光纖擴(kuò)展 , AI加速計(jì)算 , 圖像處理
    的頭像 發(fā)表于 02-21 14:23 ?977次閱讀
    KU060板卡設(shè)計(jì)方案:636-基于FMC的KU060高性能 PCIe 載板 AI<b class='flag-5'>加速</b><b class='flag-5'>計(jì)算</b><b class='flag-5'>卡</b>

    【國(guó)產(chǎn)FPGA+OMAPL138開(kāi)發(fā)板體驗(yàn)】(原創(chuàng))5.FPGA的AI加速源代碼

    FPGA架構(gòu)的優(yōu)化。以下是我寫(xiě)的一個(gè)簡(jiǎn)化版的代碼,用來(lái)展示FPGA如何加速AI計(jì)算中的某個(gè)簡(jiǎn)單操作(比如矩陣乘法)。 // Verilog代碼,用于
    發(fā)表于 02-12 16:18

    加速計(jì)算與AI顯卡有什么區(qū)別?

    與原理 1. 加速計(jì)算加速計(jì)算是一種用于高性能計(jì)算
    的頭像 發(fā)表于 01-09 14:10 ?1598次閱讀