0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

運放電路雙反饋Riso穩(wěn)定性補償方法

硬件三人行 ? 來源:未知 ? 2022-12-28 16:45 ? 次閱讀

在前面我們討論了,第一種使用隔離電阻來補償容性負載的方法。雖然Riso電路設計和使用都較簡單,但它在精密電路里有一大缺點,Riso上的壓降與輸出電流或輸出負載有關,并且Riso造成的壓降可能影響輸出信號的準確度,如右圖所示對于一個10mV的輸出信號由于250Ω的輸出負載,而產(chǎn)生超過3mV的壓降也就是會帶來30%的誤差。

為了解決Riso產(chǎn)生壓降的問題,我們可以使用這里所展示的Riso+雙反饋的電路。

Riso+雙反饋的工作原理,可以用DCAC等效電路來分析在DC時,反饋電容Cf是開路的,并且Rf閉合了包含Riso的反饋環(huán)路因為現(xiàn)在Riso是在運放的反饋環(huán)路里面的,運放輸出會增大來補償Riso的壓降,所以負載電壓Vload會等于Vin。

在AC頻率時Cf是短路的,當這個發(fā)生時Rf可以被認為是開路的,因為Cf的阻抗Zcf會遠遠小于Rf的阻抗,因此在AC時,這個電路看起來會和標準的Riso電路一樣。

這個電路的第一個設計步驟,是選擇Riso,選擇方法與我們之前所說的方法1,Riso中選擇Riso的方法相同。使得Aol曲線上等于20dB的頻率點上產(chǎn)生一個零點。然后Rf可以選擇為任意一個大于100*Riso的值,以防止其與Riso相互作用。最后一步是在圖片左下方所示的,范圍內(nèi)選擇Cf的值,使用這個范圍內(nèi)的值,可以保證兩個反饋路徑Rf和Cf永遠不會產(chǎn)生諧振而導致不穩(wěn)定。更小的Cf值會有更快的建立時間settlingtime,但以一定負載范圍內(nèi)的過沖為代價。

從結果可見,運放輸出和負載電壓到達穩(wěn)定值,而沒有過大的過沖與振鈴,說明這是一個穩(wěn)定的系統(tǒng),為克服Riso壓降而增大的Vo在這里也可以清楚地看到。

當Riso+雙反饋電路解決Riso電路DC精度問題的同時,它也帶來一些缺點。如這里所示,一個Riso電路在合理的大范圍容性負載的瞬態(tài)響應變化下,通常會保持穩(wěn)定。Riso+雙反饋電路對輸出電容的變化容忍度沒有那么大,電路易受到容性負載的變化而變得不穩(wěn)定。因此Riso+雙反饋電路適用于輸出電容確定,并且不會顯著變化的場合。Riso+雙反饋方法通常會導致建立時間比Riso電路更慢。


原文標題:運放電路雙反饋Riso穩(wěn)定性補償方法

文章出處:【微信公眾號:硬件三人行】歡迎添加關注!文章轉載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 硬件
    +關注

    關注

    11

    文章

    3356

    瀏覽量

    66348

原文標題:運放電路雙反饋Riso穩(wěn)定性補償方法

文章出處:【微信號:yingjiansanrenxing,微信公眾號:硬件三人行】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    影響B(tài)UCK電路占空比穩(wěn)定性的因素

    開關周期內(nèi)導通的時間比例。占空比的穩(wěn)定性對于電路的性能至關重要,因為它直接影響到輸出電壓的穩(wěn)定性和紋波。以下是一些影響B(tài)UCK電路占空比穩(wěn)定性
    的頭像 發(fā)表于 12-12 17:14 ?768次閱讀

    如何測試晶振的穩(wěn)定性

    以下是一些常用的方法來測試晶振的穩(wěn)定性。
    的頭像 發(fā)表于 11-29 16:41 ?346次閱讀

    buck電路穩(wěn)定性分析方法

    Buck電路穩(wěn)定性分析方法主要涉及反饋增益、相位裕度、負載擾動以及控制策略等方面。以下是對這些分析方法的介紹: 一、
    的頭像 發(fā)表于 11-21 10:09 ?413次閱讀

    放電路設計注意事項有哪些

    放電路設計需要注意多個方面,以確保電路的性能、穩(wěn)定性和可靠性。以下是一些關鍵的注意事項: 一、電源設計 供電方式選擇 :放可以使用單電源
    的頭像 發(fā)表于 10-18 10:20 ?595次閱讀

    電容分別在輸入端、反饋端和輸出端,對電路穩(wěn)定性有何影響?

    電容分別在輸入端、反饋端和輸出端,對電路穩(wěn)定性有何影響? 輸出端加入電容或者是驅動容性負載,可能會引入附加極點,從而會影響穩(wěn)定性。 此外,有看過一些
    發(fā)表于 09-20 08:21

    電流反饋放與電壓反饋

    反饋放(CFA)具有較寬的帶寬特性,這主要得益于其獨特的內(nèi)部結構和反饋方式。在設計電流型反饋放電路
    發(fā)表于 09-10 09:47

    放正反饋是不是比負反饋更加容易振蕩???為什么啊?

    放正反饋是不是比負反饋 更加容易振蕩?。?為什么??? 正常接的放電路 ,為什么不用正反饋
    發(fā)表于 09-05 08:09

    放失調(diào)電壓補償方法有哪些

    放失調(diào)電壓補償是提高放性能的重要手段之一。在實際應用中,放失調(diào)電壓的存在會對電路的精度和穩(wěn)定性
    的頭像 發(fā)表于 08-15 15:50 ?1306次閱讀

    容性負載導致運算放大器不穩(wěn)定的解決辦法

    = 1緩沖器電路,更常見的情況是使用反饋電阻器和接地電阻器的增益配置(圖 c)。 這兩種原因通常是結合在一起使得放不穩(wěn)定。 c) 2、通過修改Aol 和修改1/β 這兩種
    發(fā)表于 08-07 07:11

    如何判斷電壓-電流轉換電路的環(huán)路穩(wěn)定性?

    曲線的峰值 以上判斷放電路穩(wěn)定性方法,要求輸入和輸出都是電壓信號(不知道理解是否有誤)。 問題: 對于由放組成的電壓-電流轉換
    發(fā)表于 08-06 07:15

    環(huán)路增益的穩(wěn)定性

    由基本反饋電路電路組成結構,得出閉環(huán)傳遞函數(shù)為,電路的開環(huán)增益是各個晶體管參數(shù)和電容參數(shù)的函數(shù),所以也是頻率的函數(shù),于是閉環(huán)增益就可以寫作,反饋電路
    發(fā)表于 06-18 15:00

    影響放大器穩(wěn)定性的因素

    在電子電路設計中,放大器作為信號放大的關鍵元件,其穩(wěn)定性對于整個電路的性能至關重要。穩(wěn)定性良好的放大器能夠確保信號的準確傳輸和放大,避免產(chǎn)生自激振蕩、頻率失真等不良影響。因此,深入了解
    的頭像 發(fā)表于 05-28 14:43 ?1918次閱讀

    穩(wěn)定性的判斷原理的補償原理?

    反饋放是從輸出端到輸入端的反饋支路,但是在電路上輸入和輸出也是通過反饋支路直接電氣連接的,為什么不考慮輸入經(jīng)
    發(fā)表于 05-06 22:09

    放的穩(wěn)定性相位裕度的關系?

    究竟是一個什么意思?怎么推導出來的? 2、由放系統(tǒng)的環(huán)路增益關系式,可以得到系統(tǒng)的傳遞函數(shù),這個關系式可以化解為含有多個零點機電的多項式,不過經(jīng)放內(nèi)部補償放大器近似可以等效為兩種電路
    發(fā)表于 04-01 22:46

    什么是熱電偶穩(wěn)定性?影響熱電偶穩(wěn)定性的主要因素

    的準確性和精度。本文將詳細討論影響熱電偶穩(wěn)定性的主要因素,并介紹一些常用的測試方法。 熱電偶穩(wěn)定性主要受以下幾個方面因素的影響: 1. 熱電偶材料:熱電偶的材料決定了其穩(wěn)定性。常見的熱
    的頭像 發(fā)表于 03-08 15:32 ?1731次閱讀