0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可靠的上電和關(guān)斷順序

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Frederik Dostal ? 2022-12-16 15:50 ? 次閱讀

當(dāng)今的電子應(yīng)用通常需要不止一個5 V或3.3 V電源電壓。需要 10、20 或更多的電壓并不罕見。除此之外,電壓域具有相同的電壓電平,但必須作為域單獨(dú)生成,也就是說,這些電壓必須產(chǎn)生兩次。一個例子是實(shí)現(xiàn)兩個相同的電壓來提供模擬和數(shù)字負(fù)載。這種分離可防止相互干擾,并在不同時間為各種負(fù)載提供能量。

圖1顯示了具有眾多不同電壓域的系統(tǒng)框圖。這些電壓由單獨(dú)的開關(guān)穩(wěn)壓器線性穩(wěn)壓器產(chǎn)生。各個電壓轉(zhuǎn)換器的選擇在很大程度上取決于所需的轉(zhuǎn)換效率、要產(chǎn)生的電壓,尤其是各個負(fù)載消耗的電流。因此,各個電壓轉(zhuǎn)換器的設(shè)計(jì)差異很大。

poYBAGOcI8aAR5jxAABGpnsdZhY132.png

圖1.典型的電子系統(tǒng)需要八個電壓。

此外,每個轉(zhuǎn)換器各個電壓的延遲將不同。這會導(dǎo)致不同電壓域中不受控制的斜坡上升,從而導(dǎo)致功能問題和系統(tǒng)損壞。

因此,通常需要可靠的上電序列,以確保每個電壓在正確的時間達(dá)到其目標(biāo)值。通常,關(guān)斷時還必須遵循特定的關(guān)斷順序。

在具有多個電源電壓的系統(tǒng)中,監(jiān)控不同電壓的能力可能很重要。在只有兩個電壓域的系統(tǒng)中看似微不足道的事情對于許多電壓變得非常復(fù)雜。因此,許多定序器器件還具有內(nèi)置監(jiān)控器或電壓監(jiān)控功能。

圖2所示為ADM1186-1模擬時序控制器IC。它可以控制和監(jiān)視四個電壓域。電壓的上電和斷電通過控制相應(yīng)電壓轉(zhuǎn)換器上的使能(開/關(guān))引腳來實(shí)現(xiàn)。電壓轉(zhuǎn)換器的導(dǎo)通時間可以通過使用小電容器的時間延遲來調(diào)節(jié)。相應(yīng)的輸出電壓通過相應(yīng)的監(jiān)控引腳進(jìn)行監(jiān)控。當(dāng)所有電壓都建立后,時序控制器電路產(chǎn)生電源良好信號

poYBAGOcI7-Aa_p6AAA2F83xdfw055.png

圖2.ADM1186-1模擬時序控制器解決方案,用于監(jiān)控多達(dá)4個電壓轉(zhuǎn)換器。

ADM1186-1等模擬時序控制解決方案易于使用。它們具有具有多個電壓的系統(tǒng)所需的所有功能。它們與數(shù)字定序器的不同之處在于,它們的設(shè)計(jì)不太復(fù)雜,并且系統(tǒng)中需要的數(shù)字監(jiān)控功能更少。例如,他們可以沒有PMBus或類似的協(xié)議。

在圖1所示的示例系統(tǒng)中,使用了八個電壓域。如何對具有四個以上電壓域的系統(tǒng)進(jìn)行排序和監(jiān)控?為此,可以將多個ADM1186-1電路組合成一個序列,并且可以將任意數(shù)量的ADM1186-1時序控制器連接在一起。

市場上有許多使用耦合單個測序儀進(jìn)行此類測序的例子。然而,ADM1186-1之所以脫穎而出,是因?yàn)樗€支持上電期間的完整時序控制,以及在鏈接應(yīng)用中使用時關(guān)斷,如圖3所示。類似的解決方案可以提供連接各種時序控制器IC的可能性,但它們只提供單個電壓的受控斜坡上升,而不是受控的下序,即在菊花鏈星座中,電壓的斷電。

pYYBAGOcI7iAW5IlAABTLBIAuMA905.png

圖3.多個ADM1186-1器件鏈接在一起,用于對12個電壓的上電和關(guān)斷進(jìn)行排序。

可靠的受監(jiān)控上電和關(guān)斷在許多現(xiàn)代系統(tǒng)中非常重要,使用ADM1186-1等解決方案可以靈活地實(shí)現(xiàn),只需很少的開發(fā)工作。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17830

    瀏覽量

    251248
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    16434

    瀏覽量

    178963
  • 開關(guān)穩(wěn)壓器

    關(guān)注

    4

    文章

    803

    瀏覽量

    73511
收藏 人收藏

    評論

    相關(guān)推薦

    ADI技術(shù)文章:可靠關(guān)斷時序

    對于每個轉(zhuǎn)換器,各電壓的延遲也會不同。這導(dǎo)致不同電壓域中的電壓爬升不受控制,有可能引起功能問題并損壞系統(tǒng)。
    發(fā)表于 03-24 10:34 ?2957次閱讀
    ADI技術(shù)文章:<b class='flag-5'>可靠</b>的<b class='flag-5'>上</b><b class='flag-5'>電</b>和<b class='flag-5'>關(guān)斷</b>時序

    DAC7731如何實(shí)現(xiàn)這個順序呢?

    請教大家,DAC7731的電源順序,依次是: VSS,VDD,VCC,也就是模擬-12V,數(shù)字5V,模擬+12,請問如何實(shí)現(xiàn)這個
    發(fā)表于 11-27 07:22

    DAC7731如果不按順序,是否造成芯片損壞?

    1. DAC7731要求3個電源有順序,否則,不能正常工作,甚至損壞,但是又沒有給出如何實(shí)現(xiàn)順序
    發(fā)表于 11-27 08:15

    ADS1278怎么設(shè)計(jì)順序的電路???

    我用三片LDO產(chǎn)生+5V、+3.3V、+1.8V。然后分別接到芯片的AVDD、IOVDD、DVDD。這樣我的電路板一,則ADS1278的 三路電源也就同時
    發(fā)表于 01-15 06:21

    請問不按照手冊中的順序ADS1274能正常工作嗎?

    ADS1274手冊中給出AVDD(模擬電壓)、DVDD(內(nèi)核電壓)和IOVDD(IO電壓)的順序,請問不按照手冊中的
    發(fā)表于 01-16 08:36

    Altera FPGA的順序

    學(xué)習(xí)的時候了解到FPGA的多路供電要求一定的斷電順序,目前在搞Altera的Cyclone IV系列的FPGA,主要有內(nèi)部邏輯供電VCCINT,PLL供電VCCD_PLL,IO口供電VCCIO等
    發(fā)表于 05-18 22:36

    請問AD9243順序有什么要求嗎

    AD9243的內(nèi)部電源為5V,而輸出驅(qū)動電源DRVDD支持3.3V,請問這時兩種電源的順序有什么要求嗎?謝謝!
    發(fā)表于 11-05 09:25

    請問ADSP-BF522的外圍內(nèi)核順序是什么

    ,VDDMEM。再由3.3V經(jīng)過LDO形成1.3V給ADSP-BF522的VDDINT內(nèi)核。VRSEL管腳制高電平,選擇外部電壓調(diào)節(jié)模式。PG管腳使用3.3V電阻分壓形成0.8
    發(fā)表于 03-08 15:29

    STHV748和斷電電壓順序是什么?

    正確的/斷電電壓順序是什么?在STHV748的數(shù)據(jù)表和STHV748的演示板,電壓順序不同。 #STHV748-開機(jī)掉電
    發(fā)表于 08-13 13:08

    模擬時序控制解決方案:可靠關(guān)斷時序

    的延遲也會不同。這導(dǎo)致不同電壓域中的電壓爬升不受控制,有可能引起功能問題并損壞系統(tǒng)。因此,通常需要可靠順序以確保每個電壓在正確的時間達(dá)到其目標(biāo)值。另外,
    發(fā)表于 04-12 07:00

    s5pv210順序是怎么控制的

    原理圖上有一根控制線XPWRRGTON,默認(rèn)拉。它同時連接到其他的電源芯片(內(nèi)核1.1、1.2,io3.3)。如圖1這根線為高時,幾個電源芯片同時開始工作,怎么實(shí)現(xiàn)的先后?還有為什么需要
    發(fā)表于 07-20 14:28

    s5pv210順序是怎么控制的

    原理圖上有一根控制線XPWRRGTON,默認(rèn)拉。它同時連接到其他的電源芯片(內(nèi)核1.1、1.2,io3.3)。如圖1這根線為高時,幾個電源芯片同時開始工作,怎么實(shí)現(xiàn)的先后?還有為什么需要
    發(fā)表于 11-17 11:34

    如何控制FPGA各電源的順序呢?

    如何控制FPGA各電源的順序呢?請教一下大神
    發(fā)表于 03-27 13:48

    MAX16050/MAX16051多路電壓排序器的特點(diǎn)及如何配置關(guān)斷順序

    了解高精度MAX16050/MAX16051多路電壓排序器/監(jiān)測器的能力。利用MAX16050EVKIT,Ahmad和Andrew演示如何配置四路通道的關(guān)斷順序,并介紹如何以菊鏈
    的頭像 發(fā)表于 10-09 03:13 ?4261次閱讀

    Zynq的電源順序

    因?yàn)閆YNQ 的PS 和PL 部分的電源有順序的要求,在電路設(shè)計(jì)中,按照ZYQN 的電源要求設(shè)計(jì),依次為1.0V -> 1.8V -
    的頭像 發(fā)表于 01-01 17:27 ?1.2w次閱讀
    Zynq的電源<b class='flag-5'>上</b><b class='flag-5'>電</b><b class='flag-5'>順序</b>