0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D-IC未來(lái)已來(lái)

深圳市賽姆烯金科技有限公司 ? 來(lái)源:深圳市賽姆烯金科技有限 ? 作者:深圳市賽姆烯金科 ? 2022-12-16 10:31 ? 次閱讀

摩爾定律在工藝復(fù)雜度和經(jīng)濟(jì)高成本雙重壓力下步履蹣跚,伴隨疫情的全球形勢(shì)變化又給整個(gè)半導(dǎo)體行業(yè)供應(yīng)鏈帶來(lái)巨大的壓力。在技術(shù)和環(huán)境的雙重限制下,3D-IC從發(fā)明之初錦上添花的技術(shù)晉身顯學(xué),被無(wú)數(shù)企業(yè)視作在現(xiàn)有環(huán)境下提高系統(tǒng)集成度和全系統(tǒng)性能的必不可少的解決方案。

不知不覺(jué)間,行業(yè)文章和會(huì)議開(kāi)始言必稱chiplet —— 就像曾經(jīng)的言必稱AI一樣。這種熱度對(duì)于3D-IC的從業(yè)人員,無(wú)論是3D-IC制造、EDA、還是3D-IC設(shè)計(jì),都是好事。但在我們相信3D-IC之路是Do Right Things的同時(shí),如何Do Things Right也愈發(fā)重要。

Cadence在3D-IC道路上已經(jīng)探索了很多年,全新Integrity 3D-IC平臺(tái)的研發(fā)基于十幾年的探索、先進(jìn)客戶的使用經(jīng)驗(yàn)、和先進(jìn)制程流片封裝經(jīng)驗(yàn),在2019年正式啟動(dòng),如今已經(jīng)擁有包括3D-IC系統(tǒng)頂層規(guī)劃、堆疊設(shè)計(jì)、中介層繞線、自底向上、自頂向下、MoL近存運(yùn)算、LoL邏輯切分等子流程在內(nèi)的全套設(shè)計(jì)方法學(xué)和工具,以及包括電、熱、時(shí)序、功耗、設(shè)計(jì)規(guī)則檢查等在內(nèi)的全套系統(tǒng)性能分析和設(shè)計(jì)簽核工具,輔以強(qiáng)大便捷的流程管理器和3D可視化界面,使能系統(tǒng)設(shè)計(jì)芯片設(shè)計(jì)者最大限度的發(fā)揮想象力高質(zhì)量的實(shí)現(xiàn)各種復(fù)雜3D-IC設(shè)計(jì)。

c6890c50-7ce7-11ed-8abf-dac502259ad0.jpg

在剛剛結(jié)束的TSMC開(kāi)放創(chuàng)新平臺(tái)大會(huì)上,Cadence更是成為唯一一家獲得TSMC 3DFabric全流程(系統(tǒng)規(guī)劃、實(shí)現(xiàn)及系統(tǒng)級(jí)簽核)認(rèn)證的合作伙伴。

3D-IC設(shè)計(jì)不同于傳統(tǒng)意義上的2D設(shè)計(jì),2D芯片經(jīng)過(guò)幾十年的發(fā)展已經(jīng)在設(shè)計(jì)、制造、封裝角度形成了固定的流程。而3D-IC設(shè)計(jì)中系統(tǒng)設(shè)計(jì)會(huì)在很大程度上被最終的流片廠封裝廠甚至TSV/Bump提供商的具體制造方案影響。這也是為什么傳統(tǒng)3D-IC設(shè)計(jì)是由封裝團(tuán)隊(duì)而不是設(shè)計(jì)團(tuán)隊(duì)或者完成3D系統(tǒng)設(shè)計(jì)或者制定出對(duì)每個(gè)晶粒的約束條件,并且由設(shè)計(jì)團(tuán)隊(duì)參考封裝約束條件實(shí)現(xiàn)芯片的物理設(shè)計(jì)。但伴隨著3D-IC從一種可選的技術(shù)方案走向集成度或系統(tǒng)性能驅(qū)動(dòng)的必選方案,如何提高原封裝驅(qū)動(dòng)的設(shè)計(jì)流程的自動(dòng)化以及如何從系統(tǒng)角度得到全系統(tǒng)性能、功耗、面積、散熱的最優(yōu)化設(shè)計(jì)已經(jīng)變成的越來(lái)越重要。并且在此基礎(chǔ)上還要考慮不同3D制造、封裝方案對(duì)系統(tǒng)設(shè)計(jì)的影響。再考慮到設(shè)計(jì)不同階段和不同步驟的設(shè)計(jì)意圖交互和數(shù)據(jù)交互以及ECO需求,這一切都不是原有基于不同設(shè)計(jì)團(tuán)隊(duì)的不同點(diǎn)工具所能輕松解決的。

在過(guò)去的幾個(gè)月里,我們?yōu)榇蠹彝瞥隽艘幌盗械奈恼?,涵蓋了通過(guò)Integrity 3D-IC平臺(tái)的從系統(tǒng)規(guī)劃、中介層布線自底向下實(shí)現(xiàn)、早期三維布圖綜合及層次化設(shè)計(jì)Memory-on-Logic堆疊實(shí)現(xiàn)三維寄生參數(shù)提取和靜態(tài)時(shí)序分析等步驟和流程在內(nèi)的全流程解決方案:

3D-IC設(shè)計(jì)之如何實(shí)現(xiàn)高效的系統(tǒng)級(jí)規(guī)劃

3D-IC設(shè)計(jì)之中介層自動(dòng)布線

3D-IC設(shè)計(jì)之自底向上實(shí)現(xiàn)流程與高效數(shù)據(jù)管理

3D-IC設(shè)計(jì)之早期三維布圖綜合以及層次化設(shè)計(jì)

3D-IC設(shè)計(jì)之Memory-on-Logic堆疊實(shí)現(xiàn)流程

3D-IC設(shè)計(jì)之寄生抽取和靜態(tài)時(shí)序分析

3D-IC設(shè)計(jì)之系統(tǒng)級(jí)版圖原理圖一致性檢查

該方案可以在最大限度上提高設(shè)計(jì)在不同3D-IC制造方案的可遷移性,從而最大程度減少芯片設(shè)計(jì)團(tuán)隊(duì)對(duì)于3D-IC先進(jìn)封裝技術(shù)的學(xué)習(xí)成本,封裝設(shè)計(jì)團(tuán)隊(duì)對(duì)芯片設(shè)計(jì)技術(shù)的學(xué)習(xí)成本,系統(tǒng)多物理驗(yàn)證和簽核團(tuán)隊(duì)對(duì)芯片設(shè)計(jì)和封裝設(shè)計(jì)的學(xué)習(xí)成本,從而使團(tuán)隊(duì)中的每個(gè)角色專注于自己所熟悉的領(lǐng)域,更快的實(shí)現(xiàn)3D-IC產(chǎn)品全系統(tǒng)的設(shè)計(jì)收斂和簽核,通過(guò)傳統(tǒng)工藝實(shí)現(xiàn)更高系統(tǒng)集成度,或在先進(jìn)工藝節(jié)點(diǎn)或異構(gòu)集成系統(tǒng)上進(jìn)一步提高數(shù)據(jù)帶寬、吞吐率和傳統(tǒng)的性能、功耗、面積等綜合系統(tǒng)指標(biāo)。

c905b726-7ce7-11ed-8abf-dac502259ad0.png

Integrity 3D-IC平臺(tái)的推出只是開(kāi)始,我們期待越來(lái)越多的設(shè)計(jì)者借助Integrity 3D-IC將兩維設(shè)計(jì)平面拓展到三維設(shè)計(jì)空間,來(lái)實(shí)現(xiàn)5G/6G通訊、人工智能、數(shù)據(jù)中心、高性能移動(dòng)處理器、汽車電子等越來(lái)越先進(jìn)的創(chuàng)新需求,為人類的生產(chǎn)生活開(kāi)創(chuàng)更加美好的未來(lái)!

如您需了解Cadence 3D-IC Integrity 平臺(tái)的更多內(nèi)容,請(qǐng)點(diǎn)擊“閱讀原文” 注冊(cè)申請(qǐng)我們的Integrity 3D-IC資料包。

Integrity 3D-IC資料包:

-Cadence Integrity 3D-IC 平臺(tái) 產(chǎn)品手冊(cè)

-Cadence Integrity 3D-IC 平臺(tái)PPT資料

注冊(cè)成功且通過(guò)Cadence審核的用戶可獲得完整版PPT資料。審核通過(guò)后Cadence會(huì)將PPT發(fā)送至您的郵箱,提供您的公司郵箱地址通過(guò)審核的幾率更大哦!

Cadence Integrity 3D-IC 平臺(tái)提供了一個(gè)高效的解決方案,用于部署 3D 設(shè)計(jì)和分析流程,以實(shí)現(xiàn)強(qiáng)大的硅堆疊設(shè)計(jì)。該平臺(tái)是 Cadence 數(shù)字和簽核產(chǎn)品組合的一部分,支持 Cadence 公司的智能系統(tǒng)設(shè)計(jì)戰(zhàn)略(Intelligent System Design) ,旨在實(shí)現(xiàn)系統(tǒng)驅(qū)動(dòng)的卓越 SoC 芯片設(shè)計(jì)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1296

    瀏覽量

    103957

原文標(biāo)題:3D-IC未來(lái)已來(lái)

文章出處:【微信號(hào):深圳市賽姆烯金科技有限公司,微信公眾號(hào):深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    揭秘3D集成晶圓鍵合:半導(dǎo)體行業(yè)的未來(lái)之鑰

    隨著半導(dǎo)體產(chǎn)業(yè)的快速發(fā)展,集成電路(IC)的小型化、高密度集成、多功能高性能集成以及低成本集成成為行業(yè)發(fā)展的必然趨勢(shì)。在這一背景下,3D集成晶圓鍵合技術(shù)應(yīng)運(yùn)而生,成為實(shí)現(xiàn)這些目標(biāo)的關(guān)鍵技術(shù)之一。本文
    的頭像 發(fā)表于 11-12 17:36 ?603次閱讀
    揭秘<b class='flag-5'>3D</b>集成晶圓鍵合:半導(dǎo)體行業(yè)的<b class='flag-5'>未來(lái)</b>之鑰

    3D打印技術(shù)應(yīng)用的未來(lái)

    進(jìn)一步拓寬 生物醫(yī)療 : 3D打印技術(shù)能夠根據(jù)患者的具體需要定制化生產(chǎn)義肢、植入物等,極大地提高了醫(yī)療效果和患者的生活質(zhì)量。 未來(lái),3D打印技術(shù)甚至可能打印出功能性組織和器官,解決器官移植中的供體短缺問(wèn)題。 新能源 :
    的頭像 發(fā)表于 10-25 09:28 ?613次閱讀

    剖析 Chiplet 時(shí)代的布局規(guī)劃演進(jìn)

    來(lái)源:芝能芯芯 半導(dǎo)體行業(yè)的不斷進(jìn)步和技術(shù)的發(fā)展,3D-IC(三維集成電路)和異構(gòu)芯片設(shè)計(jì)已成為提高性能的關(guān)鍵途徑。然而,這種技術(shù)進(jìn)步伴隨著一系列新的挑戰(zhàn),尤其是在熱管理和布局規(guī)劃方面。 我們探討
    的頭像 發(fā)表于 08-06 16:37 ?372次閱讀
    剖析 Chiplet 時(shí)代的布局規(guī)劃演進(jìn)

    Samsung 和Cadence在3D-IC熱管理方面展開(kāi)突破性合作

    解決了先進(jìn)封裝的關(guān)鍵挑戰(zhàn),還為半導(dǎo)體行業(yè)設(shè)立了新標(biāo)準(zhǔn)。本文將深入探討3D-IC 熱管理的重要性,以及 Samsung 和 Cadence 的協(xié)同合作如何為未來(lái)的技術(shù)進(jìn)步鋪平道路。 3D-IC 熱管理的重要性 熱管理是
    的頭像 發(fā)表于 07-16 16:56 ?840次閱讀

    西門子推出Innovator3D IC,用于 3D IC 設(shè)計(jì)、驗(yàn)證和制造的多物理場(chǎng)集成環(huán)境

    西門子數(shù)字化工業(yè)軟件近日推出Innovator3D IC軟件,可為采用全球先進(jìn)半導(dǎo)體封裝2.5D/3D技術(shù)和基板的ASIC和Chiplet規(guī)劃和異構(gòu)集成實(shí)現(xiàn)快速的可預(yù)測(cè)路徑。 Inno
    發(fā)表于 06-28 14:58 ?582次閱讀

    西門子推出Calibre 3DThermal軟件,持續(xù)布局3D IC熱分析

    ● Calibre 3DThermal可為3D?IC提供完整的芯片和封裝內(nèi)部熱分析,幫助應(yīng)對(duì)從芯片設(shè)計(jì)和3D組裝的早期探索到項(xiàng)目Signoff過(guò)程中的設(shè)計(jì)與驗(yàn)證挑戰(zhàn) ● 新軟件集成了西
    發(fā)表于 06-28 14:14 ?388次閱讀

    借助云計(jì)算加速3D-IC可靠性的機(jī)械應(yīng)力模擬

    《半導(dǎo)體芯科技》雜志文章 Ansys公司最近與臺(tái)積電和微軟合作開(kāi)發(fā)聯(lián)合解決方案,該解決方案為分析2.5D/3D-IC多芯片系統(tǒng)中的機(jī)械應(yīng)力提供了高容量云解決方案,使共同客戶能夠避免現(xiàn)場(chǎng)故障,并延長(zhǎng)
    的頭像 發(fā)表于 06-03 16:05 ?478次閱讀
    借助云計(jì)算加速<b class='flag-5'>3D-IC</b>可靠性的機(jī)械應(yīng)力模擬

    用6個(gè)NMOS + 3個(gè)驅(qū)動(dòng)IC來(lái)搭橋,低邊NMOS的G極驅(qū)動(dòng)電壓如果大于D極,是否會(huì)有問(wèn)題?

    我想用6個(gè)NMOS + 3個(gè)驅(qū)動(dòng)IC來(lái)搭橋. 有一個(gè)問(wèn)題不是太確定. 低邊NMOS的G極驅(qū)動(dòng)電壓如果大于D極,是否會(huì)有問(wèn)題? 比如低邊NMOS導(dǎo)通時(shí),
    發(fā)表于 04-12 08:04

    未來(lái)來(lái),多傳感器融合感知是自動(dòng)駕駛破局的關(guān)鍵

    方面表示,這是L4級(jí)自動(dòng)駕駛公司和車企為了打造Robotaxi量產(chǎn)車,在國(guó)內(nèi)成立的首個(gè)合資公司。首款車型已完成產(chǎn)品定義,正在進(jìn)行設(shè)計(jì)造型的聯(lián)合評(píng)審,計(jì)劃明年實(shí)現(xiàn)量產(chǎn)。未來(lái)來(lái),2024年是全球L
    發(fā)表于 04-11 10:26

    未來(lái)來(lái)

    行業(yè)資訊
    上海雷卯電子科技有限公司
    發(fā)布于 :2024年04月03日 09:54:26

    3D-IC 以及傳熱模型的重要性

    本文要點(diǎn)縮小集成電路的總面積是3D-IC技術(shù)的主要目標(biāo)。開(kāi)發(fā)3D-IC的傳熱模型,有助于在設(shè)計(jì)和開(kāi)發(fā)的早期階段應(yīng)對(duì)熱管理方面的挑戰(zhàn)。開(kāi)發(fā)3D-IC傳熱模型主要采用兩種技術(shù):分析法和數(shù)值計(jì)算法。傳統(tǒng)
    的頭像 發(fā)表于 03-16 08:11 ?856次閱讀
    <b class='flag-5'>3D-IC</b> 以及傳熱模型的重要性

    Cadence攜手Intel代工廠研發(fā)先進(jìn)封裝流程,助力HPC、AI及移動(dòng)設(shè)備

    Cadence Allegro? X APD(用以實(shí)現(xiàn)元件布局、信號(hào)/電源/接地布線、設(shè)計(jì)同步電氣分析、DFM/DFA及最后制造輸出)、Integrity? 3D-IC Platform 及其對(duì)應(yīng)的Integrity System Planner(負(fù)責(zé)系統(tǒng)級(jí)設(shè)計(jì)聚合、規(guī)劃和優(yōu)化)
    的頭像 發(fā)表于 03-13 10:05 ?730次閱讀

    TSMC-SoIC,InFO,CoWoS之間的關(guān)系?

    2.5/3D-IC封裝是一種用于半導(dǎo)體封裝的先進(jìn)芯片堆疊技術(shù),它能夠把邏輯、存儲(chǔ)、模擬、射頻和微機(jī)電系統(tǒng) (MEMS)集成到一起,是未來(lái)封裝的發(fā)展方向。
    發(fā)表于 03-06 13:59 ?3743次閱讀
    TSMC-SoIC,InFO,CoWoS之間的關(guān)系?

    臺(tái)積電它有哪些前沿的2.5/3D IC封裝技術(shù)呢?

    2.5/3D-IC封裝是一種用于半導(dǎo)體封裝的先進(jìn)芯片堆疊技術(shù),它能夠把邏輯、存儲(chǔ)、模擬、射頻和微機(jī)電系統(tǒng) (MEMS)集成到一起
    的頭像 發(fā)表于 03-06 11:46 ?1668次閱讀
    臺(tái)積電它有哪些前沿的2.5/<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>封裝技術(shù)呢?

    量子計(jì)算,未來(lái)來(lái)

    量子計(jì)算,神奇神秘,多多學(xué)習(xí),與時(shí)俱進(jìn)!
    發(fā)表于 02-01 09:05