0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層當(dāng)中的“假八層”是什么意思呢?

凡億PCB ? 來源:未知 ? 2022-12-15 07:40 ? 次閱讀

大家在進(jìn)行PCB設(shè)計(jì)的時候都是需要對我們的板子選擇疊層方案的,一個好的層疊方案能使我們的信號質(zhì)量變好,板子性能也會更穩(wěn)定等等,大家可能或多或少的接觸過多層板,也就是兩層往上的板子,那么大家在做六層板的時候是否有聽過“假八層”的說法,“假八層”是什么意思呢?他到底是六層還是八層呢?我們在搞清楚這個問題之前需要先了解一下以下兩個知識點(diǎn)。

01 PCB的疊層知識

我們的PCB板通常是有芯板,銅箔,半固化片(又稱PP片)以及阻焊油組成的。

芯板:由銅箔、固態(tài)樹脂材料和玻璃纖維組成,制作PCB的基礎(chǔ)材料,具有一定的硬度及厚度,并且兩個表層都有銅箔。

半固化片(PP片):主要由樹脂和增強(qiáng)材料組成,增強(qiáng)材料又分為玻纖布、紙基、復(fù)合材料等幾種類型,而制作多層印制板所使用的半固化片(黏結(jié)片)大多是采用玻纖布做增強(qiáng)材料。

02 PCB的阻抗基礎(chǔ)知識

我們簡單了解完我們的板子組成之后,下面還需要了解一個知識點(diǎn),那就是“阻抗”。隨著信號傳送速度迅猛的提高和高頻電路的廣泛應(yīng)用,對印刷電路板也提出了更高的要求。印刷電路板提供的電路性能必須能夠使信號在傳輸過程中不發(fā)生反射現(xiàn)象,信號保持完整,降低傳輸損耗,起到匹配阻抗的作用,這樣才能得到完整、可靠、精確、無干擾、噪音的傳輸信號。阻抗匹配在高頻設(shè)計(jì)中是很重要的,阻抗匹配與否關(guān)系到信號的質(zhì)量優(yōu)劣 。而阻抗匹配的目的主要在于傳輸線上所有高頻的微波信號皆能到達(dá)負(fù)載點(diǎn),不會有信號反射回源點(diǎn)。

通常影響我們阻抗的因素主要有板材,介電常數(shù),銅厚,阻焊油,線寬等等,如果是差分線那么差分線之間的距離也會影響阻抗。一般介質(zhì)厚度,差分線之間的間距和阻抗成正比關(guān)系,銅厚,線寬和阻抗成反比關(guān)系,一般阻焊油刷上去也會減小我們的阻抗值。

41c11da8-7c08-11ed-8abf-dac502259ad0.png

我們知道這些知識之后就可以進(jìn)入主題了,什么是“假八層”:

41f1974e-7c08-11ed-8abf-dac502259ad0.png

上圖所示是一個1.6mm板厚六層板的疊層,他內(nèi)部有兩個芯板,一二層與五六層的pp片厚度為6.68mil,core厚度是9.84mil,芯板與芯板之間有三張pp片因此厚度達(dá)到了20.92mil,我們用此疊層設(shè)計(jì)PCB,如果我們板子上面有很多阻抗線的情況下這個時候我們經(jīng)過計(jì)算會發(fā)現(xiàn)表底層需要控50om單端的情況下線寬是11mil,100om差分其線寬線距為8.5mil/9mil,而內(nèi)層50om單端線寬達(dá)到了12.50mil,差分線寬線距為6.8mil/8mil,

這個線寬大小無疑增大了我們的設(shè)計(jì)難度,甚至很有可能設(shè)計(jì)不出來,所以我們可以通過更改疊層的方法實(shí)現(xiàn)降低線寬和滿足阻抗的要求,從上面介紹的阻抗知識當(dāng)中我們了解到介質(zhì)厚度和阻抗值成正比關(guān)系,所以我們?nèi)绻獪p小表層的線寬則可以通過減少表層與第二層之間的pp片數(shù)量以及選用更薄的pp片類型來減小介質(zhì)厚度,此時介質(zhì)厚度減小,阻抗值也會隨之小,那么這時可以減小線寬來達(dá)到我們的目標(biāo)阻抗值,由于疊層的對稱性所以底層也是通過此方法減小線寬。

第三層是參考第二層和第五層的,其中第三層離第二層GND平面比較近,第五層離第三層比較遠(yuǎn),我們主要是參考第二層GND平面,受第二層的影響多一點(diǎn),所以我們可以通過更改芯板的類型減小core的值,介質(zhì)厚度減小了,第三層的相同線寬的情況下阻抗值越小,那么我們要達(dá)到目標(biāo)阻抗值也是一樣減小線寬就可以了,這樣內(nèi)層也實(shí)現(xiàn)了減小線寬和滿足阻抗的要求了,第四層也是如此,但是這個時候我們會發(fā)現(xiàn),一二層和五六層之間的pp片都變薄了,芯板也變薄了,這個時候要達(dá)到目標(biāo)板厚就只能在芯板與芯板之間增加厚度了,我們可以增加pp片的數(shù)量來達(dá)到增厚的目的,但是我們不能一直增加pp片的數(shù)量,一般最多只能用三張pp片,數(shù)量過多的情況下在板子壓合的時候板子會出現(xiàn)滑片的風(fēng)險(xiǎn),我們上面已經(jīng)介紹了芯板和pp片的組成 ,都含有樹脂和玻璃纖維,但是芯板的兩側(cè)有各有一塊銅箔,我們可以在芯板與芯板之間再加一塊“芯板”來滿足我們的板厚要求,但是這塊“芯板”我們是把兩側(cè)的銅箔是去掉的。新的疊層如下圖所示

4209fb4a-7c08-11ed-8abf-dac502259ad0.png

(假八層)

這時我們發(fā)現(xiàn)表底層的50om單端線寬是5.7mil,100om差分線寬線距為4.1mil/8.2mil,內(nèi)層50om阻抗單端線寬5.3mil,100om差分間距為4.1mil/8.2mil

這個線寬對常規(guī)設(shè)計(jì)來說一般都是可以滿足的,那么我們可以對比一下這兩個疊層,你會發(fā)現(xiàn)他們之間的差異就是core是變薄了,然后一二層和五六層的pp片也變薄了,芯板和芯板之間多了一個兩側(cè)不帶銅箔的芯板,那么一般這種疊層我們稱之為“假八層”。

了解完他們之間的不同后那么我們也可以總結(jié)一下他們之間的優(yōu)缺點(diǎn):

1、在需要阻抗的情況下,我們采用假八層的設(shè)計(jì)可以減小我們的設(shè)計(jì)線寬,從而滿足我們的設(shè)計(jì)要求。

2、在六層板疊層第三層和第四層走線的情況下采用假八層的設(shè)計(jì)可以減小第三層和第四層之間的串?dāng)_,因?yàn)榈谌龑雍偷谒膶邮窍噜弻?,都要走線的話,兩層之間太薄的情況下會產(chǎn)生串?dāng)_,影響信號質(zhì)量,所以我們假八層的設(shè)計(jì)加大了這兩者的距離,串?dāng)_會相對來說會比較小,但是我們也需要注意的是,有相鄰布線層的情況下,我們要采用”垂直布線”,即走線一層走水平的,另一層走垂直的。

3、由于材料的增加從而導(dǎo)致我們的成本也會相應(yīng)的提高,假八層是比六層貴的,但是比八層便宜。

以上就是本次要介紹的知識點(diǎn)了,相信大家在閱讀完成之后對什么是假八層也有一個基本概念了。

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207421a076a-7c08-11ed-8abf-dac502259ad0.png ?分享點(diǎn)贊在看“三連”支持! 點(diǎn)擊“閱讀原文”查看更多干貨文章


原文標(biāo)題:PCB疊層當(dāng)中的“假八層”是什么意思呢?

文章出處:【微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397941

原文標(biāo)題:PCB疊層當(dāng)中的“假八層”是什么意思呢?

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?203次閱讀

    阻焊解析:PCB的“保護(hù)傘”是什么?

    一站式PCBA智造廠家今天為大家講講PCB打樣電路板阻焊的作用有哪些?PCB電路板阻焊的作用。在電子制造和PCBA貼片加工領(lǐng)域,阻焊
    的頭像 發(fā)表于 09-23 09:53 ?350次閱讀

    一文詳解九PCB結(jié)構(gòu)

    導(dǎo)電,通常由銅箔制成。這些導(dǎo)電用于承載電路信號和電流。 2.絕緣:在導(dǎo)電之間,有八層
    的頭像 發(fā)表于 07-26 14:49 ?677次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?1471次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?556次閱讀

    谷景揭秘貼片電感精度是不是越高越好

    谷景揭秘貼片電感精度是不是越高越好 編輯:谷景電子 貼片電感 是電子電路中非常重要的一種電感元件,它是通過磁環(huán)上繞制線圈來實(shí)現(xiàn)電感的作用。大家都知道的是,在電感線圈的精度等級是
    的頭像 發(fā)表于 05-15 15:48 ?323次閱讀

    什么是PCBPCB設(shè)計(jì)原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串?dāng)_。在設(shè)計(jì)過程中,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2443次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則

    pcb助焊的作用及含義是什么

    一站式PCBA智造廠家今天為大家講講PCB助焊是什么意思? pcb助焊的作用。PCB助焊
    的頭像 發(fā)表于 03-29 10:00 ?601次閱讀
    <b class='flag-5'>pcb</b>助焊<b class='flag-5'>層</b>的作用及含義是什么

    鈣鈦礦電池:Topcon與HJT底電池性能對比研究

    異質(zhì)結(jié)電池結(jié)構(gòu)相比Topcon 電池本身更適合: 因?yàn)殁}礦電池與異質(zhì)結(jié)電池進(jìn)行,異質(zhì)結(jié)電池表面本身就是 TCO,異質(zhì)結(jié)電池的產(chǎn)線無需做更改。
    發(fā)表于 03-27 10:42 ?1774次閱讀
    鈣鈦礦<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池:Topcon與HJT底電池性能對比研究

    PCB結(jié)構(gòu)與阻抗計(jì)算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計(jì)算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的是固態(tài)
    的頭像 發(fā)表于 01-25 17:15 ?1.2w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)與阻抗計(jì)算筆記分享

    PCB設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    良好的PCB設(shè)計(jì)能夠?yàn)楦咚傩盘柣亓魈峁┩暾穆窂?,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?583次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    探討PCB八層板與“八層板”的差異及優(yōu)劣勢

    PCB是現(xiàn)代電子設(shè)備的核心組成部分,其設(shè)計(jì)和制造對設(shè)備性能和可靠性至關(guān)重要。
    的頭像 發(fā)表于 01-12 09:21 ?2096次閱讀
    探討<b class='flag-5'>PCB</b><b class='flag-5'>八層</b>板與“<b class='flag-5'>假</b><b class='flag-5'>八層</b>板”的差異及優(yōu)劣勢

    PCB設(shè)計(jì)示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?375次閱讀

    4以上的PCB設(shè)計(jì),如何選取合適的方案?

    如果主元件面設(shè)計(jì)在BOTTOM或關(guān)鍵信號線在BOTTOM的話,則第三需排在一個完整地平面。在厚設(shè)置時,地平面層和電源平面層之間的芯板厚度同樣不宜過厚。
    發(fā)表于 01-03 15:04 ?957次閱讀

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計(jì)

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?902次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計(jì)