0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

觀海微GH8555BL Datasheet及應(yīng)用介紹

jf_36291006 ? 2022-12-19 16:23 ? 次閱讀

觀海微GH8555BL Datasheet及應(yīng)用介紹

poYBAGOZOPKAW1PeAAGvy6r-zYM093.png

GH8555BL支持HD 800分辨率驅(qū)動(dòng)IC。

GH8555BL 設(shè)計(jì)可驅(qū)動(dòng) α-Si、LTPS&IGZO TFT 點(diǎn)陣 LCD,最高可支持分辨率:800RGBx2046 。

Single chip solution for a WXGA α-Si type LCD display Resolution:
800 x LN*2
768 x LN*2
750 x LN*2
720 x LN*2
640 x LN*2
600 x LN*2


顯示顏色模式Display color modes
Full color mode:

16.7M colors (24-bit 8(R):8(G):8(B))

顯示界面Display Interface
1. MIPI-DSI (Display Serial Interface) interface.
2. Support DSI Version 1.1
3.Support D-PHY Version 1.0

輸入電壓范圍Input voltage ranges
1. I/O and interface power supply (VDDI): 1.65V to 3.6V
2. High speed interface power supply (VDDM): 1.65V to 3.6V
3. Analog voltage range for VSP to VSS: 4.3V ~ 6.5V
4. Analog voltage range for VSN to VSS: -4.3V ~ -6.5V
5. Analog voltage range for VGH to VSS: 6.2V ~ 19.6V
6. Analog voltage range for VGL to VSS: -7V ~ -16V

輸出電壓范圍(開(kāi)模塊直流/直流轉(zhuǎn)換器)Output voltage ranges(On module DC/DC converter)
1. Positive source output voltage level: VSPR= +4.0V to 5.5V
2. Negative source output voltage level: VSNR= -4.0V to -5.5V
3. Positive gate driver output voltage level: VGH= 7 to 19.6V
4. Negative gate driver output voltage level: VGL=-7V to -16V
5. VCOM=-0.3V to -4V, a step=10mv

Miscellaneous of chip
1. Internal level shifter for Gate Driver control
2. Supports column / 1-dot /1+2-dot / 2-dot / 4-dot / 8-dot/ 3-dot
3. Gamma correction (1 preset gamma curve)
4. Internal Oscillator generation
5. CMOS compatible inputs
6. Proprietary multi-phase driving for lower power consumption
7. On-chip OTP program voltage generator
8. OTP memory to store initialization register settings
3 times OTP for Gamma setting
2 times OTP for VCOM setting
4 times OTP for ID setting
9. Support BIST mode
10. Support scaler-source/gate
11. Temperature range: -40 to +85
12. Chip size(including scribe line):27450um×880um
13. Bump high:9um

目前部分LCD匹配如下:

poYBAGOZOUqAC3mXAAC6ID0yPYs681.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    458

    文章

    51526

    瀏覽量

    429491
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6010

    瀏覽量

    176881
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    采用fpga控制ADS8555進(jìn)行采樣,對(duì)某一通道輸入正弦信號(hào)時(shí),采樣的結(jié)果卻是方波,為什么?

    采用fpga控制ADS8555進(jìn)行采樣,ADS8555配置為硬件模式,16位并行輸出,對(duì)某一通道輸入正弦信號(hào)時(shí),采樣的結(jié)果卻是方波,采樣值不是最大就是最小,用邏輯分析儀檢測(cè)信號(hào),CS和RD等控制
    發(fā)表于 01-15 06:35

    使用FPGA控制ads8555進(jìn)行采樣,采樣的信號(hào)要么為最低要么為最高,問(wèn)題出在了哪里?

    使用FPGA控制ads8555進(jìn)行采樣,ads8555配置為硬件模式,16位并行輸出,電路按照技術(shù)文檔的推薦設(shè)計(jì),不同的是HVSS和HVDD采用+-5v,前置的運(yùn)放使用opa2134,結(jié)果采樣
    發(fā)表于 01-09 06:47

    用FPGA進(jìn)行控制兩片8555進(jìn)行采樣,輸出的DB【15:0】一直為高是怎么回事 ?

    您好 我現(xiàn)在用的是兩片8555進(jìn)行采樣,用FPGA進(jìn)行控制,查看的busy信號(hào)是正常的,但是輸出的DB【15:0】一直為高是怎么回事是我的片子有問(wèn)題了么,還是時(shí)序有問(wèn)題
    發(fā)表于 12-13 16:21

    ADS8555 busy信號(hào)響應(yīng)正常,但數(shù)據(jù)全為0是怎么回事?

    我使用ADS8555 電路接參考設(shè)計(jì)的,采用并行,硬件模式。前端運(yùn)放用的opA627,HVDDHVSS 為15V-15V。BVDD = 3.3V。 在芯片復(fù)位后,給convert信號(hào)之后,busy
    發(fā)表于 12-13 15:16

    ADS8555EVM-PDK評(píng)估模塊用戶(hù)指南

    電子發(fā)燒友網(wǎng)站提供《ADS8555EVM-PDK評(píng)估模塊用戶(hù)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-05 14:33 ?0次下載
    ADS<b class='flag-5'>8555</b>EVM-PDK評(píng)估模塊用戶(hù)指南

    國(guó)產(chǎn)芯片有能替代DAC8555芯片的嘛?

    國(guó)產(chǎn)芯片有能替代DAC8555芯片的嘛?
    發(fā)表于 11-22 15:37

    DAC8565和dac8555的管腳是pin對(duì)pin的,兩者能直接相互替換嗎?

    你好,DAC8565和dac8555的管腳是pin對(duì)pin的,兩者能直接相互替換嗎?如果不能,哪里需要注意呢?程序是否需要更改?
    發(fā)表于 11-22 07:20

    DAC8555各通道之間的輸出誤差較大,為什么?

    在使用過(guò)程中發(fā)現(xiàn)DAC8555的 B 通道與其他通道間會(huì)有7mv的誤差,在將后級(jí)電路全部斷開(kāi)的情況下該誤差依然存在,基本可以排除后級(jí)電路的影響。 在芯片輸出0V的情況下A C D三通道輸出
    發(fā)表于 11-15 07:39

    ADS8555每轉(zhuǎn)換一次,ADC輸出值會(huì)漲高一點(diǎn),直到滿(mǎn)0x7FFF,為什么?

    ADS8555每轉(zhuǎn)換一次,ADC輸出值會(huì)漲高一點(diǎn)(這時(shí)測(cè)量外部電壓是不變的),直到滿(mǎn)0x7FFF。(注:這里使用并行模式)
    發(fā)表于 11-14 08:37

    ADS8555使用并行模式讀數(shù)據(jù),值一直為0x7FFF,沒(méi)變化,是什么問(wèn)題?

    ADS8555使用并行模式讀數(shù)據(jù),值一直為0x7FFF,沒(méi)變化,請(qǐng)問(wèn)是什么問(wèn)題。
    發(fā)表于 11-14 06:21

    BAT32G127GH32FP、BAT32G127GH40NB 主頻32MHz超低功耗 中單片機(jī)

    深度睡眠模式下功耗僅0.7uA,適合采用電池供電的低功耗設(shè)備。 BAT32G127系列包含BAT32G127GH32FP、BAT32G127GH40NB、BAT32G127GH
    發(fā)表于 08-24 16:19

    TM4C123GH6PZ微控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TM4C123GH6PZ微控制器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-07 09:45 ?3次下載
    TM4C123<b class='flag-5'>GH</b>6PZ微控制器數(shù)據(jù)表

    DAC8555四通道、電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC8555四通道、電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-29 10:45 ?3次下載
    DAC<b class='flag-5'>8555</b>四通道、電壓輸出數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    ADS8555模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS8555模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-24 11:37 ?0次下載
    ADS<b class='flag-5'>8555</b>模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

    LT3090 Datasheet中的PSRR曲線(xiàn)是如何測(cè)到的呢?

    目前正在使用的LT3090,復(fù)測(cè)其PSRR性能時(shí),發(fā)現(xiàn)帶重載時(shí)無(wú)法測(cè)得PSRR曲線(xiàn)。 Datasheet中的PSRR曲線(xiàn)是如何測(cè)到的呢?能否介紹或提供具體的測(cè)試方法呢?
    發(fā)表于 05-28 07:10