0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門

安芯教育科技 ? 來源:人工智能科學(xué)與技術(shù) ? 作者:人工智能科學(xué)與技 ? 2022-12-13 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門:

(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2) 可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。

(5) 時(shí)鐘產(chǎn)生器盡量近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。

(7) I/O 驅(qū)動電路盡量近印刷板邊,讓其盡快離開印刷板。對進(jìn)入印制板的信號要加濾波,從高噪聲區(qū)來的信號

也要加濾波,同時(shí)用串終端電阻的辦法,減小信號反射。

(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10) 印制板盡量,使用45 折線而不用90 折線布線以減小高頻信號對外的發(fā)射與耦合。

(11) 印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12) 單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,

地的容生電感。

(13) 時(shí)鐘、總線、片選信號要遠(yuǎn)離I/O 線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號線,特別是時(shí)鐘。

(15) 對A/D 類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16) 時(shí)鐘線垂直于I/O 線比平行I/O 線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O 電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19) 對噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21) 弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22) 信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23) 每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時(shí),外殼要接地。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90353
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2391

    瀏覽量

    106553
  • 模擬電壓
    +關(guān)注

    關(guān)注

    6

    文章

    64

    瀏覽量

    18624

原文標(biāo)題:學(xué)習(xí)分享 | PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 0人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設(shè)備,電磁干擾(EMI)是一個(gè)長期存在的挑戰(zhàn)。高頻噪聲可能來源于電源波動、外部電磁場,或
    的頭像 發(fā)表于 07-09 18:03 ?160次閱讀

    開關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計(jì)是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    時(shí)源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    要有效解決開關(guān)電源的電磁干擾問題,可從以下三個(gè)關(guān)鍵方面著手:其一,降低干擾源產(chǎn)生的干擾信號強(qiáng)度;
    的頭像 發(fā)表于 05-20 16:50 ?197次閱讀
    時(shí)源芯微 開關(guān)電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術(shù)

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁
    發(fā)表于 04-29 17:39

    解決噪聲問題試試從PCB布局布線入手

    面積的銅來盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯(lián)電阻和電感最小。 對電磁干擾、開關(guān)節(jié)點(diǎn)噪聲和響鈴振蕩更敏感的應(yīng)用可以使用一
    發(fā)表于 04-22 09:46

    PCB設(shè)計(jì)降低噪聲電磁干擾24個(gè)竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方?! 。?) 可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。 ?。?) 盡量為繼電器等提供某種形式的阻尼。 ?。?) 使用滿足系統(tǒng)要求
    發(fā)表于 04-11 11:21

    西安 5月23-24日《PCB電磁兼容設(shè)計(jì)與評審方法》公開課報(bào)名!

    課程名稱:《PCB電磁兼容設(shè)計(jì)與評審方法》講師:石老師時(shí)間地點(diǎn):西安5月23-24日主辦單位:賽盛技術(shù)課程背景PCB板是電子產(chǎn)品的噪聲源,也
    的頭像 發(fā)表于 04-03 14:08 ?275次閱讀
    西安 5月23-<b class='flag-5'>24</b>日《<b class='flag-5'>PCB</b>板<b class='flag-5'>電磁</b>兼容設(shè)計(jì)與評審方法》公開課報(bào)名<b class='flag-5'>中</b>!

    如何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?

    如何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?
    發(fā)表于 02-14 07:16

    PCB設(shè)計(jì)的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    場效應(yīng)管驅(qū)動電路設(shè)計(jì) 如何降低場效應(yīng)管的噪聲

    引起的噪聲。 增加濾波電路 : 在電源輸入端增加適當(dāng)?shù)臑V波電路,如LC濾波器等,可以濾除高頻噪聲成分。 優(yōu)化PCB布局與布線 : 反饋線路應(yīng)避開磁性元件、開關(guān)管及功率二極管,以減少電磁
    的頭像 發(fā)表于 12-09 16:17 ?1307次閱讀

    GND布局對PCB設(shè)計(jì)的影響 GND在數(shù)字電路的作用

    GND(地線或0線)布局對PCB(印刷電路板)設(shè)計(jì)具有重要影響,同時(shí)在數(shù)字電路扮演著至關(guān)重要的角色。以下是對這兩個(gè)方面的分析: GND布局對PCB設(shè)計(jì)的影響 減少
    的頭像 發(fā)表于 11-29 15:22 ?2657次閱讀

    PCB設(shè)計(jì)怎么降低EMC

    PCB(印刷電路板)設(shè)計(jì)降低電磁兼容性(EMC)問題是一個(gè)至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁
    的頭像 發(fā)表于 10-09 11:47 ?958次閱讀

    PCB GND設(shè)計(jì)原則和注意事項(xiàng)

    PCB設(shè)計(jì)過程,應(yīng)盡可能遵循單點(diǎn)接地的原則。單點(diǎn)接地意味著將所有地線連接到一個(gè)公共位置,避免在多個(gè)位置形成地線,以減少干擾和返回路徑的不對稱。這種設(shè)計(jì)有助于減少地線之間的電位差,從
    的頭像 發(fā)表于 10-09 10:28 ?2279次閱讀

    pcb設(shè)計(jì)如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì),坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-02 14:45 ?4605次閱讀

    電磁干擾訓(xùn)練系統(tǒng)原理是什么

    原理的詳細(xì)解釋: 智慧華盛恒輝電磁干擾基本原理 電磁干擾是指任何降低、損害或阻礙電子設(shè)備性能的電磁
    的頭像 發(fā)表于 07-22 16:34 ?747次閱讀

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品