0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何清除標(biāo)準(zhǔn)單元布局?驗(yàn)證Tie high/low Cells的過(guò)程

jf_tpHP8OJR ? 來(lái)源:集成電路設(shè)計(jì)及EDA教程 ? 作者:Horizon Qiao ? 2022-11-16 10:18 ? 次閱讀

如何清除標(biāo)準(zhǔn)單元布局?

b9a6011a-64e0-11ed-8abf-dac502259ad0.png ?

GUI操作: Floorplan > Clear Floorplan. 在對(duì)話框中選擇“Specified Objects”,勾選“Placed Standard Cells”然后點(diǎn)擊OK。

b9b8730e-64e0-11ed-8abf-dac502259ad0.png

效果:

b9db20b6-64e0-11ed-8abf-dac502259ad0.png ?

相應(yīng)的命令: 下面的命令會(huì)把Design中所有狀態(tài)是“Place”的Instance狀態(tài)改為“Unplaced”。但是不會(huì)動(dòng)那些狀態(tài)是FIXED, SOFTFIXED或者COVER的Cell。

Legacy UI:

unplaceAllInsts

Common UI:

unplace_obj -insts

如果想將設(shè)計(jì)中所有的標(biāo)準(zhǔn)單元全部設(shè)置成Unplaced(也就是清除所有標(biāo)準(zhǔn)單元的布局),可以用下面的命令,將pStatus改為unplaced即可:

Legacy UI:

dbSet [dbGet top.insts.cell.baseClass core -p2].pStatus unplaced

Common UI:

set_db [get_db insts -if {.base_cell.class == core}] .place_status unplaced

Place階段自動(dòng)擺放Terminal

如果設(shè)計(jì)對(duì)Terminal的位置沒(méi)有特殊的限制,自己可以隨意控制,那么也可以不導(dǎo)入IO管腳排列文件,可以讓工具在布局階段自動(dòng)擺放。

方法如下:

Place之前,在Mode Setup下方勾選Place IO Pins:

bc26c94c-64e0-11ed-8abf-dac502259ad0.png

相應(yīng)的命令:setPlaceMode -place_global_place_io_pins true

如果想對(duì)一些Pin的edge和layer等做一些約束,可以用命令

setPinConstraint setPinConstraint- Sets the constraint for a partition pin or an I/O pin

* The following command sets the sides, T and B, of layer 3 and 5 of partition cell ptn4

setPinConstraint -cell ptn4 -layer {3 5} -side {T B}

* The following command sets the edges, 2 and 0, of partition cell ptn4 setPinConstraint -cell ptn4 -pin * -edge {2 0}

驗(yàn)證Tie high/low Cells

在做布局之前我們做了相應(yīng)的設(shè)置來(lái)讓工具在布局的時(shí)候添加Tie high/low cell,那么我們?nèi)绾悟?yàn)證設(shè)計(jì)中所有接1/0的Cell的Cell的Pin都通過(guò)Tie high/low cell接到了電源地而非直接接到了電源地呢?

答案:

可以用命令verifyTieCell,在執(zhí)行該命令前需要首先做好setTieHiLoMode的設(shè)置,否則會(huì)報(bào)下面的錯(cuò)誤:

innovus 4> verifyTieCell

**ERROR: (IMPVFC-265):No TieCell defined, please refer to command 'setTieHiLoMode'.

**WARN: (IMPVFC-263):verifyTieCell failed.

verifyTieCell命令會(huì)檢查那些需要tie high/low的Net是否接到了用setTieHiLoMode -cell指定的tie high/low cell上。

bc8a110a-64e0-11ed-8abf-dac502259ad0.png ?

上圖的左邊部分顯示verifyTieCell違反,右邊部分顯示沒(méi)有違反。

除此之外,該命令還可以檢查那些不應(yīng)該接到tie high/low cell上的Instance或者Pin,可以加下面的選項(xiàng):

-noTieCell filename filename

指定一個(gè)含有instance/pin名字列表的文件即可。

bcb3216c-64e0-11ed-8abf-dac502259ad0.png ?

上圖的左邊部分表示verifyTieCell -noTieCell沒(méi)有檢查出違反,右圖會(huì)檢查出違反。

另外,我們應(yīng)該在什么時(shí)候做這個(gè)檢查呢?只需要在Place做這個(gè)檢查么?

答案是不一定的,現(xiàn)在的PR工具在其他步驟也可以通過(guò)做邏輯的優(yōu)化與更改,因此我們最好在每一步(place、CTS、postRoute)都做一下檢查,發(fā)現(xiàn)問(wèn)題趕快解決。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • GUI
    GUI
    +關(guān)注

    關(guān)注

    3

    文章

    662

    瀏覽量

    39739
  • PIN管
    +關(guān)注

    關(guān)注

    0

    文章

    36

    瀏覽量

    6353
  • CTS
    CTS
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    14117

原文標(biāo)題:Innovus教程 - Place相關(guān)問(wèn)題分享

文章出處:【微信號(hào):集成電路設(shè)計(jì)及EDA教程,微信公眾號(hào):集成電路設(shè)計(jì)及EDA教程】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于標(biāo)準(zhǔn)單元的SoC芯片設(shè)計(jì)流程

    SoC設(shè)計(jì)的特點(diǎn)軟硬件協(xié)同設(shè)計(jì)流程基于標(biāo)準(zhǔn)單元的SoC芯片設(shè)計(jì)流程
    發(fā)表于 01-26 06:45

    標(biāo)準(zhǔn)單元的ASIC為什么仍是唯一的技術(shù)選擇?

    標(biāo)準(zhǔn)單元的ASIC為什么仍是唯一的技術(shù)選擇?
    發(fā)表于 04-08 07:03

    Design of low-voltage low-power CMOS operational amplifier cells

    分享一本書:Design of low-voltage low-power CMOS operational amplifier cells
    發(fā)表于 06-22 07:01

    請(qǐng)問(wèn)arm提供的標(biāo)準(zhǔn)單元庫(kù)中的track是什么意思

    請(qǐng)問(wèn)arm提供的標(biāo)準(zhǔn)單元庫(kù)中有8track 10track 12track,這三種有什么區(qū)別?track在這里的意思是?
    發(fā)表于 06-14 11:41

    請(qǐng)教一下各位標(biāo)準(zhǔn)單元庫(kù)中clock buffer的設(shè)計(jì)很復(fù)雜嗎

    最近看了幾篇關(guān)于時(shí)鐘buffer的英文文章,看到很多做的clock buffer都很復(fù)雜,結(jié)構(gòu)里面有charge pump、控制級(jí)等、還有PWCL等控制環(huán)。在這兒請(qǐng)教一下各位,標(biāo)準(zhǔn)單元庫(kù)中clock
    發(fā)表于 06-14 11:44

    0.35um標(biāo)準(zhǔn)單元版圖庫(kù)的設(shè)計(jì)技術(shù)研究及實(shí)現(xiàn)

    單元庫(kù)中最重要的是版圖庫(kù)。在0.35um 標(biāo)準(zhǔn)單元的整個(gè)建庫(kù)過(guò)程中,通過(guò)Cadence,Synopsys 等設(shè)計(jì)工具的應(yīng)用,重點(diǎn)解決在建版圖庫(kù)中,使改進(jìn)了的建庫(kù)技術(shù)能夠更加科學(xué)、合理、實(shí)用,
    發(fā)表于 01-06 14:57 ?0次下載

    GaAs ASIC 標(biāo)準(zhǔn)單元庫(kù)建庫(kù)技術(shù)研究

    介紹了GaA sA S IC 標(biāo)準(zhǔn)單元庫(kù)構(gòu)成、分類和特點(diǎn)。說(shuō)明了標(biāo)準(zhǔn)單元庫(kù)的噪聲容限、瞬態(tài)特性和單元扇出能力的描述方法。介紹了該庫(kù)的設(shè)計(jì)流程和用戶接口。關(guān)鍵詞 GaA s A S IC
    發(fā)表于 01-26 17:45 ?25次下載

    MOS電流模邏輯標(biāo)準(zhǔn)單元設(shè)計(jì)方法

    摘要:分析了一種基于二叉判定圖算法的MCML標(biāo)準(zhǔn)單元的設(shè)計(jì)方法。仿真分析采用SMIC0.18 CMOS標(biāo)準(zhǔn)工藝對(duì)電路進(jìn)行晶體管級(jí)仿真。關(guān)鍵詞:MOS電流模邏輯;標(biāo)準(zhǔn)單元;二叉判定圖
    發(fā)表于 05-24 08:31 ?11次下載

    基于標(biāo)準(zhǔn)單元ASIC設(shè)計(jì)

    基于標(biāo)準(zhǔn)單元ASIC設(shè)計(jì) 基于標(biāo)準(zhǔn)單元的設(shè)計(jì)是指把一些基本單元乃至具有相當(dāng)強(qiáng)功能的模塊預(yù)先設(shè)計(jì)好,作為標(biāo)準(zhǔn)單元存入CAD 系統(tǒng)中,
    發(fā)表于 03-26 17:12 ?1162次閱讀

    面向近亞閾值的標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)方法

    面向近亞閾值的標(biāo)準(zhǔn)單元庫(kù)設(shè)計(jì)方法_商新超
    發(fā)表于 01-03 15:24 ?0次下載

    高能效寬電壓工作標(biāo)準(zhǔn)單元庫(kù)分析與優(yōu)化

    高能效寬電壓工作標(biāo)準(zhǔn)單元庫(kù)分析與優(yōu)化_王京睿
    發(fā)表于 01-07 19:08 ?0次下載

    如何使用Synopsys PAC進(jìn)行標(biāo)準(zhǔn)單元布局的改進(jìn)

    雖然標(biāo)準(zhǔn)單元布局是用最小設(shè)計(jì)規(guī)則繪制的,以最大限度地提高設(shè)計(jì)區(qū)域收縮的效益,但復(fù)雜的設(shè)計(jì)規(guī)則給信號(hào)路由訪問(wèn)標(biāo)準(zhǔn)單元布局中的管腳帶來(lái)了困難。因此,對(duì)于物理
    發(fā)表于 03-04 08:00 ?0次下載
    如何使用Synopsys PAC進(jìn)行<b class='flag-5'>標(biāo)準(zhǔn)單元</b><b class='flag-5'>布局</b>的改進(jìn)

    概倫電子精準(zhǔn)高效標(biāo)準(zhǔn)單元庫(kù)EDA解決方案NanoCell

    7月27日,《NanoCell精準(zhǔn)高效的特征提取解決方案》在線研討會(huì)火熱舉辦,概倫電子高級(jí)首席研發(fā)工程師章勝分享了標(biāo)準(zhǔn)單元庫(kù)開(kāi)發(fā)挑戰(zhàn)及單元庫(kù)特征化工具。錯(cuò)過(guò)直播也沒(méi)關(guān)系,一文帶你了解概倫電子精準(zhǔn)高效的標(biāo)準(zhǔn)單元庫(kù)EDA解決方案Na
    的頭像 發(fā)表于 07-28 14:10 ?1868次閱讀

    如何添加、報(bào)告、驗(yàn)證tie high/low cell?

    Calibre ERC中有一項(xiàng)檢查會(huì)檢查Cell的輸入pin是否直接接到了電源地,為了防止產(chǎn)生這種問(wèn)題,我們可以控制工具在設(shè)計(jì)中給那些輸入端接0/1的Pin上添加Tie low/high的Cell,而非直接接到電源地。
    的頭像 發(fā)表于 09-25 10:39 ?1298次閱讀

    介紹一種測(cè)試標(biāo)準(zhǔn)單元lib的方法

    不知道大家有沒(méi)有想過(guò),拿到手一個(gè)標(biāo)準(zhǔn)單元的lib,它里面的那些參數(shù)是怎么得出來(lái)的?我們做出來(lái)的芯片成品,真的會(huì)按lib里描述的那樣,timing的值分毫不差嗎?
    的頭像 發(fā)表于 12-06 15:26 ?510次閱讀