0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC封裝技術(shù)中最常見的10個術(shù)語

深圳市賽姆烯金科技有限公司 ? 來源:電子工程專輯 ? 作者:電子工程專輯 ? 2022-11-14 10:14 ? 次閱讀

先進(jìn)IC封裝是“超越摩爾”(More than Moore)時代的一大技術(shù)亮點。當(dāng)芯片在每個工藝節(jié)點上的微縮越來越困難、也越來越昂貴之際,工程師們將多個芯片放入先進(jìn)的封裝中,就不必再費力縮小芯片了。 然而,先進(jìn)IC封裝技術(shù)發(fā)展十分迅速,設(shè)計工程師和工程經(jīng)理們需要跟上這一關(guān)鍵技術(shù)的發(fā)展節(jié)奏。首先,他們需要了解先進(jìn)IC封裝中不斷出現(xiàn)的基本術(shù)語。 本文將對下一代IC封裝技術(shù)中最常見的10個術(shù)語進(jìn)行簡介。

2.5D封裝

2.5D封裝是傳統(tǒng)2D IC封裝技術(shù)的進(jìn)展,可實現(xiàn)更精細(xì)的線路與空間利用。在2.5D封裝中,裸晶堆?;虿⑴欧胖迷诰哂泄柰?TSV)的中介層(interposer)頂部。其底座,即中介層,可提供芯片之間的連接性。

2.5D封裝通常用于高端ASIC、FPGA、GPU和內(nèi)存立方體。2008年,賽靈思(Xilinx)將其大型FPGA劃分為四個良率更高的較小芯片,并將這些芯片連接到硅中介層。2.5D封裝由此誕生,并最終廣泛用于高帶寬內(nèi)存(HBM)處理器整合。

fafa1e44-63b9-11ed-8abf-dac502259ad0.png

圖1、2.5D封裝示意圖。(圖片來源:Research Gate)

3D封裝

在3D IC封裝中,邏輯裸晶堆棧在一起或與儲存裸晶堆棧在一起,無需建構(gòu)大型的系統(tǒng)單芯片(SoC)。裸晶之間透過主動中介層連接,2.5D IC封裝是利用導(dǎo)電凸塊或TSV將組件堆棧在中介層上,3D IC封裝則將多層硅晶圓與采用TSV的組件連接在一起。 TSV技術(shù)是2.5D和3D IC封裝中的關(guān)鍵使能技術(shù),半導(dǎo)體產(chǎn)業(yè)一直使用HBM技術(shù)生產(chǎn)3D IC封裝的DRAM芯片。

fb125db0-63b9-11ed-8abf-dac502259ad0.png

圖2 、從3D封裝的截面圖可以看出,透過金屬銅TSV實現(xiàn)了硅芯片之間的垂直互連。(數(shù)據(jù)源:Research Gate)

Chiplet

芯片庫中有一系列模塊化芯片可以采用裸晶到裸晶互連技術(shù)整合到封裝中。Chiplet是3D IC封裝的另一種形式,可以實現(xiàn)CMOS組件與非CMOS組件的異質(zhì)整合(Heterogeneous integration)。換句話說,它們是較小型的SoC,也叫做chiplet,而不是封裝中的大型SoC。 將大型SoC分解為較小的小芯片,與單顆裸晶相比具有更高的良率和更低的成本。Chiplet使設(shè)計人員可以充分利用各種IP,而不用考慮采用何種工藝節(jié)點,以及采用何種技術(shù)制造。他們可以采用多種材料,包括硅、玻璃和層壓板來制造芯片。

fb27a170-63b9-11ed-8abf-dac502259ad0.png

圖3、基于Chiplet的系統(tǒng)是由中介層上的多個Chiplet組成。(圖片來源:Cadence) 扇出(Fan out) 在扇出封裝中,“連結(jié)”(connection)被扇出芯片表面,從而提供更多的外部I/O。它使用環(huán)氧樹脂成型材料(EMC)完全嵌入裸晶,不需要諸如晶圓凸塊、上助焊劑、倒裝芯片、清潔、底部噴灑充膠和固化等工藝流程,因此也無需中介層,使異質(zhì)整合變得更加簡單。 扇出技術(shù)是比其他封裝類型具有更多I/O的小型封裝。2016年,蘋果(Apple)借助臺積電(TSMC)的封裝技術(shù),將其16納米應(yīng)用處理器與移動DRAM整合到iPhone 7的一個封裝中,從而將這項技術(shù)推向舞臺。

扇出晶圓級封裝(FOWLP)

FOWLP技術(shù)是針對晶圓級封裝(WLP)的改進(jìn),可以為硅芯片提供更多外部連接。它將芯片嵌入環(huán)氧樹脂成型材料中,然后在晶圓表面建構(gòu)高密度重分布層(RDL)并施加焊錫球,形成重構(gòu)晶圓(reconstituted wafer)。 它通常先將經(jīng)過處理的晶圓切成單顆裸晶,然后將裸晶分散放置在載體結(jié)構(gòu)(carrier structure)上,并填充間隙以形成重構(gòu)晶圓。FOWLP在封裝和應(yīng)用電路板之間提供了大量連接,而且由于基板比裸晶要大,裸晶的間距實際上更寬松。

fb387586-63b9-11ed-8abf-dac502259ad0.jpg

圖4、在此FOWLP封裝示例中,硅倒裝芯片嵌入到玻璃基板中,重分布層透過芯片扇出至玻璃通孔。(圖片來源:Samtec)

異質(zhì)整合

將分開制造的不同組件整合到更高級別的組件中,可以增強(qiáng)功能并改進(jìn)工作特性,因此半導(dǎo)體組件制造商能夠?qū)⒉捎貌煌に嚵鞒痰墓δ芙M件組合到一個組件中。 異質(zhì)整合類似于系統(tǒng)級封裝(SiP),但它并不是將多顆裸晶整合在單個基板上,而是將多個IP以Chiplet的形式整合在單個基板上。異質(zhì)整合的基本思想是將多個具有不同功能的組件組合在同一個封裝中。

fb4445e6-63b9-11ed-8abf-dac502259ad0.jpg

圖5、異質(zhì)整合中的一些技術(shù)建構(gòu)區(qū)塊。(圖片來源:ASE Group)

HBM

HBM是一種標(biāo)準(zhǔn)化的堆棧儲存技術(shù),可為堆棧內(nèi)部,以及內(nèi)存與邏輯組件之間的數(shù)據(jù)提供高帶寬信道。HBM封裝將內(nèi)存裸晶堆棧起來,并透過TSV將它們連接在一起,從而創(chuàng)建更多的I/O和帶寬。 HBM是一種JEDEC標(biāo)準(zhǔn),它在封裝內(nèi)垂直整合了多層DRAM組件,封裝內(nèi)還有應(yīng)用處理器、GPU和SoC。HBM主要以2.5D封裝的形式實現(xiàn),用于高端服務(wù)器和網(wǎng)絡(luò)芯片。現(xiàn)在發(fā)布的HBM2版本解決了初始HBM版本中的容量和時鐘速率限制問題。

fb53d51a-63b9-11ed-8abf-dac502259ad0.png

圖6、HBM封裝將內(nèi)存裸晶彼此堆棧,并利用TSV將它們連接起來以創(chuàng)建更多I/O和帶寬。(圖片來源:SK Hynix)

中介層

中介層是封裝中多芯片裸晶或電路板傳遞電信號的管道,是插口或接頭之間的電接口,可以將信號傳播更遠(yuǎn),也可以連接到板子上的其他插口。 中介層可以由硅和有機(jī)材料制成,充當(dāng)多顆裸晶和電路板之間的橋梁。硅中介層是一種經(jīng)過驗證的技術(shù),具有較高的細(xì)間距I/O密度和TSV形成能力,在2.5D和3D IC芯片封裝中扮演著關(guān)鍵角色。

fb6fe87c-63b9-11ed-8abf-dac502259ad0.jpg

圖7、系統(tǒng)分區(qū)中介層的典型實現(xiàn)。(數(shù)據(jù)源:Yole Développement)

重分布層

重分布層包含銅連接線或走線,用于實現(xiàn)封裝各個部分之間的電氣連接。它是金屬或高分子介電材料層,裸晶可以堆棧在封裝中,從而縮小大芯片組的I/O間距。重分布層已成為2.5D和3D封裝解決方案中不可或缺的一部分,使其上的芯片可以利用中介層相互進(jìn)行通訊。

fb7c116a-63b9-11ed-8abf-dac502259ad0.jpg

圖8、使用重分布層的整合封裝。(圖片來源:Fujitsu)

TSV

TSV是2.5D和3D封裝解決方案的關(guān)鍵實現(xiàn)技術(shù),是在晶圓中填充銅,提供貫通硅晶圓裸晶的垂直互連。它貫穿整個芯片以提供電氣連接,形成從芯片一側(cè)到另一側(cè)的最短路徑。 從晶圓的正面將通孔或孔洞蝕刻到一定深度,然后將其絕緣,并沉積導(dǎo)電材料(通常為銅)進(jìn)行填充。芯片制造完成后,從晶圓的背面將其減薄,以暴露通孔和沉積在晶圓背面的金屬,從而完成TSV互連。

fb87d428-63b9-11ed-8abf-dac502259ad0.jpg

圖9、在TSV封裝中,DRAM芯片接地、穿透并與電極相連。(圖片來源:Samsung Electronics)

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5969

    瀏覽量

    175856
  • 封裝
    +關(guān)注

    關(guān)注

    127

    文章

    7962

    瀏覽量

    143160
  • 晶圓級
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    9886

原文標(biāo)題:想搞懂先進(jìn)IC封裝?先記住這10個基本術(shù)語

文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    嵌入PCB術(shù)語拓展

    一、術(shù)語 1、SiP:System-in-Package SiP是一種先進(jìn)的封裝技術(shù),它將多個半導(dǎo)體器件、集成電路(IC)或其他電子組件,以及必要的輔助零件,集成并
    的頭像 發(fā)表于 01-08 16:35 ?307次閱讀
    嵌入PCB<b class='flag-5'>術(shù)語</b>拓展

    芯片封裝IC載板

    )與印刷電路板(PCB)之間信號的載體,是封裝測試環(huán)節(jié)中的關(guān)鍵,它是在PCB板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來的,用于建立IC與PCB之間的訊號連接,起著“承上啟下”的作用。集
    的頭像 發(fā)表于 12-14 09:00 ?383次閱讀
    芯片<b class='flag-5'>封裝</b><b class='flag-5'>IC</b>載板

    新質(zhì)生產(chǎn)力材料 | 芯片封裝IC載板

    )與印刷電路板(PCB)之間信號的載體,是封裝測試環(huán)節(jié)中的關(guān)鍵,它是在PCB板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來的,用于建立IC與PCB之間的訊號連接,起著“承上啟下”的作用。集
    的頭像 發(fā)表于 12-11 01:02 ?666次閱讀
    新質(zhì)生產(chǎn)力材料 | 芯片<b class='flag-5'>封裝</b><b class='flag-5'>IC</b>載板

    芯片封裝的核心材料之IC載板

    裸芯片(DIE)與印刷電路板?(PCB)之間信號的載體,?是封裝測試環(huán)節(jié)中的關(guān)鍵,它是在 PCB 板的相關(guān)技術(shù)基礎(chǔ)上發(fā)展而來?的,用于建立 IC 與 PCB 之間的訊號連接,起著“承上啟下”的作用。 集成電路產(chǎn)業(yè)鏈大致可以分為三
    的頭像 發(fā)表于 12-09 10:41 ?806次閱讀
    芯片<b class='flag-5'>封裝</b>的核心材料之<b class='flag-5'>IC</b>載板

    芯片封裝技術(shù)中不同術(shù)語的基本定義

    在現(xiàn)代芯片封裝技術(shù)中,"bump" 和 “micro bump” 是用于不同封裝類型的關(guān)鍵組件,尤其在3D集成技術(shù)中起到至關(guān)重要的作用。在解釋它們在不同場景(如fanout
    的頭像 發(fā)表于 10-09 15:29 ?1126次閱讀

    ic封裝有哪些(常見IC封裝形式大全)

    常見IC封裝形式大全
    發(fā)表于 07-16 11:41 ?2次下載

    什么是IC封裝?

    導(dǎo)讀集成電路封裝是一種保護(hù)半導(dǎo)體元件免受外部物理損壞或腐蝕的方法,通過將它們包裹在陶瓷或塑料制成的封裝材料中。有許多不同類型的集成電路,遵循不同的電路設(shè)計和外殼需求。這轉(zhuǎn)化為不同類型的IC封裝
    的頭像 發(fā)表于 06-21 08:27 ?805次閱讀
    什么是<b class='flag-5'>IC</b><b class='flag-5'>封裝</b>?

    功能測試覆蓋中最常見的是什么方法

    功能測試覆蓋是軟件測試過程中的一重要環(huán)節(jié),它主要關(guān)注軟件產(chǎn)品的功能實現(xiàn)是否符合需求規(guī)格說明。在功能測試覆蓋中,有多種方法可以采用,以確保測試的全面性和有效性。本文將詳細(xì)介紹功能測試覆蓋中最常見
    的頭像 發(fā)表于 05-30 14:55 ?788次閱讀

    PCB板的顏色應(yīng)該怎么選?為什么綠色最常見

    使用的,更為人熟悉。但是不同的PCB我們應(yīng)該怎么去選擇PCB的顏色呢,為什么綠色更常用呢?1綠色PCB板綠色是最常見的PCB顏色,也是最經(jīng)濟(jì)、使用最廣泛的選擇。這是因為在傳
    的頭像 發(fā)表于 05-10 08:20 ?1038次閱讀
    PCB板的顏色應(yīng)該怎么選?為什么綠色<b class='flag-5'>最常見</b>?

    基于定時器IC555的自復(fù)位報警電路

    電子產(chǎn)品中最常見的項目之一是防盜報警器或安全報警器。如果您在互聯(lián)網(wǎng)上搜索,則有數(shù)十防盜或安全警報,但該電路的問題是,它沒有自動復(fù)位選項,即持續(xù)發(fā)出聲音,直到有人關(guān)閉系統(tǒng)。因此,為了解決此類問題(自復(fù)位),我們提出了使用定時器IC
    的頭像 發(fā)表于 02-25 15:38 ?1439次閱讀
    基于定時器<b class='flag-5'>IC</b>555的自復(fù)位報警電路

    Sip技術(shù)是什么?Sip封裝技術(shù)優(yōu)缺點

    SiP(System in Package)技術(shù)是一種先進(jìn)的封裝技術(shù),SiP技術(shù)允許將多個集成電路(IC)或者電子組件集成到一
    發(fā)表于 02-19 15:22 ?3839次閱讀
    Sip<b class='flag-5'>技術(shù)</b>是什么?Sip<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>優(yōu)缺點

    vcc,vdd,vss是什么意思 有什么區(qū)別

    Collector,通常用于描述BJT(雙極型晶體管)或CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)電路中的電壓。VCC通常是集線器、放大器、數(shù)碼集成電路(IC)等常見電子器件中的正極電源引腳。VCC提供電流供電,以保證電路的正常工作。在數(shù)字集成電路中,VCC通常用于提供供電電壓,
    的頭像 發(fā)表于 02-03 09:47 ?1.3w次閱讀

    最常見的發(fā)動機(jī)怠速抖動問題及原因

    最常見的發(fā)動機(jī)怠速抖動問題及原因 發(fā)動機(jī)怠速抖動問題是一種常見的車輛故障,它通常會導(dǎo)致發(fā)動機(jī)運(yùn)行不穩(wěn)定,并伴有抖動感。這種問題可能由多種原因引起,本文將詳細(xì)介紹最常見的原因及解決辦法。 第一
    的頭像 發(fā)表于 02-02 10:40 ?3091次閱讀

    最常見的直流負(fù)載工作方式

    的直流負(fù)載工作方式。 1. 固定電阻負(fù)載 固定電阻負(fù)載是最簡單和最常見的直流負(fù)載方式之一。它由一或多個電阻器組成,用于產(chǎn)生一恒定的電阻值,從而使電路中的電流保持穩(wěn)定。這種負(fù)載常用于校準(zhǔn)和測試電源的電流輸出能力,以
    的頭像 發(fā)表于 01-18 15:12 ?824次閱讀

    GD32 485發(fā)送異常最常見原因

    相信有小伙伴們遇到過這樣的問題,在使用GD32進(jìn)行串口485發(fā)送的時候,明明發(fā)送了特定長度的數(shù)據(jù),但從機(jī)就是不響應(yīng),現(xiàn)在就讓我們來解析下最常見的一原因。
    的頭像 發(fā)表于 01-16 09:39 ?1295次閱讀
    GD32 485發(fā)送異常<b class='flag-5'>最常見</b>原因