0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet小芯片的時代機遇與趨勢

ASE日月光 ? 來源:ASE日月光 ? 作者:ASE日月光 ? 2022-11-10 15:07 ? 次閱讀

高性能計算(HPC)市場進(jìn)入超預(yù)期的高速發(fā)展階段,先進(jìn)封裝Advanced Packaging成為高性能運算芯片成功與否的關(guān)鍵技術(shù)。在第十四屆中國集成電路封測產(chǎn)業(yè)鏈創(chuàng)新發(fā)展高峰論壇(CIPA 2022)“高峰論壇”上,矽品研發(fā)中心副總經(jīng)理王愉博博士與產(chǎn)業(yè)探討未來高性能計算的先進(jìn)封裝發(fā)展趨勢。

數(shù)據(jù)處理需求激增,AI算力對于高性能計算GPU的需求日趨增長,芯片上的晶體管數(shù)量也以十倍的成長率迅速增長。為了滿足晶體管的數(shù)量,芯片的尺寸越來越大,但同時受限于radicle size而造成發(fā)展瓶頸。在摩爾定律趨緩,芯片的價格越來越高,良率因為芯片的尺寸增大而日益下降,小芯片Chiplet已成為先進(jìn)封裝發(fā)展的重要趨勢。

f0e74992-56a6-11ed-a3b6-dac502259ad0.png

王博士說明在最新一代Chiplet,依照不同的功能做區(qū)隔,使整體的速度效益達(dá)到明顯的提升?;蚴抢梅庋b體的形態(tài)把兩個相同的芯片相互串聯(lián),發(fā)揮更高的效能,這種Chiplet表現(xiàn)方式可避免芯片因尺寸太大而造成晶圓廠制作的良率損失。無論Foundry或OSAT,都可以運用多種封裝相結(jié)合的方式整合,包含2.5D/3D IC封裝,以及FO-EB及FO-MCM封裝等,王博士詳細(xì)分析封裝形態(tài)如何把Chiplet運用在未來高性能運算。

f11d7c56-56a6-11ed-a3b6-dac502259ad0.png

UCLe產(chǎn)業(yè)聯(lián)盟

由日月光、AMD、Arm、Google Cloud、Intel、Meta、微軟(Microsoft)、高通(Qualcomm)、三星(Samsung)和臺積電(TSMC)等半導(dǎo)體業(yè)者共同組成UCIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟持續(xù)推動芯片互連(die-to-die interconnect)技術(shù)標(biāo)準(zhǔn)化和促進(jìn)開放式Chiplet生態(tài)系統(tǒng),目前已有超過40家公司加入聯(lián)盟,透過UCIe制定協(xié)定標(biāo)準(zhǔn)將可有效提高Chiplet生態(tài)系統(tǒng)整體效率,降低開發(fā)時間和成本。

日月光在封裝和互連平臺技術(shù)的專業(yè)知識,有助于確保UCIe提出的標(biāo)準(zhǔn)切實可行,并且在封裝制造具有商業(yè)可行性和成本效益。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51157

    瀏覽量

    426693
  • 日月光
    +關(guān)注

    關(guān)注

    0

    文章

    146

    瀏覽量

    19159
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    434

    瀏覽量

    12619

原文標(biāo)題:Chiplet 小芯片的時代機遇與趨勢

文章出處:【微信號:ASE_GROUP,微信公眾號:ASE日月光】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet技術(shù)的無限潛力, 先進(jìn)封裝技術(shù) 成為
    的頭像 發(fā)表于 01-05 10:18 ?389次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    對話郝沁汾:牽頭制定中國與IEEE Chiplet技術(shù)標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒有難設(shè)計的芯片

    增加更多晶體管變得愈發(fā)困難,成本大幅攀升,業(yè)界不得不探索其他技術(shù)路線。 作為當(dāng)今“后摩爾時代”的芯片設(shè)計技術(shù), Chiplet(芯粒、小芯片) 應(yīng)運而生。與傳統(tǒng) SoC
    的頭像 發(fā)表于 12-10 14:35 ?332次閱讀
    對話郝沁汾:牽頭制定中國與IEEE <b class='flag-5'>Chiplet</b>技術(shù)標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒有難設(shè)計的<b class='flag-5'>芯片</b>”

    Chiplet在先進(jìn)封裝中的重要性

    Chiplet標(biāo)志著半導(dǎo)體創(chuàng)新的新時代,封裝是這個設(shè)計事業(yè)的內(nèi)在組成部分。然而,雖然Chiplet和封裝技術(shù)攜手合作,重新定義了芯片集成的可能性,但這種技術(shù)合作并不是那么簡單和直接。
    的頭像 發(fā)表于 12-10 11:04 ?359次閱讀
    <b class='flag-5'>Chiplet</b>在先進(jìn)封裝中的重要性

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了 Cadence 致力于通過其芯片
    的頭像 發(fā)表于 11-28 15:35 ?302次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?483次閱讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計方案的引入。Chiplet技術(shù),作為“后摩爾定律時代”提升芯片性能的關(guān)鍵解
    的頭像 發(fā)表于 10-16 14:08 ?429次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    應(yīng)對現(xiàn)代汽車對高性能計算和高安全性日益增長的需求。 Chiplet是一種可以像積木一樣組合起來,形成復(fù)雜計算系統(tǒng)的模塊化芯片
    的頭像 發(fā)表于 10-15 13:36 ?316次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    全球視野下的海外爬蟲IP:趨勢、機遇與風(fēng)險

    在全球視野下,海外爬蟲IP的使用呈現(xiàn)出一系列趨勢,同時也伴隨著機遇與風(fēng)險。
    的頭像 發(fā)表于 10-15 07:54 ?252次閱讀

    2031年全球Chiplet市場預(yù)測

    發(fā)布了“2031年全球Chiplet市場、趨勢、行業(yè)競爭分析、收入和預(yù)測”的市場評估報告。市場分為: 按處理器: 現(xiàn)場可編程門陣列(FPGA)、圖形處理單元(GPU)、中央處理單元(CPU)、應(yīng)用處
    的頭像 發(fā)表于 09-12 19:09 ?330次閱讀
    2031年全球<b class='flag-5'>Chiplet</b>市場預(yù)測

    國產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車”!

    產(chǎn)業(yè)提供了一個“彎道超車”的絕佳機遇。本文將深入探討Chiplet技術(shù)的核心原理、優(yōu)勢、應(yīng)用現(xiàn)狀以及未來發(fā)展趨勢,揭示其如何助力國產(chǎn)半導(dǎo)體產(chǎn)業(yè)實現(xiàn)技術(shù)突破和市場擴(kuò)張
    的頭像 發(fā)表于 08-28 10:59 ?901次閱讀
    國產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b>技術(shù)助力“彎道超車”!

    剖析 Chiplet 時代的布局規(guī)劃演進(jìn)

    3D-IC和Chiplet設(shè)計所帶來的挑戰(zhàn)及其對物理布局工具的影響,并討論EDA(電子設(shè)計自動化)供應(yīng)商如何應(yīng)對這些挑戰(zhàn)。 Part 1 3D-IC 和異構(gòu)芯片出現(xiàn)對設(shè)計帶來的影響 3D-IC 和異構(gòu)芯片的出現(xiàn)要求對物理布局工具
    的頭像 發(fā)表于 08-06 16:37 ?450次閱讀
    剖析 <b class='flag-5'>Chiplet</b> <b class='flag-5'>時代</b>的布局規(guī)劃演進(jìn)

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計)成為了一種新的趨勢。 ? Chiplet設(shè)計 帶來的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計
    的頭像 發(fā)表于 07-24 17:13 ?665次閱讀

    英特爾推出集成光學(xué)計算互聯(lián)OCI Chiplet芯片

    在全球信息技術(shù)飛速發(fā)展的今天,數(shù)據(jù)傳輸速度和效率成為了決定科技競爭力的關(guān)鍵因素之一。英特爾,作為全球領(lǐng)先的半導(dǎo)體公司,始終站在技術(shù)革新的前沿。近日,英特爾宣布了一項具有劃時代意義的里程碑成果——集成光學(xué)計算互聯(lián)(OCI)chiplet
    的頭像 發(fā)表于 06-28 10:55 ?2721次閱讀

    以應(yīng)用為導(dǎo)向的芯片設(shè)計趨勢,對EDA廠商意味著什么?

    在過去的幾年中,隨著科技的不斷進(jìn)步和市場需求的快速變化,以“應(yīng)用為導(dǎo)向的芯片設(shè)計”成為了電子設(shè)計自動化(EDA)行業(yè)的一個重要趨勢?!耙詰?yīng)用為導(dǎo)向”也就是從實際應(yīng)用出發(fā),側(cè)重于滿足特定應(yīng)用場景的需求
    的頭像 發(fā)表于 04-26 08:23 ?759次閱讀
    以應(yīng)用為導(dǎo)向的<b class='flag-5'>芯片</b>設(shè)計<b class='flag-5'>趨勢</b>,對EDA廠商意味著什么?

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- packa
    的頭像 發(fā)表于 02-23 10:35 ?1023次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?