0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成電路制造工藝中的氧化工藝(Oxidation Process)

Semi Connect ? 來(lái)源:Semi Connect ? 作者:Semi Connect ? 2022-10-27 10:46 ? 次閱讀

集成電路制造工藝中,氧化硅薄膜形成的方法有熱氧化和沉積兩種。氧化工藝是指用熱氧化方法在硅片表面形成二氧化硅(SiO2)的過(guò)程。熱氧化形成的二氧化硅薄膜,因其具有優(yōu)越的電絕緣性和工藝的可行性,在集成電路制造工藝中被廣泛采用,其最重要的用途是作為 MOS 器件結(jié)構(gòu)中的柵介質(zhì),其他用途還包括器件保護(hù)和隔離、表面鈍化處理、離子注人掩蔽層、擴(kuò)散阻擋層、硅與其他材料之間的緩沖層等。硅在空氣中會(huì)與空氣中的氧自然反應(yīng)生成氧化硅薄膜,其氧化速率約為 1.5nm/h,最大厚度約為 4nm。自然氧化層的厚度很難精確控制,而且質(zhì)量很差,在制造過(guò)程中需要盡量避免和去除;而在氧氣濃度更高的環(huán)境中進(jìn)行高溫加熱,可以更快速地得到更厚的高質(zhì)量二氧化硅膜。

根據(jù)反應(yīng)氣體的不同,氧化工藝通常分為干氧氧化和濕氧氧化兩種方式。干氧氧化化學(xué)反應(yīng)式為 Si + O2 = SiO2;反應(yīng)氣體中的氧分子以擴(kuò)散的方式穿過(guò)已經(jīng)形成的氧化層,到達(dá)二氧化硅-硅界面,與硅發(fā)生反應(yīng),進(jìn)一步生成二氧化硅層。干氧氧化制備的二氧化硅結(jié)構(gòu)致密,厚度均勻,對(duì)于注人和擴(kuò)散的掩蔽能力強(qiáng),工藝重復(fù)性強(qiáng),其缺點(diǎn)是生長(zhǎng)速率較慢。這種方法一般用于高質(zhì)量的氧化,如柵介質(zhì)氧化、薄緩沖層氧化,或者在厚層氧化時(shí)用于起始氧化和終止氧化。

濕氧氧化化學(xué)反應(yīng)式為H2O(水汽)+ Si =SiO2+2H2;在濕氧工藝中,可在氧氣中直接攜帶水汽,也可以通過(guò)氫氣和氧氣反應(yīng)得到水汽,通過(guò)調(diào)節(jié)氫氣或水汽與氧氣的分壓比改變氧化速率。注意,為了確保安全,氫氣與氧氣的比例不得超過(guò) 1.88:1。濕氧氧化由于反應(yīng)氣體中同時(shí)存在氧氣和水汽,而水汽在高溫下將分解為氧化氫(HO),氧化氫在氧化硅中的擴(kuò)散速率比氧快得多,所以濕氧氧化速率比干氧氧化速率高約一個(gè)數(shù)量級(jí)。

除了傳統(tǒng)的干氧氧化和濕氧氧化,還可在氧氣中摻入含氯氣體,如氯化氫 (HCL)、二氯乙烯 DCE(C2H2Cl2)或其衍生物,使氧化速率及氧化層質(zhì)量均得到提高。氧化速率提高的主要原因是,摻氯氧化時(shí),不僅反應(yīng)產(chǎn)物中含有可加速氧化的水汽,而且氯積累在 Si-SiO2界面附近,在有氧的情況下,氯硅化物易轉(zhuǎn)變成氧化硅,可催化氧化。氧化層質(zhì)量改善的主要原因是,氧化層中的氯原子可以鈍化鈉離子的活性,從而減少因設(shè)備、工藝原材料的鈉離子沾污而引入的氧化缺陷。因此,多數(shù)干氧氧化工藝中都有摻氯行為。

由于傳統(tǒng)氧化工藝所需溫度較高,時(shí)間較長(zhǎng),引入的熱預(yù)算(Thermal Budget) 很高,造成了硅片中雜質(zhì)的再分布,在先進(jìn)技術(shù)節(jié)點(diǎn)中會(huì)導(dǎo)致器件性能劣化,因此應(yīng)嚴(yán)格控制熱預(yù)算。在后高k(High-k Last)的高k金屬柵工藝中,一般會(huì)采用快速熱氧化(Rapid Thermal Oxidation, RTO)或化學(xué)品氧化(Chemical Oxidation)等方法生長(zhǎng)柵介質(zhì)超薄界面層 (Interfacial Laver)??焖贌嵫趸械纳?降溫速率比普通熱氧化快 100~1000 倍,減少了升/降溫過(guò)程中的熱預(yù)算。在化學(xué)品氧化中,結(jié)合臭氧氧化和化學(xué)品處理,可以在按近室溫條件下獲得高質(zhì)量的界面氧化層,減少了由于高溫帶來(lái)的熱預(yù)算。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5391

    文章

    11588

    瀏覽量

    362514
  • 硅片
    +關(guān)注

    關(guān)注

    13

    文章

    368

    瀏覽量

    34688

原文標(biāo)題:氧化工藝(Oxidation Process)

文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    【「大話芯片制造」閱讀體驗(yàn)】+ 芯片制造過(guò)程和生產(chǎn)工藝

    。 光刻則是在晶圓上“印刷”電路圖案的關(guān)鍵環(huán)節(jié),類似于在晶圓表面繪制半導(dǎo)體制造所需的詳細(xì)平面圖。光刻的精細(xì)度直接影響到成品芯片的集成度,因此需要借助先進(jìn)的光刻技術(shù)來(lái)實(shí)現(xiàn)。 刻蝕目的是去除多余
    發(fā)表于 12-30 18:15

    氧化工藝制造流程

    與亞微米工藝類似,柵氧化工藝是通過(guò)熱氧化形成高質(zhì)量的柵氧化層,它的熱穩(wěn)定性和界面態(tài)都非常好。
    的頭像 發(fā)表于 11-05 15:37 ?453次閱讀
    柵<b class='flag-5'>氧化</b>層<b class='flag-5'>工藝</b>的<b class='flag-5'>制造</b>流程

    集成電路封裝基板工藝詳解(68頁(yè)P(yáng)PT)

    共讀好書歡迎掃碼添加小編微信掃碼加入知識(shí)星球,領(lǐng)取公眾號(hào)資料 原文標(biāo)題:集成電路封裝基板工藝詳解(68
    的頭像 發(fā)表于 11-01 11:08 ?303次閱讀

    集成電路封裝基板工藝詳解(68頁(yè)P(yáng)PT)

    共讀好書歡迎掃碼添加小編微信掃碼加入知識(shí)星球,領(lǐng)取公眾號(hào)資料 原文標(biāo)題:集成電路封裝基板工藝詳解(68
    的頭像 發(fā)表于 11-01 11:08 ?222次閱讀

    集成電路工藝學(xué)習(xí)之路:從零基礎(chǔ)到專業(yè)水平的蛻變

    集成電路(IC)作為現(xiàn)代電子技術(shù)的核心,其制造工藝的復(fù)雜性和先進(jìn)性直接決定了電子產(chǎn)品的性能和質(zhì)量。對(duì)于有志于進(jìn)入集成電路行業(yè)的學(xué)習(xí)者來(lái)說(shuō),掌握一系列基礎(chǔ)知識(shí)是至關(guān)重要的。本文將從半導(dǎo)體
    的頭像 發(fā)表于 09-20 13:46 ?793次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>學(xué)習(xí)之路:從零基礎(chǔ)到專業(yè)水平的蛻變

    集成電路封裝基板工藝詳解:推動(dòng)電子工業(yè)邁向新高度!

    在快速發(fā)展的電子工業(yè),集成電路(IC)封裝基板作為連接芯片與外部設(shè)備的橋梁,其重要性不言而喻。封裝基板不僅為芯片提供物理支撐和電氣連接,還直接影響電子產(chǎn)品的性能、可靠性和成本。本文將深入探討集成電路封裝基板
    的頭像 發(fā)表于 09-14 09:32 ?1109次閱讀
    <b class='flag-5'>集成電路</b>封裝基板<b class='flag-5'>工藝</b>詳解:推動(dòng)電子工業(yè)邁向新高度!

    WIP在硅基集成電路工藝的核心地位

    在硅基集成電路(IC)制造業(yè)的精密舞臺(tái)上,WIP(Wafer In Process)扮演著舉足輕重的角色。它指代那些正處于復(fù)雜制造工藝流程之
    的頭像 發(fā)表于 08-26 16:15 ?1102次閱讀

    專用集成電路包括哪些內(nèi)容 專用集成電路設(shè)計(jì)與工藝

    的性能、更低的功耗和更好的集成度。本文將從定義、設(shè)計(jì)流程、主要應(yīng)用領(lǐng)域以及發(fā)展趨勢(shì)等方面對(duì)專用集成電路進(jìn)行詳細(xì)闡述。 一、定義 專用集成電路是根據(jù)特定的應(yīng)用需求進(jìn)行設(shè)計(jì)和制造的一種
    的頭像 發(fā)表于 05-04 17:28 ?2930次閱讀

    專用集成電路包括什么系統(tǒng)組成 專用集成電路包括什么功能組成

    專用集成電路(Application Specific Integrated Circuit,簡(jiǎn)稱ASIC)是通過(guò)定制設(shè)計(jì)和制造工藝生產(chǎn)的一種電子集成電路。與通用
    的頭像 發(fā)表于 05-04 15:45 ?1907次閱讀

    專用集成電路技術(shù)是什么意思 專用集成電路技術(shù)應(yīng)用有哪些

    Circuit,GPIC)相比,專用集成電路采用了定制化的設(shè)計(jì)方法和制造工藝,以便適應(yīng)特定的功能要求和性能指標(biāo)。 專用集成電路技術(shù)的應(yīng)用非常廣泛。下面詳細(xì)討論了其中幾個(gè)重要領(lǐng)域: 通
    的頭像 發(fā)表于 04-21 16:57 ?1184次閱讀

    集成電路工藝大揭秘:四種關(guān)鍵技術(shù)一網(wǎng)打盡

    集成電路(IC)是現(xiàn)代電子設(shè)備不可或缺的組件,它將成千上萬(wàn)的晶體管、電阻、電容等元件集成在一塊微小的硅片上,實(shí)現(xiàn)了復(fù)雜電路功能的高度集成
    的頭像 發(fā)表于 04-10 13:40 ?7505次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>大揭秘:四種關(guān)鍵技術(shù)一網(wǎng)打盡

    集成電路封裝新篇章:鋁線鍵合的魅力

    隨著科技的飛速發(fā)展,集成電路已成為現(xiàn)代電子設(shè)備不可或缺的組件。而在集成電路的生產(chǎn)過(guò)程,封裝工藝是至關(guān)重要的一環(huán),它直接關(guān)系到
    的頭像 發(fā)表于 04-09 09:53 ?1772次閱讀
    <b class='flag-5'>集成電路</b>封裝新篇章:鋁線鍵合的魅力

    東芝BiCD工藝集成電路硅單片TB67H450AFNG數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《東芝BiCD工藝集成電路硅單片TB67H450AFNG數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 03-20 11:23 ?1次下載

    集成電路是如何進(jìn)行分類的呢?

    集成電路根據(jù)其功能、結(jié)構(gòu)、制造工藝等不同特點(diǎn),可以分為多種不同類型的分類。
    的頭像 發(fā)表于 02-20 18:12 ?1326次閱讀

    揭秘集成電路制造的“黑科技”:三束技術(shù)的力量

    集成電路作為現(xiàn)代電子技術(shù)的核心,其制造水平直接關(guān)系到電子產(chǎn)品的性能和可靠性。隨著摩爾定律的推進(jìn),集成電路的特征尺寸不斷縮小,制造工藝日趨復(fù)雜
    的頭像 發(fā)表于 02-20 09:58 ?1073次閱讀
    揭秘<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>的“黑科技”:三束技術(shù)的力量