0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR3信號測試解決方案

wFVr_Hardware_1 ? 來源:硬件十萬個為什么 ? 作者:硬件十萬個為什么 ? 2022-10-25 09:16 ? 次閱讀

注意示波器的探頭和示波器本身的帶寬能夠滿足測試要求。

測試點的選擇要注意選到盡量靠近信號的接受端。由于 DDR 信令比較復雜,因此為了能快速測試、調試和解決信號上的問題,我們希望能簡單地分離讀/寫比特。

此時,最常用的是通過眼圖分析來幫助檢查 DDR 信號是否滿足電壓、定時和抖動方面的要求。觸發(fā)模式的設置有幾種,首先可以利用前導寬度觸發(fā)器分離讀/寫信號。

根據 JEDEC 規(guī)范,讀前導的寬度為 0.9 到 1.1 個時鐘周期,而寫前導的寬度規(guī)定為大于 0.35 個時鐘周期,沒有上限。第二種觸發(fā)方式是利用更大的信號幅度觸發(fā)方法分離讀/寫信號。通常,讀/寫信號的信號幅度是不同的,因此我們可以通過在更大的信號幅度上觸發(fā)示波器來實現(xiàn)兩者的分離。測試中要注意信號的幅度,時鐘的頻率,差分時鐘的交叉點,上升沿是否單調,過沖等。

43909ec4-53ae-11ed-a3b6-dac502259ad0.png

1、DDR3SDRAM信號按功能分類

43e65da0-53ae-11ed-a3b6-dac502259ad0.png

440f7af0-53ae-11ed-a3b6-dac502259ad0.png

44457f7e-53ae-11ed-a3b6-dac502259ad0.png

2、DDR3中的幾種采樣關系

地址控制信號ADDR/CMD與系統(tǒng)時鐘CK的時序關系

44644a26-53ae-11ed-a3b6-dac502259ad0.png

數(shù)據信號DQ/DM與數(shù)據選通信號DQS的時序關系

寫周期

44d1cb32-53ae-11ed-a3b6-dac502259ad0.png

讀周期

451c308c-53ae-11ed-a3b6-dac502259ad0.png

幾種時序關系,后續(xù)會做詳解

3、DDR時鐘信號(CK、DQS)測試:

45879cd2-53ae-11ed-a3b6-dac502259ad0.png

時鐘信號過沖要求

45c690ea-53ae-11ed-a3b6-dac502259ad0.png

寫方向

45de1a08-53ae-11ed-a3b6-dac502259ad0.png

CK

466e8d68-53ae-11ed-a3b6-dac502259ad0.png

46cef93c-53ae-11ed-a3b6-dac502259ad0.png

DQS

4768f79e-53ae-11ed-a3b6-dac502259ad0.png

47ab26fa-53ae-11ed-a3b6-dac502259ad0.png

讀方向

480bda68-53ae-11ed-a3b6-dac502259ad0.png

485cbbd6-53ae-11ed-a3b6-dac502259ad0.png

48a227f2-53ae-11ed-a3b6-dac502259ad0.jpg

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 示波器
    +關注

    關注

    113

    文章

    6273

    瀏覽量

    185520
  • SDRAM
    +關注

    關注

    7

    文章

    429

    瀏覽量

    55288
  • DDR
    DDR
    +關注

    關注

    11

    文章

    712

    瀏覽量

    65425

原文標題:【硬件的單元測試_6】DDR3信號測試1

文章出處:【微信號:Hardware_10W,微信公眾號:硬件十萬個為什么】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    5V 輸入、10A負載DDR3/DDR4通用電源解決方案

    0.675V 的第二個電壓。主要特色 已構建完成并通過測試只需調節(jié)單個電阻器即可提供 DDR3、DDR3L、DDR3U 和 DDR4 的
    發(fā)表于 12-24 15:08

    泰克公司推出市面上性能最高的DDR3協(xié)議測試解決方案

    泰克公司推出用于邏輯調試和協(xié)議驗證的下一代DDR3探測解決方案,采用了泰克TLA7000系列邏輯分析儀支持DDR3-2133 MT/s和DDR3-2400 MT/s。這是目前市面上性能
    發(fā)表于 05-04 14:19 ?1343次閱讀

    針對DDR2-800和DDR3的PCB信號完整性設計

    針對DDR2-800和DDR3的PCB信號完整性設計
    發(fā)表于 02-23 11:37 ?0次下載

    針對DDR2-800和DDR3的PCB信號完整性設計

    針對DDR2-800和DDR3的PCB信號完整性設計,要認證看
    發(fā)表于 12-16 21:23 ?0次下載

    ddr3的讀寫分離方法有哪些?

    DDR3是目前DDR的主流產品,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述DDR3讀寫分離的方法。最開始的
    的頭像 發(fā)表于 11-06 13:44 ?8882次閱讀
    <b class='flag-5'>ddr3</b>的讀寫分離方法有哪些?

    ddr4和ddr3內存的區(qū)別,可以通用嗎

    雖然新一代電腦/智能手機用上了DDR4內存,但以往的產品大多還是用的DDR3內存,因此DDR3依舊是主流,DDR4今后將逐漸取代DDR3,成
    發(fā)表于 11-08 15:42 ?3.2w次閱讀

    模擬DDR3的地址信號與時鐘信號資料下載

    電子發(fā)燒友網為你提供模擬DDR3的地址信號與時鐘信號資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助
    發(fā)表于 04-12 08:45 ?23次下載
    模擬<b class='flag-5'>DDR3</b>的地址<b class='flag-5'>信號</b>與時鐘<b class='flag-5'>信號</b>資料下載

    關于Virtex7上DDR3測試例程詳解

    這篇文章我們講一下Virtex7上DDR3測試例程,Vivado也提供了一個DDR的example,但卻是純Verilog代碼,比較復雜,這里我們把DDR3的MIG的IP Core掛
    的頭像 發(fā)表于 05-02 09:05 ?3481次閱讀
    關于Virtex7上<b class='flag-5'>DDR3</b>的<b class='flag-5'>測試</b>例程詳解

    Virtex7上DDR3測試例程

    ??這篇文章我們講一下Virtex7上DDR3測試例程,Vivado也提供了一個DDR的example,但卻是純Verilog代碼,比較復雜,這里我們把DDR3的MIG的IP Cor
    的頭像 發(fā)表于 08-16 10:28 ?1963次閱讀

    基于AXI總線的DDR3讀寫測試

    本文開源一個FPGA項目:基于AXI總線的DDR3讀寫。之前的一篇文章介紹了DDR3簡單用戶接口的讀寫方式:《DDR3讀寫測試》,如果在某些項目中,我們需要把
    的頭像 發(fā)表于 09-01 16:20 ?4695次閱讀
    基于AXI總線的<b class='flag-5'>DDR3</b>讀寫<b class='flag-5'>測試</b>

    基于FPGA的DDR3讀寫測試

    本文介紹一個FPGA開源項目:DDR3讀寫。該工程基于MIG控制器IP核對FPGA DDR3實現(xiàn)讀寫操作。
    的頭像 發(fā)表于 09-01 16:23 ?1730次閱讀
    基于FPGA的<b class='flag-5'>DDR3</b>讀寫<b class='flag-5'>測試</b>

    完整的DDR、DDR2和DDR3內存電源解決方案同步降壓控制器數(shù)據表

    電子發(fā)燒友網站提供《完整的DDR、DDR2和DDR3內存電源解決方案同步降壓控制器數(shù)據表.pdf》資料免費下載
    發(fā)表于 03-13 10:16 ?1次下載
    完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2和<b class='flag-5'>DDR3</b>內存電源<b class='flag-5'>解決方案</b>同步降壓控制器數(shù)據表

    完整的DDR2、DDR3DDR3L內存電源解決方案同步降壓控制器TPS51216數(shù)據表

    電子發(fā)燒友網站提供《完整的DDR2、DDR3DDR3L內存電源解決方案同步降壓控制器TPS51216數(shù)據表.pdf》資料免費下載
    發(fā)表于 03-13 13:58 ?0次下載
    完整的<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>和<b class='flag-5'>DDR3</b>L內存電源<b class='flag-5'>解決方案</b>同步降壓控制器TPS51216數(shù)據表

    全套DDR、DDR2、DDR3、DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據表

    電子發(fā)燒友網站提供《全套DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源
    發(fā)表于 04-09 09:51 ?7次下載
    全套<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源<b class='flag-5'>解決方案</b>同步降壓控制器數(shù)據表

    完整DDR,DDR2,DDR3 和LPDDR3 存儲器電源解決方案同步降壓控制器數(shù)據表

    電子發(fā)燒友網站提供《完整DDR,DDR2,DDR3 和LPDDR3 存儲器電源解決方案同步降壓控制器數(shù)據表.pdf》資料免費下載
    發(fā)表于 04-09 09:49 ?0次下載
    完整<b class='flag-5'>DDR</b>,<b class='flag-5'>DDR</b>2,<b class='flag-5'>DDR3</b> 和LPDDR<b class='flag-5'>3</b> 存儲器電源<b class='flag-5'>解決方案</b>同步降壓控制器數(shù)據表