0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析Vitis/Vivado軟件安裝(2022.2)

雷達(dá)通信電子戰(zhàn) ? 來源:軟硬件技術(shù)開發(fā) ? 作者:軟硬件技術(shù)開發(fā) ? 2022-10-24 09:39 ? 次閱讀

Vitis/Vivado自2021.1版本開始每年出2個(gè)版本,第一個(gè)版本在4月,第二版本在10月,這不,最新的2022.2剛更新了。由于安裝軟件實(shí)在太大(2022.2達(dá)到了89.4GB),大家可以自行注冊(cè)相關(guān)賬號(hào)在線安裝或下載后安裝。 f8ca0a46-52dc-11ed-a3b6-dac502259ad0.png

安裝流程很簡(jiǎn)單,需要注意的就是要關(guān)閉或退出殺毒軟件或xx管家,電腦用戶名和安裝路徑不要有中文和空格。假如在之后的使用過程中,有運(yùn)行中的管家,需要注意是否查殺了某些文件,這可能會(huì)導(dǎo)致使用軟件異常。

f8ff6d8a-52dc-11ed-a3b6-dac502259ad0.png

可以看出版本的更新重點(diǎn)在于Versal器件,但Xilinx被AMD收購后,為了讓用戶安心設(shè)計(jì),還正式宣布了:7系列器件的產(chǎn)品生命周期至少延長(zhǎng)至2035年。

f932894a-52dc-11ed-a3b6-dac502259ad0.png

雖然7系列器件是28nm工藝,但是由于封禁或疫情帶來的供應(yīng)鏈壓力,在項(xiàng)目中使用哪款器件設(shè)計(jì)則變得非常重要,若器件停產(chǎn)或封禁都會(huì)讓設(shè)計(jì)成本變得無法承受。 封禁和疫情帶來的是挑戰(zhàn)也是機(jī)遇,這給了國產(chǎn)器件更大的空間和容忍,同時(shí)也帶來了更大的人才需求。國內(nèi)FPGA市場(chǎng)正在快速發(fā)展,國產(chǎn)化替代空間大,這是國內(nèi)FPGA廠商的優(yōu)勢(shì)。

國內(nèi)的FPGA廠商,例如安路科技和紫光同創(chuàng)等,也都在努力奪取越來越多的國內(nèi)份額,國外FPGA例如AMD和英特爾在我國的FPGA市場(chǎng)占有率從最初的100%已下降到不足90%,并在加速降低。 作為一名普通工程師,不僅可以喊:“加油,中國芯片!”。還可以用實(shí)際行動(dòng)來支持:雖然可能不好用,但會(huì)去嘗試,前提是國內(nèi)FPGA廠商能看見中小企業(yè)用戶和普通工程師們。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21777

    瀏覽量

    604733
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5485

    瀏覽量

    134375

原文標(biāo)題:Vitis/Vivado軟件安裝(2022.2)

文章出處:【微信號(hào):雷達(dá)通信電子戰(zhàn),微信公眾號(hào):雷達(dá)通信電子戰(zhàn)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    藍(lán)橋杯物聯(lián)網(wǎng)需要安裝哪些軟件

    藍(lán)橋杯物聯(lián)網(wǎng)比賽需要安裝軟件有如下幾種,需要大家自己在練習(xí)的時(shí)候自行安裝。下面是安裝教程。以下是需要安裝
    的頭像 發(fā)表于 12-23 21:02 ?204次閱讀
    藍(lán)橋杯物聯(lián)網(wǎng)需要<b class='flag-5'>安裝</b>哪些<b class='flag-5'>軟件</b>?

    全新AMD Vitis統(tǒng)一軟件平臺(tái)2024.2版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2024.2 版本已于近期推出。
    的頭像 發(fā)表于 12-11 15:06 ?376次閱讀

    AMD Vitis Unified Software Platform 2024.2發(fā)布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發(fā)表于 11-27 15:47 ?274次閱讀

    Xilinx_Vivado_SDK的安裝教程

    完之后,就進(jìn)行解壓。(最好在解壓和安裝之前都關(guān)閉所有的殺毒軟件以防萬一) 解壓完之后,雙擊?xsetup.exe 進(jìn)行安裝...... 等待一會(huì)兒之后,就會(huì)跳出如下安裝界面: 點(diǎn)擊 N
    的頭像 發(fā)表于 11-16 09:53 ?1457次閱讀
    Xilinx_<b class='flag-5'>Vivado</b>_SDK的<b class='flag-5'>安裝</b>教程

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?237次閱讀
    U50的AMD <b class='flag-5'>Vivado</b> Design Tool flow設(shè)置

    Efinity軟件安裝-v5

    DEFAULT_EFINITY_PATH=C:\Efinity\2022.2。修改成自己的Efinity軟件安裝路徑即可。stpe4:安裝下載器驅(qū)動(dòng)。注意該步驟要插入下載器才可以檢測(cè)
    的頭像 發(fā)表于 11-01 11:06 ?326次閱讀

    Xilinx Vivado SDK 2019.1安裝教程

    下載這個(gè)最大的、支持所有的 OS 如 Windows/Linux 的安裝包。
    的頭像 發(fā)表于 10-29 09:47 ?954次閱讀
    Xilinx <b class='flag-5'>Vivado</b> SDK 2019.1<b class='flag-5'>安裝</b>教程

    一個(gè)更適合工程師和研究僧的FPGA提升課程

    系統(tǒng)軟件設(shè)計(jì); ● 嵌入式系統(tǒng)設(shè)計(jì); ● Zynq SoC 系統(tǒng)架構(gòu); ● 基于Vitis進(jìn)行嵌入軟件開發(fā)移植; Versal ACAP設(shè)計(jì)課程 03 ● 設(shè)計(jì)Versal ACAP
    發(fā)表于 06-05 10:09

    淺談Pango_Design_Suite工具的安裝

    的“PDS_2022.2-SP1-Lite.zip”文件進(jìn)行解壓,雙擊目錄下的“Setup.exe”文檔,啟動(dòng)安裝程序。 跟其它軟件一樣的,點(diǎn)擊“Next”,然后選擇安裝本工具存儲(chǔ)的路
    發(fā)表于 05-30 00:43

    AMD Vitis?設(shè)計(jì)工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設(shè)計(jì)工具是 Vitis 設(shè)計(jì)工具變化較大的一個(gè)版本,設(shè)計(jì)流程和界面都發(fā)生了變化。
    的頭像 發(fā)表于 05-29 09:50 ?626次閱讀
    AMD <b class='flag-5'>Vitis</b>?設(shè)計(jì)工具中的Libraries新功能介紹

    在不重新安裝Vivado的情況下,是否能夠安裝線纜驅(qū)動(dòng)器?

    如果 Xilinx USB/Digilent 線纜驅(qū)動(dòng)器在安裝 Vivado 設(shè)計(jì)套件時(shí)還沒有安裝,或者 Xilinx USB/Digilent 線纜驅(qū)動(dòng)器被禁用,在不全面重新安裝
    的頭像 發(fā)表于 05-16 11:21 ?699次閱讀

    在Windows 10上創(chuàng)建并運(yùn)行AMD Vitis?視覺庫示例

    本篇文章將演示創(chuàng)建一個(gè)使用 AMD Vitis? 視覺庫的 Vitis HLS 組件的全過程。此處使用的是 Vitis Unified IDE。如果您使用的是舊版 AMD Vitis
    的頭像 發(fā)表于 05-08 14:02 ?824次閱讀
    在Windows 10上創(chuàng)建并運(yùn)行AMD <b class='flag-5'>Vitis</b>?視覺庫示例

    AMD Vitis? Embedded嵌入式軟件開發(fā)套件的功能和特性概述

    Vitis Embedded 是一款獨(dú)立的嵌入式軟件開發(fā)套件,主要用于為 AMD 自適應(yīng) SoC 和 FPGA 中的 AMD 嵌入式處理子系統(tǒng)(基于 ARM 的子系統(tǒng)和 AMD MicroBlaze)開發(fā)并編譯 C/C++ 軟件
    的頭像 發(fā)表于 04-08 10:50 ?961次閱讀
    AMD <b class='flag-5'>Vitis</b>? Embedded嵌入式<b class='flag-5'>軟件</b>開發(fā)套件的功能和特性概述

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    2023.2的classic Vitis IDE工程的方法是編譯好vivado工程后重新導(dǎo)出硬件.xsa 基于導(dǎo)出的硬件重新生成平臺(tái)工程和應(yīng)用工程。 工程編譯好后單擊Vitis菜單下的Export
    發(fā)表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    AMD官網(wǎng)下載全系統(tǒng)安裝包,或下載網(wǎng)頁版安裝包,安裝vitis全套組件。打開vivado建一個(gè)測(cè)試工程編譯好后,在tcl命令輸入框子輸入命
    發(fā)表于 03-24 16:15