0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字全流程方案應(yīng)對(duì)先進(jìn)工藝設(shè)計(jì)“攔路虎”

半導(dǎo)體芯科技SiSC ? 來(lái)源: 半導(dǎo)體芯科技SiSC ? 作者: 半導(dǎo)體芯科技Si ? 2022-09-29 16:49 ? 次閱讀

來(lái)源:Cadence

半導(dǎo)體行業(yè)正在經(jīng)歷一場(chǎng)復(fù)興,人工智能、5G、自動(dòng)駕駛、超大規(guī)模計(jì)算和工業(yè)物聯(lián)網(wǎng)等市場(chǎng)的強(qiáng)勁增長(zhǎng),需要芯片具備更強(qiáng)的算力、更多的功能、更快的數(shù)據(jù)傳輸速度,且更加智能,這一趨勢(shì)永無(wú)止境。但面對(duì)當(dāng)前動(dòng)輒數(shù)百億顆晶體管的芯片規(guī)模,設(shè)計(jì)芯片面臨的挑戰(zhàn)正變得更加巨大且不可預(yù)測(cè)。其中,又以電源完整性(Power Integrity, PI)和信號(hào)完整性(Signal Integrity, SI)最具代表性。

日前,專(zhuān)注于人工智能領(lǐng)域云端算力的燧原科技(Enflame)就宣布采納Cadence Tempus電源完整性解決方案,用于開(kāi)發(fā)面向數(shù)據(jù)中心的先進(jìn)節(jié)點(diǎn)人工智能(AI)芯片。公開(kāi)數(shù)據(jù)顯示,Tempus電源完整性解決方案助力燧原科技在不影響簽核質(zhì)量的前提下降低IR壓降的設(shè)計(jì)裕度,對(duì)比傳統(tǒng)基于矢量的IR感知靜態(tài)時(shí)序分析(STA),敏感器件傳播路徑分析覆蓋率提高40%。

Tempus(圖片:Cadence)

IR壓降引發(fā)的“雪崩效應(yīng)”

“先進(jìn)節(jié)點(diǎn)環(huán)境下,IR壓降對(duì)時(shí)序分析有很大影響?!膘菰萍夹酒呒?jí)總監(jiān)柴菁表示,為了確保AI芯片設(shè)計(jì)達(dá)到最高的可靠性,設(shè)計(jì)人員不但需要精確的進(jìn)行IR壓降分析,還需要設(shè)計(jì)工具能夠自動(dòng)檢測(cè)并修復(fù)IR壓降問(wèn)題,實(shí)現(xiàn)更快的開(kāi)發(fā)時(shí)間和PPA獲益,避免流片前的失效。

IR壓降分析是一項(xiàng)關(guān)鍵的簽核技術(shù),這是毋庸置疑的。但有意思的是,在傳統(tǒng)的設(shè)計(jì)流程或是成熟工藝?yán)铮?a target="_blank">供電完整性問(wèn)題其實(shí)并沒(méi)有得到如此之高的重視。通常情況下,設(shè)計(jì)人員會(huì)在整個(gè)設(shè)計(jì)流程的收尾階段進(jìn)行供電完整性驗(yàn)證,如果出現(xiàn)了較大的IR壓降問(wèn)題再著手進(jìn)行修復(fù)。

但在先進(jìn)節(jié)點(diǎn)和日趨復(fù)雜的芯片架構(gòu)環(huán)境下,一方面,如果布線的供電電壓出現(xiàn)明顯降低,將導(dǎo)致與之相連的邏輯單元性能下降,并由此引發(fā)“雪崩效應(yīng)”,導(dǎo)致整個(gè)模塊性能下降。另一方面,由于熱密度在逐漸變大,導(dǎo)致局部IR壓降的不確定性也在變大,如果仍然在流程末尾才進(jìn)行供電完整性分析,出現(xiàn)芯片設(shè)計(jì)無(wú)法修復(fù)的現(xiàn)象將成為大概率事件。

除此之外,面對(duì)一些針對(duì)高性能項(xiàng)目,設(shè)計(jì)師還要關(guān)注局部關(guān)鍵路徑的時(shí)序狀況,這和傳統(tǒng)時(shí)序分析中的全局時(shí)序分析又有所不同。因?yàn)榧幢銓⒄w供電電壓降低10%(相比之下,IR壓降通常以5%為臨界點(diǎn)),也很難尋找出那些因IR壓降問(wèn)題而讓時(shí)序變得敏感的路徑,而這些恰恰是影響一顆高性能芯片能否達(dá)到設(shè)計(jì)目標(biāo)的關(guān)鍵所在。

如果再具體到數(shù)字設(shè)計(jì)和簽核工具上,以Cadence為例,針對(duì)信號(hào)完整性問(wèn)題,Cadence推出了Tempus時(shí)序分析工具;針對(duì)供電完整性問(wèn)題,Voltus功耗分析工具可以勝任。在先進(jìn)工藝設(shè)計(jì)中,兩個(gè)分析工具之間的反復(fù)切換看似沒(méi)有什么問(wèn)題,但實(shí)際上,由于兩者是分別進(jìn)行計(jì)算和修復(fù),常常會(huì)導(dǎo)致出現(xiàn)“按下葫蘆起了瓢”的現(xiàn)象,很難同時(shí)兼顧時(shí)序和供電問(wèn)題,導(dǎo)致反復(fù)修改,浪費(fèi)時(shí)間。

雙引擎找到電壓降的最優(yōu)路徑

于是,在2019年11月,Cadence發(fā)布了Tempus電源完整性解決方案,這是業(yè)界率先推出的靜態(tài)時(shí)序/信號(hào)完整性和電源完整性分析工具,幫助工程師在7nm及更小節(jié)點(diǎn)創(chuàng)建可靠設(shè)計(jì)。

Tempus電源完整性解決方案集成了業(yè)界廣泛使用的Cadence Tempus時(shí)序簽核解決方案與Voltus IC電源完整性解決方案,為簽核流程提供了實(shí)時(shí)電壓降協(xié)同仿真。使用這款工具,用戶可以在不犧牲簽核質(zhì)量的前提下大幅降低IR壓降設(shè)計(jì)余量,優(yōu)化功耗和面積,減少工程量并加快設(shè)計(jì)收斂。早期使用案例表明,Tempus電源完整性解決方案可以正確識(shí)別IR壓降錯(cuò)誤,在流片前預(yù)防出現(xiàn)硅片故障,并將硅片最大頻率提高10%。

該工具的其他主要優(yōu)勢(shì)還包括:

降低IR壓降設(shè)計(jì)余量,優(yōu)化功耗和面積;

用專(zhuān)有的無(wú)激勵(lì)算法識(shí)別電壓敏感路徑:將靈敏度分析與通過(guò)機(jī)器學(xué)習(xí)(ML)技術(shù)開(kāi)發(fā)的專(zhuān)有算法相結(jié)合,有效識(shí)別最有可能受到IR壓降影響的關(guān)鍵路徑。Tempus電源完整性解決方案可以高效提高IR壓降分析覆蓋范圍,無(wú)需額外且耗時(shí)的外部激勵(lì)輸入;

智能激勵(lì)生成和IR壓降時(shí)序影響的直接計(jì)算減少了對(duì)更大安全余量的需求,從而優(yōu)化功耗和面積;

全面的簽核覆蓋:自動(dòng)創(chuàng)建激勵(lì)以實(shí)現(xiàn)完全覆蓋,同時(shí)搜索電壓敏感路徑上的潛在故障,從而提高簽核IR壓降分析的可靠性;

查找并修復(fù)潛在的IR壓降故障:電壓敏感高風(fēng)險(xiǎn)故障場(chǎng)景的預(yù)知性能夠幫助設(shè)計(jì)人員在設(shè)計(jì)早期發(fā)現(xiàn)潛在問(wèn)題并自動(dòng)修復(fù)。

在隨后的2020年3月,Cadence又發(fā)布已經(jīng)過(guò)數(shù)百次先進(jìn)工藝節(jié)點(diǎn)成功流片驗(yàn)證的新版Cadence數(shù)字全流程,支持機(jī)器學(xué)習(xí)(ML)功能的統(tǒng)一布局布線和物理優(yōu)化引擎等多項(xiàng)業(yè)界首創(chuàng)技術(shù),吞吐量最高提升3倍,PPA最高提升20%。細(xì)化到優(yōu)化簽核收斂方面,數(shù)字全流程采用統(tǒng)一的設(shè)計(jì)實(shí)現(xiàn),時(shí)序簽核及電壓降簽核引擎,通過(guò)所有物理,時(shí)序和可靠性目標(biāo)設(shè)計(jì)的同時(shí)收斂來(lái)增強(qiáng)簽核性能,幫助用戶降低設(shè)計(jì)裕度,減少迭代。

而為了更好的推進(jìn)RTL-to-GDS全流程自動(dòng)優(yōu)化,提高整個(gè)設(shè)計(jì)團(tuán)隊(duì)的工作效率,尤其是解決初學(xué)者在設(shè)計(jì)工作中遇到的巨大挑戰(zhàn)。2021年7月,Cadence在自身廣泛數(shù)字解決方案中增加了首款基于機(jī)器學(xué)習(xí)的設(shè)計(jì)工具Cerebrus,與Genus Synthesis Solution綜合解決方案、Innovus Implementation System設(shè)計(jì)實(shí)現(xiàn)系統(tǒng)、Tempus Timing Signoff Solution時(shí)序簽核解決方案中的數(shù)十步流程實(shí)現(xiàn)無(wú)縫對(duì)接,實(shí)現(xiàn)了更快的流程優(yōu)化。

結(jié)語(yǔ):

選擇7nm及以下的先進(jìn)設(shè)計(jì),都是為了最求更高的頻率、更低的功耗或更小的面積。為了在不超出功耗限制或妥協(xié)電源完整性的前提下達(dá)到高頻率需求,電氣和物理簽核收斂必須足夠精確。

因此,在過(guò)去幾年里,從Genus綜合解決方案提供的RTL綜合平臺(tái),到面向先進(jìn)節(jié)點(diǎn)設(shè)計(jì)的Innovus設(shè)計(jì)實(shí)現(xiàn)平臺(tái),再到流程下游的電氣簽核技術(shù)(包括Tempus時(shí)序簽核解決方案的靜態(tài)時(shí)序分析功能、面向電源及IR壓降簽核的Voltus IC定制化電源完整性解決方案)和Pegasus驗(yàn)證系統(tǒng),Cadence對(duì)由設(shè)計(jì)實(shí)現(xiàn)和簽核技術(shù)組成的數(shù)字全流程進(jìn)行了全面的重新開(kāi)發(fā),以應(yīng)對(duì)先進(jìn)節(jié)點(diǎn)設(shè)計(jì)帶來(lái)的挑戰(zhàn)。目前,Cadence數(shù)字全流程在所有先進(jìn)FinFET節(jié)點(diǎn)被廣泛采納,7nm及以下節(jié)點(diǎn)已成功流片200+。

關(guān)于Cadence:

Cadence在計(jì)算軟件領(lǐng)域擁有超過(guò)30年的專(zhuān)業(yè)經(jīng)驗(yàn),是電子系統(tǒng)設(shè)計(jì)產(chǎn)業(yè)的關(guān)鍵領(lǐng)導(dǎo)者?;?a target="_blank">公司的智能系統(tǒng)設(shè)計(jì)戰(zhàn)略,Cadence致力于提供軟件、硬件和IP產(chǎn)品,助力電子設(shè)計(jì)概念成為現(xiàn)實(shí)。Cadence的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計(jì)算、5G通訊、汽車(chē)、移動(dòng)、航空、消費(fèi)電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場(chǎng)交付從芯片、電路板到完整系統(tǒng)的卓越產(chǎn)品。Cadence已連續(xù)八年名列美國(guó)財(cái)富雜志評(píng)選的100家最適合工作的公司。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27367

    瀏覽量

    218822
  • IR壓降
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    7491
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    1887

    瀏覽量

    35028
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    MOSFET晶體管的工藝制造流程

    本文通過(guò)圖文并茂的方式生動(dòng)展示了MOSFET晶體管的工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴(kuò)散、薄膜、離子注入、化學(xué)機(jī)械研
    的頭像 發(fā)表于 11-24 09:13 ?1081次閱讀
    MOSFET晶體管的<b class='flag-5'>工藝</b>制造<b class='flag-5'>流程</b>

    中科曙光打造流程、鏈條綠色低碳產(chǎn)品和解決方案

    在全球氣候變局之下,節(jié)能降碳成為社會(huì)共識(shí)。中科曙光作為核心信息基礎(chǔ)設(shè)施領(lǐng)軍企業(yè),依托先進(jìn)技術(shù),以最優(yōu)解思維,打造流程、鏈條綠色低碳產(chǎn)品和解決方案
    的頭像 發(fā)表于 11-05 10:43 ?409次閱讀

    康謀分享 | 數(shù)據(jù)隱私和匿名化:PIPL與GDPR下,如何確保數(shù)據(jù)合規(guī)?(二)

    自動(dòng)駕駛技術(shù)飛速發(fā)展,但數(shù)據(jù)隱私安全成攔路虎?別擔(dān)心,本文帶您深入剖析PIPL與GDPR在數(shù)據(jù)處理行為及基礎(chǔ)合法性方面的異同之處,幫助您準(zhǔn)確把握法規(guī)要求,從而利用匿名化處理工具有效應(yīng)對(duì)跨境數(shù)據(jù)傳輸?shù)忍魬?zhàn)!
    的頭像 發(fā)表于 10-30 09:30 ?1084次閱讀
    康謀分享 | 數(shù)據(jù)隱私和匿名化:PIPL與GDPR下,如何確保數(shù)據(jù)合規(guī)?(二)

    【「數(shù)字IC設(shè)計(jì)入門(mén)」閱讀體驗(yàn)】+ 數(shù)字IC設(shè)計(jì)流程

    :將芯片設(shè)計(jì)結(jié)果交出去進(jìn)行生產(chǎn)制造。 上述這些只是芯片設(shè)計(jì)過(guò)程中的主要節(jié)點(diǎn),細(xì)節(jié)還有很多,如果驗(yàn)證測(cè)試中不通過(guò),就需要從數(shù)字前端設(shè)計(jì)開(kāi)始找原因,之后再經(jīng)歷一次流程測(cè)試,可見(jiàn)IC設(shè)計(jì)流程
    發(fā)表于 09-25 15:51

    PCBA加工流程解析:電子制造的關(guān)鍵環(huán)節(jié)

    成成品產(chǎn)品的重要任務(wù)。本文將詳細(xì)介紹PCBA加工的流程,從設(shè)計(jì)到成品,逐步解析每個(gè)環(huán)節(jié)的工藝和關(guān)鍵步驟。 PCBA加工電子制造的關(guān)鍵環(huán)節(jié)流程
    的頭像 發(fā)表于 09-18 09:51 ?627次閱讀

    TAS3251工藝流程

    電子發(fā)燒友網(wǎng)站提供《TAS3251工藝流程.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 10:21 ?0次下載
    TAS3251<b class='flag-5'>工藝流程</b>

    PCB與PCBA工藝復(fù)雜度的量化評(píng)估與應(yīng)對(duì)措施

    一站式PCBA智造廠家今天為大家講講PCBA工藝復(fù)雜嗎?PCBA工藝的復(fù)雜性應(yīng)對(duì)PCBA工藝復(fù)雜性的措施。在電子制造領(lǐng)域,PCBA工藝是至關(guān)
    的頭像 發(fā)表于 09-13 09:21 ?413次閱讀

    簡(jiǎn)述連接器的工藝流程

    連接器的工藝流程是一個(gè)復(fù)雜而精細(xì)的過(guò)程,涉及多個(gè)環(huán)節(jié),包括材料準(zhǔn)備、成型、加工、電鍍、注塑、組裝、測(cè)試以及包裝等。以下是對(duì)連接器工藝流程的詳細(xì)解析,旨在全面覆蓋各個(gè)關(guān)鍵步驟。
    的頭像 發(fā)表于 09-02 11:00 ?1699次閱讀

    捷豹路加大投資應(yīng)對(duì)電動(dòng)汽車(chē)轉(zhuǎn)型放緩

    據(jù)彭博社8月1日?qǐng)?bào)道,豪華SUV制造商捷豹路(Jaguar Land Rover)正計(jì)劃投入高達(dá)30億英鎊(約合278.43億元人民幣)的資金進(jìn)行戰(zhàn)略調(diào)整,以應(yīng)對(duì)全球電動(dòng)汽車(chē)轉(zhuǎn)型速度放緩的現(xiàn)狀。這一舉措不僅顯示了捷豹路對(duì)市場(chǎng)
    的頭像 發(fā)表于 08-02 15:42 ?1075次閱讀

    7月11日云技術(shù)研討會(huì) | 車(chē)載信息安全流程實(shí)施方案

    7月11日,經(jīng)緯恒潤(rùn)《車(chē)載信息安全流程實(shí)施方案》云技術(shù)研討會(huì),與您相聚云端,不見(jiàn)不散!
    的頭像 發(fā)表于 07-04 15:20 ?282次閱讀
    7月11日云技術(shù)研討會(huì) | 車(chē)載信息安全<b class='flag-5'>全</b><b class='flag-5'>流程</b>實(shí)施<b class='flag-5'>方案</b>

    芯華章為產(chǎn)業(yè)提供覆蓋RISC-V流程的驗(yàn)證方案

    、香港城市大學(xué)、鵬城實(shí)驗(yàn)室等30余家企業(yè)和科研院所,一同擔(dān)任先進(jìn)開(kāi)放計(jì)算專(zhuān)業(yè)委員會(huì)首批理事單位,為產(chǎn)業(yè)提供覆蓋RISC-V流程的驗(yàn)證方案。
    的頭像 發(fā)表于 06-20 09:39 ?479次閱讀

    異種材料焊接的八大“攔路虎”,你了解多少?

    異種材料焊接是指兩種或兩種以上的不同材料(指化學(xué)成分、金相組織及性能等不同)在一定工藝條件下進(jìn)行焊接加工的過(guò)程。在異種材料的焊接中,最常見(jiàn)的是異種鋼焊接,其次是異種有色金屬焊接和鋼與有色金屬的焊接
    的頭像 發(fā)表于 06-17 09:58 ?636次閱讀
    異種材料焊接的八大“<b class='flag-5'>攔路虎</b>”,你了解多少?

    新思科技面向臺(tái)積公司先進(jìn)工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計(jì)流程能夠針對(duì)臺(tái)積公司N3/N3P和N2工藝,助力實(shí)現(xiàn)芯片設(shè)計(jì)成功,并加速模擬設(shè)計(jì)遷移。 新思科技物理驗(yàn)證解決方案已獲得臺(tái)積公司N3P和N2
    發(fā)表于 05-11 11:03 ?438次閱讀
    新思科技面向臺(tái)積公司<b class='flag-5'>先進(jìn)</b><b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    一文解析DARM工藝流程

    DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)的工藝流程包括多個(gè)關(guān)鍵步驟。
    發(fā)表于 04-05 04:50 ?5388次閱讀
    一文解析DARM<b class='flag-5'>工藝流程</b>

    文生視頻,硬件成本是最大攔路虎

    ? 電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))自文本與圖片類(lèi)的AIGC爆火以來(lái),幾乎所有互聯(lián)網(wǎng)公司和應(yīng)用開(kāi)發(fā)商都在跟進(jìn)。然而近期隨著Sora的爆火,決定開(kāi)發(fā)同類(lèi)應(yīng)用的廠商卻少之又少,這就不得不談到硬件成本的問(wèn)題,畢竟一個(gè)能夠?qū)崿F(xiàn)文生視頻的應(yīng)用,服務(wù)器成本要遠(yuǎn)遠(yuǎn)高于GPT類(lèi)應(yīng)用。 ? 從文生視頻模型的配置談?dòng)布杀?? 對(duì)于目前市面上的一些文生視頻模型而言,其配置往往決定了體驗(yàn)的好壞。就拿Runway的Gen-2模型來(lái)說(shuō),其最大的特點(diǎn)在于可以生成4K級(jí)別
    的頭像 發(fā)表于 02-26 09:13 ?3758次閱讀