0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速收發(fā)器的走線特性阻抗設(shè)計(jì)

FPGA之家 ? 來源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2022-08-24 09:08 ? 次閱讀

引言:傳輸介質(zhì)的選擇,無論是PCB材料還是電纜類型,都會(huì)對(duì)系統(tǒng)性能產(chǎn)生很大的影響。盡管任何傳輸介質(zhì)在GHz頻率都是有損的,但本章提供了一些管理信號(hào)衰減的指南,以便為給定的應(yīng)用獲得最佳性能。

1.信號(hào)實(shí)際頻率

信號(hào)邊緣包含稱為諧波的頻率分量。每個(gè)諧波都是信號(hào)頻率的倍數(shù),其有效最高頻率可以由式1表示:

6dabbe52-2341-11ed-ba43-dac502259ad0.png?????????????????????????????????????? (式1)

其中,f單位為GHz,6dbe6f2a-2341-11ed-ba43-dac502259ad0.png為信號(hào)上升時(shí)間6dcbf62c-2341-11ed-ba43-dac502259ad0.png或下降時(shí)間6ddf43f8-2341-11ed-ba43-dac502259ad0.png中的較小者。通常高速或者低速信號(hào)的劃分,可以參照式1。即高速信號(hào)不一定都是頻率很高的信號(hào),主要和信號(hào)中包含的有效最高頻率有關(guān)。

由于PCB中的介電損耗與頻率有關(guān),因此必須確定所關(guān)注的帶寬以找到PCB的總損耗。頻率必須從工作頻率開始,并延伸至等式1中的頻率。例如,具有10ps上升時(shí)間的10Gb/s信號(hào)具有10Ghz到35Ghz的帶寬。

2.介質(zhì)損耗

電介質(zhì)中損耗的信號(hào)能量是材料特性的函數(shù)。用來描述材料的一些參數(shù)包括相對(duì)介電常數(shù)6df48f42-2341-11ed-ba43-dac502259ad0.png(也稱為介電常數(shù))和損耗角正切。集膚效應(yīng)也是在GHz范圍內(nèi)能量損失的一個(gè)因素。

6e02b5ea-2341-11ed-ba43-dac502259ad0.png

圖1、不同材料的損耗曲線

2.1 相對(duì)介電常數(shù)

相對(duì)介電常數(shù)是測(cè)量介質(zhì)對(duì)導(dǎo)體電容的影響。相對(duì)介電常數(shù)越高,信號(hào)在PCB走線傳播的速度越慢,給定走線幾何結(jié)構(gòu)的阻抗越低。低常數(shù)6df48f42-2341-11ed-ba43-dac502259ad0.png幾乎總是首選。

相對(duì)介電常數(shù)

盡管在所有材料中,相對(duì)介電常數(shù)隨頻率變化,但FR4的εr隨頻率變化很大。由于εr直接影響阻抗,F(xiàn)R4走線阻抗值隨頻率的增加而擴(kuò)展。雖然在1.125 Gb/s的速度下,這個(gè)擴(kuò)展可能不重要,但在10Gb/s的速度下,它可能是一個(gè)問題。

損耗角正切

損耗角正切是一種測(cè)量電介質(zhì)沿傳輸線傳播時(shí),有多少電磁能量損失到電介質(zhì)上的方法。較低的損耗角正切允許更多的能量以較少的信號(hào)衰減到達(dá)目的地。

隨著頻率的增加,能量損失的幅度也隨之增加,導(dǎo)致信號(hào)邊緣的最高頻率諧波受到最大的衰減。這表現(xiàn)為上升和下降時(shí)間的下降。

集膚效應(yīng)和電阻損耗

集膚效應(yīng)是電流優(yōu)先在導(dǎo)體外表面附近流動(dòng)的趨勢(shì)。這主要是由于高頻信號(hào)中的磁場(chǎng)推動(dòng)電流沿垂直方向流向?qū)w的周長(zhǎng)。 隨著表面附近電流密度的增加,電流流過的有效橫截面積減小。由于導(dǎo)體的有效橫截面積現(xiàn)在變小,所以電阻增大。因?yàn)檫@種趨膚效應(yīng)隨著頻率的增加而更加明顯,電阻損耗隨著信號(hào)速率的增加而增加。 電阻損耗對(duì)信號(hào)的影響與損耗角正切相似。由于高次諧波的振幅減小,上升和下降時(shí)間增加,最高頻率的諧波受到的影響最大。在10Gb/s信號(hào)的情況下,使用FR4時(shí),即使基頻也會(huì)有一定程度的衰減。 例如,在1 MHz下8 mil寬的走線的電阻約為0.06Ω/英寸,而在10Gb/s下相同的走線的電阻略高于1Ω/英寸。給定一個(gè)10英寸的走線和1.6V的電壓擺幅,160mV的電壓降是由基頻的電阻損耗引起的,不包括諧波和介電損耗中的損耗。

6e4abb4c-2341-11ed-ba43-dac502259ad0.png

圖2、介電常數(shù)、板材及應(yīng)用頻率范圍 選擇基底材料

材料選擇的目標(biāo)是優(yōu)化特定應(yīng)用的性能和成本。

6e68a6ac-2341-11ed-ba43-dac502259ad0.png

圖3、PCB原材料 FR4是最常見的PCB基板材料,通過仔細(xì)的系統(tǒng)設(shè)計(jì)提供了良好的性能。對(duì)于較長(zhǎng)的走線長(zhǎng)度或高信號(hào)速率,必須使用具有較低介電損耗的更昂貴的襯底材料。

基板,例如,Nelco,具有較低的介電損耗,并且在GHz范圍內(nèi)表現(xiàn)出顯著較少的衰減,因此增加了PCB的最大帶寬。在3.125Gb/s時(shí),與FR4相比,Nelco的優(yōu)點(diǎn)是增加了電壓擺幅裕度和更長(zhǎng)的Z走線長(zhǎng)度。在10Gb/s的速度下,除非高速走線保持很短,否則像Nelco這樣的低損耗電介質(zhì)是必要的。

基板材料的選擇取決于高速走線的總長(zhǎng)度和信號(hào)速率。 假設(shè)分析可以在HSPICE模擬中進(jìn)行,以評(píng)估各種基底材料。通過改變PCB基板材料的介電常數(shù)、損耗角正切等參數(shù)。對(duì)眼圖質(zhì)量的影響可以仿真,以證明使用更高成本的材料是合理的。還可以探討銅板厚度等其他參數(shù)的影響。

3.走線

3.1 走線幾何

對(duì)于任何走線,其特性阻抗取決于其層疊幾何結(jié)構(gòu)以及走線幾何結(jié)構(gòu)。在差分走線的情況下,緊耦合對(duì)之間的電感和電容耦合也決定了走線的特性阻抗。

走線的阻抗由其與附近導(dǎo)體的電感和電容耦合決定。例如,這些導(dǎo)體可以是平面、過孔、焊盤、連接器和其他走線,包括差分對(duì)中的其他緊密耦合走線?;逄匦?、導(dǎo)體特性、磁鏈面積和到附近導(dǎo)體的距離決定了耦合量,從而決定了對(duì)最終阻抗的貢獻(xiàn)。 二維場(chǎng)解算器是解決這些復(fù)雜相互作用的必要工具,有助于計(jì)算走線的最終阻抗。它們也是驗(yàn)證現(xiàn)有走線幾何圖形的有用工具。 更寬的走線為電流流動(dòng)創(chuàng)造了更大的橫截面積,并減少了高速接口中的電阻損耗。使用空間限制允許的最寬走線。因?yàn)樽呔€寬度公差是用絕對(duì)值表示的,所以較寬的走線也會(huì)使制造走線的百分比變化最小化,從而使沿傳輸線長(zhǎng)度的阻抗控制更加嚴(yán)格。 有時(shí),帶狀線優(yōu)于微帶線,因?yàn)樽呔€兩側(cè)的基準(zhǔn)面提供輻射屏蔽。微帶線只在一側(cè)(通過基準(zhǔn)面)被屏蔽,因?yàn)樗鼈冞\(yùn)行在最頂層或最底層,而另一側(cè)暴露在環(huán)境中。

為獲得最佳結(jié)果,建議使用2D或3D場(chǎng)解算器進(jìn)行驗(yàn)證。

3.2 高速收發(fā)器的走線特性阻抗設(shè)計(jì)

因?yàn)槭瞻l(fā)器使用差分信號(hào),所以最有用的走線配置是差分邊緣耦合帶狀線和差分微帶。雖然有些背板使用差分寬帶耦合帶線配置,但不建議將其用于10Gb/s操作,因?yàn)镻和N過孔是不對(duì)稱的,并引入共模非理想性。

除少數(shù)例外,50Ω特性阻抗(Z0)用于通道中的傳輸線。通常,當(dāng)寬度/間距(W/S)比大于0.4(8 mil寬的記錄道,間隔20 mil)時(shí),P和N信號(hào)之間的耦合會(huì)影響走線阻抗。在這種情況下,差分走線必須設(shè)計(jì)為奇數(shù)模阻抗(Z0O)為50Ω,導(dǎo)致差分阻抗(ZDIFF)為100Ω,因?yàn)閆DIFF=2 x Z0O。

同樣的W/S比也必須小于0.8,否則,對(duì)于50Ω的Z0O,走線之間的強(qiáng)耦合需要更窄、更損耗的走線。為了澄清,當(dāng)Z0O為50Ω時(shí),需要60Ω或以下的偶數(shù)模阻抗(Z0E)。 圖4至圖7顯示了差分結(jié)構(gòu)的橫截面示例。

6e861af2-2341-11ed-ba43-dac502259ad0.png

圖4、差分邊緣耦合中心帶狀線

6e9a22ea-2341-11ed-ba43-dac502259ad0.png

圖5、差分邊耦合偏移帶狀線

6ea98bb8-2341-11ed-ba43-dac502259ad0.png

圖6、中心寬邊耦合帶狀線

6ebbdf7a-2341-11ed-ba43-dac502259ad0.png

圖7、差分微帶

一個(gè)好的印刷電路板制造商了解控制阻抗,并允許對(duì)線寬進(jìn)行微調(diào),以產(chǎn)生50Ω的Z0O。PCB制造商還提供特定PCB布局所需的參數(shù)。一些參數(shù)可以根據(jù)示例中概述的準(zhǔn)則進(jìn)行計(jì)算或仿真。盡管Z0O上±10%的公差是典型的,并且可以提供足夠的性能,但是更緊公差的額外成本會(huì)導(dǎo)致更好的信道性能。

3.3走線布線

高速串行差分走線應(yīng)以最高優(yōu)先級(jí)布線,以確保對(duì)這些關(guān)鍵走線提供最佳路徑。這減少了對(duì)彎曲和通孔的需要,并將阻抗轉(zhuǎn)換的可能性降至最低。走線必須保持筆直、簡(jiǎn)短,并盡可能減少層疊變化。過孔的影響在后續(xù)的微分過孔中討論。 高速走線的布線必須避免靠近其他走線或其他潛在噪聲源。相鄰信號(hào)平面上的走線應(yīng)垂直運(yùn)行,以盡量減少串?dāng)_。 盡可能使用帶狀線,以及最上面和最下面的帶狀線層,以盡量減少通孔短線。規(guī)劃層疊時(shí),這些層必須盡可能靠近頂層和底層可能。設(shè)計(jì)限制可能需要用于BGA出口路徑或從通孔到連接器傳輸或SMT焊盤的微帶線。在這種情況下,微帶線必須盡可能短。

建議使用斜接45度彎頭(與90度彎頭相反)。在90度彎曲處,走線的有效寬度發(fā)生變化,由于附加導(dǎo)體區(qū)域與基準(zhǔn)面的電容耦合,導(dǎo)致阻抗不連續(xù)。差分對(duì)的兩條走線必須長(zhǎng)度匹配以消除偏差。歪斜在共模中產(chǎn)生不匹配,并因此降低差分電壓擺幅。

3.4 平面分割

地平面應(yīng)作為信號(hào)的參考平面,而不是噪聲較大的電源平面。每個(gè)參考平面在走線長(zhǎng)度上應(yīng)該是連續(xù)的,因?yàn)樵谄矫娣指钌喜季€會(huì)產(chǎn)生阻抗不連續(xù)性。在這種情況下,走線的阻抗會(huì)發(fā)生變化,因?yàn)槠渑c基準(zhǔn)面的耦合在平面分割處發(fā)生突變。

6ed13ad2-2341-11ed-ba43-dac502259ad0.png

圖8、PCB走線跨分割平面

3.5 回流

在平面分割上布線也會(huì)產(chǎn)生回流問題。由于介電損耗中提到的集膚效應(yīng),高速信號(hào)在走線表面附近傳輸。同時(shí),回流也在緊耦合參考面的表面附近流動(dòng)。 由于緊密耦合,回流有向原始信號(hào)傳輸走線靠近的趨勢(shì)。在平面分割時(shí),回流不能再沿著與走線平行的同一路徑,而是必須找到另一條路徑。

平面分割會(huì)導(dǎo)致次優(yōu)的電流返回路徑,并增加電流回路面積,從而增加平面分割出走線的電感,從而改變走線的阻抗。

3.6 有損傳輸線

由于各種電路仿真器使用不同的建模實(shí)現(xiàn)(頻域和時(shí)域技術(shù)),因此檢查模型是否準(zhǔn)確反映實(shí)際損耗非常重要。一種方法是將模型與已知的已發(fā)布配置進(jìn)行比較。

4.電纜

6f04107e-2341-11ed-ba43-dac502259ad0.png

圖9、常見高速連接器

由于沿電纜長(zhǎng)度方向?qū)w和電介質(zhì)的物理尺寸恒定,電纜是受控阻抗傳輸線。最高質(zhì)量的電纜在這些尺寸上幾乎沒有變化,并且在高頻下具有低損耗的寬帶寬。

4.1 連接器

連接到電纜的連接器應(yīng)具有低寄生電感、低寄生電容和低串?dāng)_,以實(shí)現(xiàn)高帶寬操作。

4.2 導(dǎo)線間偏移

選擇電纜時(shí),請(qǐng)查看電纜中導(dǎo)線之間的傾斜規(guī)格。如果導(dǎo)線長(zhǎng)度不匹配,則共模中會(huì)出現(xiàn)偏移,并直接降低眼圖高度。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4324

    文章

    23155

    瀏覽量

    399136
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3449

    瀏覽量

    106159
  • 帶寬
    +關(guān)注

    關(guān)注

    3

    文章

    949

    瀏覽量

    41014

原文標(biāo)題:Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)(四)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    傳輸特性阻抗

    傳輸特性阻抗傳輸的基本特性特性阻抗和信號(hào)的傳輸延遲,在這里,我們主要討論特性阻抗。傳輸
    發(fā)表于 09-28 14:46 ?5678次閱讀
    傳輸<b class='flag-5'>線</b><b class='flag-5'>特性阻抗</b>

    CAN網(wǎng)絡(luò)的特性阻抗及終端阻抗

    首先CAN網(wǎng)絡(luò)里用到傳輸,線材的特性阻抗為120歐姆。關(guān)于這跟線下面的問題來討論,另外要說明的是在CAN網(wǎng)絡(luò)里的設(shè)備,即CAN收發(fā)器,這種器件的輸出阻抗很低,輸入
    發(fā)表于 04-27 10:24 ?5396次閱讀
    CAN網(wǎng)絡(luò)的<b class='flag-5'>特性阻抗</b>及終端<b class='flag-5'>阻抗</b>

    傳輸特性阻抗分析

    傳輸特性阻抗分析傳輸的基本特性特性阻抗和信號(hào)的傳輸延遲,在這里,我們主要討論特性阻抗。傳
    發(fā)表于 09-28 14:48

    PCB設(shè)計(jì)中為什么特性阻抗只有50歐姆和100歐姆兩個(gè)值?

    PCB設(shè)計(jì)中為什么特性阻抗只有50歐姆和100歐姆兩個(gè)值?并且那些需要特性阻抗控制?特性阻抗
    發(fā)表于 11-28 23:06

    高速設(shè)計(jì)中的特性阻抗問題

    質(zhì)、計(jì)算和測(cè)量方法。在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸的定義:傳輸由兩個(gè)具有一定長(zhǎng)度的
    發(fā)表于 04-13 10:35

    傳輸及其特性阻抗

    傳輸及其特性阻抗先看一個(gè)案例——再來分析*以下分析收自與網(wǎng)絡(luò)資料 網(wǎng)際星空網(wǎng)站 oldfriend 老師的作品*當(dāng)訊號(hào)沿著一條具有同樣橫截面的傳輸移動(dòng)時(shí),假定把1V的階梯波(step
    發(fā)表于 01-23 11:56

    PCB技術(shù)在高速設(shè)計(jì)中的特性阻抗問題

    高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問題困擾著許多中國(guó)工程師。本文通過簡(jiǎn)單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測(cè)量方法。在高速
    發(fā)表于 10-12 13:19

    PCB技術(shù)的高速設(shè)計(jì)特性阻抗

      在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問題困擾著許多中國(guó)工程師。深圳捷多邦科技有限公司的工程師通過本文簡(jiǎn)單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測(cè)量方法?! ≡?/div>
    發(fā)表于 09-12 15:38

    LVDS信號(hào)傳輸特性阻抗問題

    轉(zhuǎn)接板的51PIN到60PIN的PCB特性阻抗還用控制100Ω嗎?流程框圖如下信號(hào)機(jī)→51PIN→轉(zhuǎn)接板→液晶模組1,我知道LVDS特性阻抗
    發(fā)表于 12-16 16:55

    高速設(shè)計(jì)中的特性阻抗問題

    高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸的定義:傳輸由兩個(gè)具有一定長(zhǎng)度的導(dǎo)體組成,一個(gè)導(dǎo)體用
    發(fā)表于 05-30 07:40

    什么是特性阻抗,什么叫特性阻抗

    什么是特性阻抗,什么叫特性阻抗 特征阻抗(也有人稱特性阻抗),它是在甚高頻、超高頻范圍內(nèi)的概念,它不是
    發(fā)表于 05-24 23:05 ?5356次閱讀

    PCB技術(shù)在高速設(shè)計(jì)中的特性阻抗問題

    高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問題困擾著許多中國(guó)工程師。本文通過簡(jiǎn)單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測(cè)量方法。
    發(fā)表于 09-30 14:17 ?1442次閱讀

    CAN網(wǎng)絡(luò)-其特性阻抗及終端阻抗

    為什么要用120歐姆的終端阻抗? 首先CAN網(wǎng)絡(luò)里用到傳輸,線材的特性阻抗為120歐姆。關(guān)于這跟線下面的問題來討論,另外要說明的是在CAN網(wǎng)絡(luò)里的設(shè)備,即CAN收發(fā)器,這種器件的輸出
    發(fā)表于 12-07 11:27 ?970次閱讀
     CAN網(wǎng)絡(luò)-其<b class='flag-5'>特性阻抗</b>及終端<b class='flag-5'>阻抗</b>

    特性阻抗是什么

    本文著重介紹了特性阻抗的概念,另外還介紹了特性阻抗類比說明和特性阻抗測(cè)量方法及測(cè)量單位。
    的頭像 發(fā)表于 08-21 18:01 ?1.2w次閱讀

    什么是電纜的特性阻抗

    特性阻抗(Impedance) 什么是電纜的特性阻抗?傳輸受導(dǎo)體的結(jié)構(gòu)影響,而有一高頻信號(hào)的阻值,單位為Ohm。
    發(fā)表于 01-09 09:57 ?3615次閱讀