0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計之PLD靜態(tài)時序分析

倩倩 ? 來源:《IC設(shè)計與方法》 ? 作者:《IC設(shè)計與方法》 ? 2022-08-19 17:10 ? 次閱讀

靜態(tài)時序分析在電路設(shè)計中的作用重要。

如果電路出現(xiàn)建立時間(根據(jù)網(wǎng)絡(luò)資料理解:為將信號穩(wěn)定建立,數(shù)據(jù)輸入端信號保持穩(wěn)定的最短時間)錯誤,電路工作速度變慢。

如果電路出現(xiàn)保持時間(根據(jù)網(wǎng)絡(luò)資料理解:為使傳遞信號正確,輸入信號保持穩(wěn)定的最短時間,若保持時間錯誤,正確的輸入信號會被其他輸入信號覆蓋或不能按時傳輸?shù)綄?yīng)位置,導(dǎo)致輸入信號錯誤)錯誤,電路可能不能正常工作。

一個芯片電路通常包含四種類型的時序路徑:

(1)從芯片內(nèi)部的源D觸發(fā)器(發(fā)送數(shù)據(jù)的觸發(fā)器)開始,經(jīng)過一系列數(shù)據(jù)云圖(一系列組合邏輯電路),送達(dá)到芯片內(nèi)部的目標(biāo)D觸發(fā)器的數(shù)據(jù)端。

(2)輸入路徑,從芯片的輸入端,經(jīng)過一系列數(shù)據(jù)云圖,送達(dá)到芯片內(nèi)部的D觸發(fā)器。

(3)輸出路徑,芯片內(nèi)部的D觸發(fā)器,經(jīng)過一系列數(shù)據(jù)云圖,送達(dá)到芯片的輸出端。

(4)信號從芯片輸入端經(jīng)過一系列組合邏輯電路達(dá)到芯片輸出端,時鐘信號對其不產(chǎn)生影響。

所有的時序分析均基于以上四種時序路徑分析。歸納以上四種路徑,所有的輸入信號均來源于芯片輸入端和時鐘輸入,所有的輸出信號都輸出到芯片輸出端或下一個時序器件的輸入端。

79074392-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

Quarus Ⅱ工具(PLD設(shè)計工具,PLD是可編程器件,一種芯片的設(shè)計方式)有兩種方式進(jìn)行靜態(tài)時序分析。

一種是自動化的方式,點擊編譯按鈕,Quarus Ⅱ工具會自動完成包括靜態(tài)時序分析、布局布線等工作。

另一種是手動的方式,在大型設(shè)計中,設(shè)計人員一般會采用手動方式進(jìn)行靜態(tài)時序分析。手動分析方式既可以通過菜單操作(個人理解:通過鼠標(biāo)點擊和鍵盤輸入)進(jìn)行分析,也可以采用Tcl腳本(工具控制語言,個人理解運用代碼控制)進(jìn)行約束和分析。

下圖藍(lán)框內(nèi)為時序分析結(jié)果,需要關(guān)注的分析結(jié)果包括:時序分析約束的設(shè)置、芯片報告的總結(jié)、內(nèi)部時鐘率分析(芯片建立時間和保持時間的報告)、輸入路徑的建立時間和保持時間的報告、輸出的TCO(時鐘輸出延遲)報告、組合邏輯路徑延時報告。

7936e41c-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

下圖是時鐘周期(Clock Period)的描述。

信號從源觸發(fā)器(圖中標(biāo)有tco的黃色小矩形)輸出到目標(biāo)觸發(fā)器(圖中標(biāo)有tsu的黃色小矩形)需經(jīng)過內(nèi)部組合電路B(圖中標(biāo)有B的圓形),經(jīng)過內(nèi)部組合電路B會產(chǎn)生延時。

時鐘信號傳遞到源觸發(fā)器會產(chǎn)生延時C,傳遞到目標(biāo)觸發(fā)器會產(chǎn)生延時E。因為傳遞到源觸發(fā)器和目標(biāo)觸發(fā)器的路徑不同,所以C和E不一定相同。

時鐘信號到達(dá)觸發(fā)器時,數(shù)據(jù)會經(jīng)過tco(Clock to Out)的延時,再經(jīng)過路徑B(Data Delay)的延時,同時目標(biāo)觸發(fā)器需要tsu(Setup Time)的延時達(dá)到穩(wěn)定。

除上述三個延時外,還需考慮時鐘信號傳遞到觸發(fā)器的延時。若E的延時大于C的延時,數(shù)據(jù)傳輸時間余量增多,其他條件不變,時鐘周期(Clock Period)可以縮短。若C的延時大于E的延時,數(shù)據(jù)傳輸時間余量減少,其他條件不變,時鐘周期(Clock Period)需要增加。

綜上,時鐘周期的描述公式如下圖黃色矩形內(nèi)的公式所示。芯片工作的最高頻率為時鐘周期的倒數(shù)。

7a4077ce-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6674

    文章

    2453

    瀏覽量

    204359
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2000

    瀏覽量

    61155
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    387

    瀏覽量

    37332

原文標(biāo)題:芯片設(shè)計相關(guān)介紹(31)——PLD靜態(tài)時序分析

文章出處:【微信號:行業(yè)學(xué)習(xí)與研究,微信公眾號:行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    英諾達(dá)發(fā)布全新靜態(tài)驗證產(chǎn)品,提升芯片設(shè)計效率

    了重要一步,將為中國芯片產(chǎn)業(yè)的發(fā)展注入新的活力。 靜態(tài)驗證作為一種業(yè)界普遍使用的驗證方法,通過對設(shè)計的源代碼進(jìn)行深入分析,能夠發(fā)現(xiàn)設(shè)計中的潛在問題。與動態(tài)仿真驗證和形式化驗證相結(jié)合,靜態(tài)
    的頭像 發(fā)表于 12-24 16:53 ?328次閱讀

    高通量生物分析技術(shù)微流控芯片

    高通量生物分析技術(shù)是指同時對一個樣品中的多個指標(biāo)或者對多個樣品中的一個指標(biāo)同步進(jìn)行并行分析,以在最短的時間內(nèi)獲得最多的生物信息的新型分析技術(shù)。微流控芯片是高通量生物
    的頭像 發(fā)表于 11-14 15:50 ?194次閱讀

    TPS65950實時時鐘時序補(bǔ)償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實時時鐘時序補(bǔ)償分析.pdf》資料免費下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實時時鐘<b class='flag-5'>時序</b>補(bǔ)償<b class='flag-5'>分析</b>

    使用IBIS模型進(jìn)行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時序分析.pdf》資料免費下載
    發(fā)表于 10-21 10:00 ?0次下載
    使用IBIS模型進(jìn)行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析

    電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析.pdf》資料免費下載
    發(fā)表于 09-20 11:34 ?0次下載

    鎖存器的基本輸出時序

    在深入探討鎖存器的輸出時序時,我們需要詳細(xì)分析鎖存器在不同控制信號下的行為表現(xiàn),特別是控制信號(如使能信號E)的電平變化如何影響數(shù)據(jù)輸入(D)到輸出(Q)的傳輸過程。以下是對鎖存器輸出時序的詳細(xì)描述,旨在全面覆蓋其工作原理和
    的頭像 發(fā)表于 08-30 10:43 ?578次閱讀

    時序邏輯電路故障分析

    時序邏輯電路的主要故障分析是一個復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對時序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發(fā)表于 08-29 11:13 ?878次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?694次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束

    FPGA 高級設(shè)計:時序分析和收斂

    今天給大俠帶來FPGA 高級設(shè)計:時序分析和收斂,話不多說,上貨。 這里超鏈接一篇之前的STA的文章,僅供各位大俠參考。 FPGA STA(靜態(tài)時序
    發(fā)表于 06-17 17:07

    Xilinx FPGA編程技巧常用時序約束詳解

    今天給大俠帶來Xilinx FPGA編程技巧常用時序約束詳解,話不多說,上貨。 基本的約束方法 為了保證成功的設(shè)計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為
    發(fā)表于 05-06 15:51

    模擬芯片電源管理芯片介紹

    相應(yīng)的短矩波,推動后級電路進(jìn)行功率輸出。本文詳細(xì)介紹芯伯樂XBLW-模擬芯片電源管理芯片的分類及各種類芯片特征,希望看完后有更深刻的了解。01—描述
    的頭像 發(fā)表于 04-30 08:34 ?2035次閱讀
    模擬<b class='flag-5'>芯片</b><b class='flag-5'>之</b>電源管理<b class='flag-5'>芯片</b>介紹

    如何設(shè)置靜態(tài)IP代理

    靜態(tài)IP
    jf_60146132
    發(fā)布于 :2024年04月29日 07:46:31

    Xilinx FPGA編程技巧常用時序約束詳解

    今天給大俠帶來Xilinx FPGA編程技巧常用時序約束詳解,話不多說,上貨。 基本的約束方法為了保證成功的設(shè)計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為
    發(fā)表于 04-12 17:39

    PLD/FPGA基本使用問題

    工作,是芯片有問題嗎? 設(shè)計PLD/FPGA內(nèi)部電路與設(shè)計74的分立電路是有區(qū)別的。這個問題是由于電路中的毛刺產(chǎn)生的。電路布線長短不同造成延時不一致,有競爭冒險,會產(chǎn)生毛刺。分立元件之間存在分布電容
    發(fā)表于 04-12 16:58

    Vivado時序問題分析

    有些時候在寫完代碼之后呢,Vivado時序報紅,Timing一欄有很多時序問題。
    的頭像 發(fā)表于 01-05 10:18 ?2160次閱讀