0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是寄生電容,什么是寄生電感

嵌入式應(yīng)用開發(fā) ? 來源:嵌入式應(yīng)用開發(fā) ? 作者:嵌入式應(yīng)用開發(fā) ? 2022-07-27 14:23 ? 次閱讀

本來沒有在那個地方設(shè)計電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容

寄生電容:

本質(zhì)上還是電容,滿足i=c*du/dt。

電容是用來衡量儲存電荷能力的物理量。根據(jù)Q=CU,在相同電壓下,電容越大,所能儲存的電荷就越多。

簡單來講,任何兩個面之間都有寄生電容。但同樣,這兩個面的大小,位置關(guān)系,兩個面中間的介質(zhì)材料等因素都會影響寄生電容的大小。舉個例子,變壓器的每匝導(dǎo)線間,都會有寄生電容,在有些情況下,這個電容的充放電會影響變壓器的特性,需要特殊設(shè)計與考慮。

寄生電感:

本質(zhì)是電感,具備電感特征,滿足u=L*di/dt。

穿過線圈的磁通量發(fā)生變化時,線圈中會產(chǎn)生感應(yīng)電勢。因此用電感來衡量線圈產(chǎn)生電磁感應(yīng)能力的強弱,電感越大,在磁通量變化時,產(chǎn)生的感應(yīng)電壓就越強。

寄生電感是指這個電感不是設(shè)計時故意設(shè)計出來的,是附加在某些東西上產(chǎn)生的。簡單來講,有導(dǎo)線的地方就有寄生電感。但不同特性的導(dǎo)線所攜帶的寄生電感是不同的。比如直導(dǎo)線肯定比線圈型導(dǎo)線的寄生電感要小。舉個例子,在電源系統(tǒng)PCB布線中,每一條布線都會攜帶一定的寄生電感,一般盡量減小關(guān)鍵換流回路的寄生電感,這是因為,當(dāng)換流回路發(fā)生電流變化時,寄生電感上產(chǎn)生的感應(yīng)電壓容易損壞元器件

poYBAGLg2Y-ANSf4AAHYfh7p130596.png



審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6694

    文章

    2507

    瀏覽量

    208094
  • 寄生電容
    +關(guān)注

    關(guān)注

    1

    文章

    297

    瀏覽量

    19623
  • 寄生電感
    +關(guān)注

    關(guān)注

    1

    文章

    158

    瀏覽量

    14800
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    磁芯對電感寄生電容的影響

    需要完整版資料可下載附件查看哦!
    發(fā)表于 05-07 16:57

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容寄生電感。寄生
    的頭像 發(fā)表于 03-17 11:31 ?1113次閱讀
    減少PCB<b class='flag-5'>寄生電容</b>的方法

    CAN通信節(jié)點多時,如何減少寄生電容和保障節(jié)點數(shù)量?

    導(dǎo)讀在汽車電子與工業(yè)控制等領(lǐng)域,CAN通信至關(guān)重要。本文圍繞CAN通信,闡述節(jié)點增多時如何減少寄生電容的策略,同時從發(fā)送、接收節(jié)點等方面,講解保障節(jié)點數(shù)量及通信可靠性的方法。如何減少寄生電容?增加
    的頭像 發(fā)表于 01-03 11:41 ?2678次閱讀
    CAN通信節(jié)點多時,如何減少<b class='flag-5'>寄生電容</b>和保障節(jié)點數(shù)量?

    半大馬士革工藝:利用空氣隙減少寄生電容

    本文介紹了半大馬士革工藝:利用空氣隙減少寄生電容。 隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片制程已經(jīng)進入了3納米節(jié)點及更先進階段。在這個過程中,中道(MEOL)金屬互聯(lián)面臨著諸多新的挑戰(zhàn),如寄生電容
    的頭像 發(fā)表于 11-19 17:09 ?1297次閱讀
    半大馬士革工藝:利用空氣隙減少<b class='flag-5'>寄生電容</b>

    合金電阻的寄生電感及其影響

    貼片合金電阻在電子電路中應(yīng)用廣泛,尤其是在高精度測量和功率應(yīng)用中被頻繁使用。然而,在高頻或?qū)纫筝^高的應(yīng)用中,寄生電感成為一個不可忽視的問題。
    的頭像 發(fā)表于 11-06 09:52 ?797次閱讀

    深入解析晶振時鐘信號干擾源:寄生電容、雜散電容與分布電容

    。 一、電容類型及定義 1.寄生電容 寄生電容是由于電路設(shè)計或制造過程中不可避免的物理結(jié)構(gòu)導(dǎo)致的電容效應(yīng)。它通常表現(xiàn)為電感、電阻、芯片引腳
    發(fā)表于 09-26 14:49

    仿真的時候在哪些地方添加寄生電容呢?

    請問各位高手,仿真的時候在哪些地方添加寄生電容呢,比如下面的圖, 另外一般萬用板焊出來的雜散電容有多大?在高速運放仿真時應(yīng)該加在哪些地方呢
    發(fā)表于 09-19 07:59

    在LF411CD的放大模塊出現(xiàn)輸出會發(fā)生振蕩,請問該元件輸入端(2端)與GND間的寄生電容多大?

    在LF411CD的放大模塊出現(xiàn)輸出會發(fā)生振蕩,懷疑是寄生電容造成,請問該元件輸入端(2端)與GND間的寄生電容多大? 謝謝~~
    發(fā)表于 09-10 07:51

    普通探頭和差分探頭寄生電容對測試波形的影響

    在電子測試和測量領(lǐng)域,探頭是連接被測設(shè)備(DUT)與測量儀器(如示波器)之間的關(guān)鍵組件。探頭的性能直接影響到測試結(jié)果的準(zhǔn)確性和可靠性。其中,寄生電容是探頭設(shè)計中一個不容忽視的因素,它對測試波形有著
    的頭像 發(fā)表于 09-06 11:04 ?730次閱讀

    系統(tǒng)寄生參數(shù)對SiC器件開關(guān)的影響分析

    的影響外,本文還討論了系統(tǒng)設(shè)計中寄生電容對開通電流應(yīng)力、電流振蕩和開通損耗的負(fù)面影響。01導(dǎo)言隨著SiC技術(shù)的發(fā)展和電力電子行業(yè)的增長,SiC器件越來越受到工程師
    的頭像 發(fā)表于 08-30 12:24 ?672次閱讀
    系統(tǒng)<b class='flag-5'>寄生</b>參數(shù)對SiC器件開關(guān)的影響分析

    llc關(guān)斷時電壓尖峰怎么消除

    尖峰,對電路的安全和穩(wěn)定性造成影響。 LLC關(guān)斷時電壓尖峰的產(chǎn)生機理 1.1 寄生參數(shù)的影響 在LLC電路中,開關(guān)器件、電感電容等元件都存在寄生參數(shù),如
    的頭像 發(fā)表于 08-08 10:03 ?1984次閱讀

    igbt功率管寄生電容怎么測量大小

    IGBT(絕緣柵雙極晶體管)是一種廣泛應(yīng)用于電力電子領(lǐng)域的功率器件。IGBT的寄生電容是指在IGBT內(nèi)部由于結(jié)構(gòu)原因產(chǎn)生的電容,這些電容會影響IGBT的開關(guān)速度和性能。 一、IGBT寄生電容
    的頭像 發(fā)表于 08-07 17:49 ?1830次閱讀

    為什么BUCK芯片的電感電流在上下峰值處出現(xiàn)抬升和跌落?

    還是異步控制,這個現(xiàn)象都存在 2. 現(xiàn)象與負(fù)載電流大小無關(guān) 3. 在SW口加RC吸收電路能抑制這個反向尖峰 4. 仿真結(jié)果表明,過大的電感寄生并聯(lián)電容(1pF~50pF)會導(dǎo)致這個現(xiàn)象,但我不認(rèn)為我的應(yīng)用中會出現(xiàn)這樣大的
    發(fā)表于 07-25 23:39

    天線效應(yīng)的定義、產(chǎn)生原因及影響因素

    在集成電路設(shè)計中,天線效應(yīng)是一個重要的問題,它是指在集成電路中,由于寄生電容寄生電感的存在,導(dǎo)致電路的信號傳輸受到干擾,從而影響電路的性能。 一、天線效應(yīng)的定義 天線效應(yīng)是指在集成電路中,由于
    的頭像 發(fā)表于 07-19 10:04 ?4042次閱讀

    開關(guān)MOSFET為什么會有振鈴和電壓尖峰

    和門極連接中存在不可避免的寄生電感。當(dāng)MOSFET從導(dǎo)通狀態(tài)切換到截止?fàn)顟B(tài)或者反之時,流過這些寄生電感的電流發(fā)生急劇變化,根據(jù)V = L(di/dt),會在MOSFET兩端產(chǎn)生較大的電
    的頭像 發(fā)表于 06-09 11:29 ?4615次閱讀

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品