0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HPC處理器的多核架構(gòu)挑戰(zhàn)

王燕 ? 來源:十個名字V ? 作者:十個名字V ? 2022-07-14 16:33 ? 次閱讀

隨著半導(dǎo)體設(shè)計團隊競相利用“超越摩爾”,新的架構(gòu)選擇和挑戰(zhàn)層出不窮。以超大規(guī)模硬件為例,其中一系列工作負(fù)載——數(shù)據(jù)庫分析、人工智能、微服務(wù)、視頻編碼和高復(fù)雜性計算算法——需要一系列處理器解決方案。性能、功耗和成本仍然至關(guān)重要,但現(xiàn)在架構(gòu)師自己交付。沒有一種“最好”的架構(gòu);處理器必須設(shè)計為最好地服務(wù)于特定類別的工作負(fù)載和價格/性能配置文件。

多核架構(gòu)挑戰(zhàn)

AWS Graviton2 有 64 個 Arm Neoverse N1 內(nèi)核,它們平鋪在單個芯片上的連貫網(wǎng)狀網(wǎng)絡(luò)中。其他設(shè)計已經(jīng)擴展到多芯片,芯片之間具有緩存一致的連接。多芯片實現(xiàn)為進一步增長和降低不太先進工藝成本的潛力開辟了空間。雖然這些新架構(gòu)選項擴展了可能性,但它們也帶來了新的設(shè)計挑戰(zhàn)。在眾多選擇中,哪些架構(gòu)真正能夠以合適的價格為合適的工作負(fù)載提供更高的吞吐量?

這里的一個問題是,應(yīng)如何針對目標(biāo)類應(yīng)用程序的物理內(nèi)存對相干網(wǎng)狀網(wǎng)絡(luò)中的分布式系統(tǒng)緩存進行分區(qū)。優(yōu)化這些選擇,甚至優(yōu)化哪些 CPU 內(nèi)核最能滿足需求,都需要以周期級精度運行實際工作負(fù)載。高級模型根本不足以達(dá)到此目的。

poYBAGLOsl2ALQFSAARV9EQJl4Q431.png

poYBAGLOsl2ALQFSAARV9EQJl4Q431.png

圖:多芯片實現(xiàn)中不同的 I/O 延遲。(來源:Cadence

連貫網(wǎng)格中的處理器陣列之間的通信延遲在單個裸片內(nèi)將相對一致,但在多裸片實現(xiàn)中裸片之間的延遲可能會有很大差異(見圖)。因此,設(shè)計發(fā)展出多種架構(gòu),可在未來使用——全連接網(wǎng)格、集線器和輻條內(nèi)存系統(tǒng)或其他 2D 和 3D 結(jié)構(gòu),其中一個小芯片提供大系統(tǒng)緩存和主內(nèi)存訪問。此外,堆棧中的其他小芯片相互通信,并通過集線器與主存儲器通信。

有效探索所有這些選項在很大程度上取決于針對實際工作負(fù)載準(zhǔn)確建模性能。建模和分析只能在 RTL 域中使用仿真和原型進行探索。

SystemReady 合規(guī)性

服務(wù)器架構(gòu)師面臨的另一種問題是操作系統(tǒng)兼容性。您可以直接在大多數(shù)筆記本電腦上啟動任何 Linux 發(fā)行版、虛擬機管理程序或 Windows。要在基于 Arm 的服務(wù)器上啟動,此責(zé)任由服務(wù)器制造商和 Arm 分擔(dān)。

Arm 開發(fā)了一個名為 SystemReady 的合規(guī)套件,以標(biāo)準(zhǔn)化一組最低要求,以解決這個問題和其他合規(guī)問題。PCIe 合規(guī)性是一個特別重要的組件,因為它直接為許多服務(wù)器接口協(xié)議提供或作為主要 I/O 的基礎(chǔ),以實現(xiàn)快速存儲、快速網(wǎng)絡(luò)和芯片外連貫接口。這里特別重要的是通過 PCIe 進行遠(yuǎn)程服務(wù)器引導(dǎo)。Arm 將此合規(guī)套件作為在 UEFI (BIOS) 層上運行的軟件提供。Cadence 與 Arm 合作了幾年,旨在將測試縮減為具有 PCIe 流量生成庫的最小裸機測試套件,該庫的仿真速度比 UEFI 測試套件更快,可以快速調(diào)整硬件調(diào)試。

服務(wù)器開發(fā)人員面臨的另一個挑戰(zhàn)是 PCIe 使用強排序的內(nèi)存模型。Arm 支持標(biāo)準(zhǔn)允許的松散排序的內(nèi)存模型。但只有強排序才能保證沒有死鎖。在松散訂購下,硬件/固件開發(fā)人員必須提供該保證。不幸的是,這無法通過合規(guī)性檢查。集成商必須再次在仿真器或原型系統(tǒng)上通過廣泛的用例測試證明設(shè)計是死鎖安全的。

使用 Cadence System 驗證 IP 的方法使工程師能夠在半天內(nèi)啟動并運行系統(tǒng)級測試套件,該套件可以根據(jù) SystemReady 要求驗證 PCIe 集成。此方法還可用于演示從連接到 PCIe 的閃存設(shè)備模型引導(dǎo) SUSE Linux 和 Windows,這引起了高級服務(wù)器社區(qū)的極大興趣。

不僅適用于服務(wù)器

Arm Neoverse 平臺不僅是為高端服務(wù)器設(shè)計的。該家族已經(jīng)開始進入其他云應(yīng)用程序和通信基礎(chǔ)設(shè)施,一直到邊緣。在其中一些應(yīng)用程序中,多核架構(gòu)已經(jīng)很重要。在大多數(shù)此類應(yīng)用程序(例如汽車)中,對一系列開放和商業(yè)操作系統(tǒng)的開箱即用支持是必不可少的。

我相信用于自動生成系統(tǒng)級內(nèi)容和驗證系統(tǒng)級目標(biāo)合規(guī)性的工具將在許多市場中具有廣泛的適用性。EDA 行業(yè)需要超越傳統(tǒng)的單接口單協(xié)議驗證 IP (VIP) 范圍,走向多接口多協(xié)議系統(tǒng)級 VIP 的新時代。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19395

    瀏覽量

    230691
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9151

    瀏覽量

    368477
  • 服務(wù)器
    +關(guān)注

    關(guān)注

    12

    文章

    9282

    瀏覽量

    85841
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    321

    瀏覽量

    23823
收藏 人收藏

    評論

    相關(guān)推薦

    QorIQ?T1042多核處理器

    QorIQ?T1042多核處理器T1042 QorIQ高級多核處理器綜合了數(shù)據(jù)網(wǎng)絡(luò)、電信/數(shù)據(jù)通訊、無線網(wǎng)絡(luò)基礎(chǔ)設(shè)施和國防軍事/航天工程應(yīng)用所需要的性能卓越數(shù)據(jù)線路加速及網(wǎng)絡(luò)和外圍總線
    發(fā)表于 01-10 08:48

    云計算HPC軟件關(guān)鍵技術(shù)

    云計算HPC軟件關(guān)鍵技術(shù)涉及系統(tǒng)架構(gòu)、處理器技術(shù)、操作系統(tǒng)、計算加速、網(wǎng)絡(luò)技術(shù)以及軟件優(yōu)化等多個方面。下面,AI部落小編帶您探討云計算HPC軟件的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 12-18 11:23 ?140次閱讀

    旋智多核處理器助力電機控制應(yīng)用

    電機控制應(yīng)用軟件通常需要實時處理,以確保精確控制和快速響應(yīng)。高性能、多核嵌入式處理器能夠?qū)崟r處理多項復(fù)雜計算,是保持電機控制系統(tǒng)穩(wěn)定性和準(zhǔn)確性的關(guān)鍵。
    的頭像 發(fā)表于 10-24 16:17 ?508次閱讀
    旋智<b class='flag-5'>多核</b>心<b class='flag-5'>處理器</b>助力電機控制應(yīng)用

    對稱多處理器和非對稱多處理器的區(qū)別

    隨著計算需求的日益增長,單處理器系統(tǒng)已經(jīng)無法滿足高性能計算的需求。多處理器系統(tǒng)應(yīng)運而生,它們通過將多個處理器集成到一個系統(tǒng)中來提高計算能力。在多處理器系統(tǒng)中,有兩種主要的
    的頭像 發(fā)表于 10-10 15:58 ?1223次閱讀

    多核RISC-V處理器供應(yīng)商超睿科技全力支持RT-Thread Smart,共同賦能“大芯片”生態(tài)

    物聯(lián)網(wǎng)和嵌入式系統(tǒng)領(lǐng)域的快速發(fā)展,推動了對高性能、低功耗處理器的需求。而在這個背景下,RISC-V架構(gòu)憑借其開源、靈活、高效的優(yōu)勢,正迅速成為推動芯片產(chǎn)業(yè)升級的關(guān)鍵力量。超??萍迹ㄉ虾#┯邢薰?/div>
    的頭像 發(fā)表于 10-10 08:08 ?473次閱讀
    <b class='flag-5'>多核</b>RISC-V<b class='flag-5'>處理器</b>供應(yīng)商超睿科技全力支持RT-Thread Smart,共同賦能“大芯片”生態(tài)

    簡述微處理器的指令集架構(gòu)

    處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中的核心組成部分,它定義了計算機能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存、內(nèi)存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?537次閱讀

    ARM處理器和CISC處理器的區(qū)別

    ARM處理器和CISC(復(fù)雜指令集計算機)處理器在多個方面存在顯著的區(qū)別。這些區(qū)別主要體現(xiàn)在架構(gòu)原理、性能與功耗、設(shè)計目標(biāo)、應(yīng)用領(lǐng)域以及市場生態(tài)等方面。
    的頭像 發(fā)表于 09-10 11:10 ?536次閱讀

    處理器的指令集架構(gòu)介紹

    處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被組織、存儲
    的頭像 發(fā)表于 08-22 10:53 ?1470次閱讀

    TMS320C6474多核數(shù)字信號處理器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TMS320C6474多核數(shù)字信號處理器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-01 11:09 ?0次下載
    TMS320C6474<b class='flag-5'>多核</b>數(shù)字信號<b class='flag-5'>處理器</b>數(shù)據(jù)表

    嵌入式微處理器的分類 嵌入式微處理器的種類和型號

    的分類可以從多個角度進行劃分,比如架構(gòu)、指令集、用途等。下面將從這些角度詳細(xì)介紹嵌入式微處理器的種類和型號。 一、架構(gòu)分類 嵌入式微處理器架構(gòu)
    的頭像 發(fā)表于 05-04 16:31 ?2349次閱讀

    嵌入式微處理器架構(gòu)可分為

    嵌入式微處理器架構(gòu)是指用于嵌入式系統(tǒng)的微處理器的設(shè)計和組織方式。嵌入式系統(tǒng)是指內(nèi)嵌在其他電子設(shè)備中的計算機系統(tǒng),它們通常用于實時控制、通信、處理數(shù)據(jù)等任務(wù)。嵌入式微
    的頭像 發(fā)表于 04-21 14:39 ?1211次閱讀

    嵌入式微處理器的基礎(chǔ)是什么

    要求的硬件和軟件技術(shù)。 在嵌入式微處理器的基礎(chǔ)上,我們可以考慮以下幾個方面進行詳細(xì)討論: 處理器架構(gòu)和指令集:嵌入式微處理器通常在特定的指令集架構(gòu)
    的頭像 發(fā)表于 04-21 14:34 ?1126次閱讀

    多核架構(gòu)高性能電機控制芯片

    基于傳統(tǒng)單核架構(gòu)的電機控制芯片已無法應(yīng)對新出現(xiàn)的嚴(yán)峻挑戰(zhàn),多核架構(gòu)的控制芯片應(yīng)運而生。雙核架構(gòu)芯片已在許多領(lǐng)域成功應(yīng)用,并顯示出其獨特的優(yōu)勢
    的頭像 發(fā)表于 04-19 14:46 ?8465次閱讀
    <b class='flag-5'>多核</b><b class='flag-5'>架構(gòu)</b>高性能電機控制芯片

    用于多核處理器的可配置多軌PMU TPS650860數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《用于多核處理器的可配置多軌PMU TPS650860數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 03-07 14:00 ?0次下載
    用于<b class='flag-5'>多核</b><b class='flag-5'>處理器</b>的可配置多軌PMU TPS650860數(shù)據(jù)表

    如何提高處理器的性能

    提高處理器主頻可以提高處理器的性能,但是到一定程度就不能再提高了,我們需要通過雙核,或者多核來提高處理器的性能。
    的頭像 發(fā)表于 01-24 09:59 ?2630次閱讀
    如何提高<b class='flag-5'>處理器</b>的性能