0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DC-DC芯片應(yīng)用設(shè)計中的PCB Layout設(shè)計要點

GReq_mcu168 ? 來源:CSDN技術(shù)社區(qū) ? 作者:CSDN技術(shù)社區(qū) ? 2022-06-12 14:51 ? 次閱讀

DC-DC芯片的應(yīng)用設(shè)計中,PCB布板是否合理對于芯片能否表現(xiàn)出其最優(yōu)性能有著至關(guān)重要的影響。不合理的PCB布板會造成芯片性能變差如線性度下降(包括輸入線性度以及輸出線性度)、帶載能力下降、工作不穩(wěn)定、EMI輻射增加、輸出噪聲增加等,更嚴重的可能會直接造成芯片損壞。

一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步BUCK芯片為例簡單講一講關(guān)于DC-DC芯片應(yīng)用設(shè)計中的PCB Layout設(shè)計要點。

1、關(guān)注芯片工作的大電流路徑DC-DC芯片布板需遵循一個非常重要的原則,即開關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補結(jié)構(gòu)中可以看到芯片開關(guān)過程中存在兩個大電流環(huán)路。紅色為輸入環(huán)路,綠色為輸出環(huán)路。每一個電流環(huán)都可看作是一個環(huán)路天線,會對外輻射能量,引起EMI問題,輻射的大小與環(huán)路面積呈正比。

fa352d5a-ea15-11ec-ba43-dac502259ad0.png

(注意:當芯片引腳設(shè)置不足以讓我們同時兼顧輸入環(huán)路與輸出環(huán)路最小時,對于BUCK而言,應(yīng)優(yōu)先考慮輸入部分回路布線最優(yōu)化。因為輸出回路中電流是連續(xù)的,而輸入回路中電流是跳變的,會產(chǎn)生較大的di/dt,會引起EMI問題的可能性更高。如果是BOOST芯片,則應(yīng)優(yōu)先考慮輸出回路布線最優(yōu)化。)

2、輸入電容的配置

對于BUCK芯片而言,要想使輸入環(huán)路盡可能小,輸入電容應(yīng)盡可能靠近芯片引腳放置

為了讓電容濾波效果更好,讓電源先經(jīng)過輸入電容,再進入芯片內(nèi)部

CIN 使用的大容量電容器,一般情況下頻率特性差,所以要與 CIN 并聯(lián)頻率特性好的高頻率去耦電容器 CBYPASS

電流容量小的電源(IO≤1A)場合,容量值也變小,所以有時可用1個陶瓷電容器兼具CIN 和 CBYPASS 功能

fa842cde-ea15-11ec-ba43-dac502259ad0.png

3、電感的配置

對于BUCK芯片而言,要想使輸入環(huán)路盡可能小,電感要靠近芯片SW引腳放置

以覆銅方式走線減小寄生電感、電阻

SW節(jié)點要以最小面積處理大電流,防止銅箔面積變大會起到天線的作用,使 EMI 增加

電感附近不要走敏感信號

自舉電路這一塊,自舉電路要盡量去靠近 SW pin 腳來縮短整個高頻的流通路徑

fab19232-ea15-11ec-ba43-dac502259ad0.png

附上溫升10℃時,PCB板的線寬、覆銅厚度與通過電流的對應(yīng)關(guān)系供參考。

fae525f2-ea15-11ec-ba43-dac502259ad0.png

4、輸出電容的配置

降壓轉(zhuǎn)換器中,由于向輸出串聯(lián)接入電感器,所以輸出電流平滑

輸出電容靠近電感放置

fb080770-ea15-11ec-ba43-dac502259ad0.png

5、反饋路徑的布線

通常FB反饋網(wǎng)絡(luò)處的分壓電阻都采用K級,10K級或上百K的阻值,阻值越大,越容易受干擾,應(yīng)遠離各種噪聲源如電感、SW、續(xù)流二極管

FB、COMP腳的信號地盡可能地與走大電流的功率地隔離開,然后進行單點相連,盡量不要讓大電流信號的地 去干擾到小信號電流的地

FB的分壓電阻要從VOUT上進行采樣,采樣點要靠近輸出電容處才能獲得更準確的實際輸出電壓值

fb2d5052-ea15-11ec-ba43-dac502259ad0.png

原文標題:大廠DC-DC PCB layout建議

文章出處:【微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397916
  • DC-DC
    +關(guān)注

    關(guān)注

    30

    文章

    1948

    瀏覽量

    81671
  • Layout
    +關(guān)注

    關(guān)注

    14

    文章

    404

    瀏覽量

    61779

原文標題:大廠DC-DC PCB layout建議

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DC-DC芯片的應(yīng)用設(shè)計PCB布板需要注意的問題

    、工作不穩(wěn)定、EMI輻射增加、輸出噪聲增加等,更嚴重的可能會直接造成芯片損壞。 ????一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步B
    發(fā)表于 07-01 19:19 ?1937次閱讀

    DC-DC芯片應(yīng)用設(shè)計PCB Layout設(shè)計要點

    DC-DC芯片的應(yīng)用設(shè)計,PCB布板是否合理對于芯片能否表現(xiàn)出其最優(yōu)性能有著至關(guān)重要的影響。不合理的
    發(fā)表于 09-20 09:20 ?1027次閱讀

    DC-DCLayout要點(2)

    引言:DC-DC的電感是一個特殊的器件,工作期間不斷地儲能放能,激發(fā)出電磁場,一方面向空間輻射,一方面沿著電源線路傳導(dǎo),所以DC-DC的電感選型和布局布線尤為重要,本節(jié)是系列的第二節(jié),簡述電感的布局布線規(guī)范(傳送門:DC-DC-
    的頭像 發(fā)表于 07-15 15:17 ?3392次閱讀
    <b class='flag-5'>DC-DC</b>的<b class='flag-5'>Layout</b><b class='flag-5'>要點</b>(2)

    關(guān)于DC-DC芯片PCB Layout設(shè)計要點

    DC-DC芯片布板需遵循一個非常重要的原則,即開關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補結(jié)構(gòu)可以看到芯片開關(guān)過程存在兩個大電流環(huán)
    發(fā)表于 03-01 11:44 ?1200次閱讀
    關(guān)于<b class='flag-5'>DC-DC</b><b class='flag-5'>芯片</b>的<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>設(shè)計<b class='flag-5'>要點</b>

    DC-DClayout有哪些原則

    DC-DC 的電路比 LDO 會復(fù)雜很多,噪聲也更大,布局和 layout 要求更高,layout 的好壞直接影響 DC-DC 的性能,所以了解 D
    發(fā)表于 11-16 08:17

    DC-DCPCB設(shè)計的layout

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC
    的頭像 發(fā)表于 09-13 14:38 ?6897次閱讀
    <b class='flag-5'>DC-DC</b><b class='flag-5'>中</b><b class='flag-5'>PCB</b>設(shè)計的<b class='flag-5'>layout</b>

    DC-DC PCB layout 指導(dǎo)

    DC-DC 的電路比 LDO 會復(fù)雜很多,噪聲也更大,布局和 layout 要求更高,layout 的好壞直接影響 DC-DC 的性能,所以了解 D
    發(fā)表于 11-09 16:06 ?20次下載
    <b class='flag-5'>DC-DC</b> <b class='flag-5'>PCB</b> <b class='flag-5'>layout</b> 指導(dǎo)

    DC-DC PCB layout指導(dǎo)說明

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC
    發(fā)表于 05-12 09:15 ?0次下載

    DC-DCPCB設(shè)計

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC
    發(fā)表于 09-06 09:09 ?1207次閱讀

    關(guān)于DC-DC芯片應(yīng)用設(shè)計PCB Layout設(shè)計要點

    DC-DC芯片布板需遵循一個非常重要的原則,即開關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補結(jié)構(gòu)可以看到芯片開關(guān)過程存在兩個大電流環(huán)
    發(fā)表于 12-28 09:52 ?854次閱讀

    了解一下DC-DClayout

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC
    的頭像 發(fā)表于 02-12 10:07 ?2008次閱讀
    了解一下<b class='flag-5'>DC-DC</b>的<b class='flag-5'>layout</b>

    DC-DC轉(zhuǎn)換器PCB設(shè)計的一些要點

    DC-DC轉(zhuǎn)換器可以實現(xiàn)各種電壓電平的高效電源轉(zhuǎn)換和供電,但是隨著需求的不斷上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC轉(zhuǎn)換的PCB設(shè)計就更為重要了。下面說一說DC-DC轉(zhuǎn)
    的頭像 發(fā)表于 10-23 11:24 ?939次閱讀
    <b class='flag-5'>DC-DC</b>轉(zhuǎn)換器<b class='flag-5'>PCB</b>設(shè)計的一些<b class='flag-5'>要點</b>

    如何設(shè)計好DC-DC電源,以下幾點值得注意

    一站式PCBA智造廠家今天為大家講講DCDC電源模塊的PCB設(shè)計要點有哪些?DC-DC電路PCB設(shè)計注意要點。
    的頭像 發(fā)表于 11-30 09:06 ?743次閱讀
    如何設(shè)計好<b class='flag-5'>DC-DC</b>電源,以下幾點值得注意

    5條DC-DC PCB layout建議

    一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步BUCK芯片為例簡單講一講關(guān)于DC-DC
    發(fā)表于 01-16 15:27 ?982次閱讀
    5條<b class='flag-5'>DC-DC</b> <b class='flag-5'>PCB</b> <b class='flag-5'>layout</b>建議

    DC-DCPCB設(shè)計注意的點

    DC-DC的電路比LDO會復(fù)雜很多,噪聲也更大,布局和layout要求更高,layout的好壞直接影響DC-DC的性能,所以了解DC-DC
    發(fā)表于 01-17 15:22 ?567次閱讀
    <b class='flag-5'>DC-DC</b>的<b class='flag-5'>PCB</b>設(shè)計注意的點